# [2] ばらつきの物理原因解明

### 2-1.各種物理解析手法

#### 2-1-1.一貫解析手法の開発

トランジスタ特性にばらつきが生じる原因はトランジスタを構成するゲート、ゲート酸化膜、ソース、ドレイン、 チャネルの構造や組成(元素の分布)、応力などの物理パラメータが個々のトランジスタごとに変動しているた めと考えられる。具体的には III-2-I- -(1)図 2-1-1-1 に示すように、ゲートについては LER(Line Edge Roughness)、LWR(Line Edge Width)、ゲート幅、不純物濃度、不純物分布が、ゲート酸化膜については膜厚 (*Tox*)が、ソース・ドレイン領域に関してはシリサイド電極の形状や不純物分布による接合深さ(*X<sub>j</sub>*)が、さらに、チ ャネル領域についてはゲート酸化膜との界面ラフネス、離散不純物の分布、歪や応力などの物理パラメータ が揺らぐことによってトランジスタ特性がばらつく。したがって、これらトランジスタの特性ばらつきの要因で、支 配的な要因か明らかにできれば、その物理パラメータを高精度に制御して製造、またはその物理パラメータに 影響されにくいトランジスタ構造を採用することで対策をとることができる。そのために、ばらつきの物理原因を 解明することが重要である。

微細化されたトランジスタの寸法ばらつきは、たかだか数ナノメーターオーダーであるため、その構造観察には原子レベルの分解能が必要となる。これが可能であり、汎用性が高い透過型電子顕微鏡(TEM: Transmission Electron Microscope)は、III-2-I-③-(1)図2-1-1-1の各種の物理パラメータの評価に多く使われている。そのほかにポテンシャルについては走査型キャパシタンス顕微鏡(SCM: Scanning Capacitance Microscope)や電子線ホログラフィーが、形状のアトミックラフネスについては原子間力顕微鏡(AFM: Atomic Force Microscope)、歪や応力については収束電子線回折(CBED: Convergent Beam Electron Diffraction)やナノビーム回折(NBD: Nano Beam Diffraction)、離散不純物分布についてはアトムプローブ(APT: Atom Probe Tomography)などが評価に用いられている。ただし、トランジスタ形状による制約やナノメーター以下の分解能が要求されるため、必ずしも簡単な評価ではない。

さらにこの物理原因解明の難易度を上げている原因が、評価方法のほとんどが破壊分析法であることで ある。例えばTEM についていえば膜厚数 10~300nm 程度の薄片試料にすることで電子線が透過し、観察が 可能になる。この薄片試料の膜厚は評価の目的によって異なり、厚さ 2nm 程度のゲート酸化膜の厚さを評価 するならば数 10nm の薄片にして格子像を観察する必要があるし、応力を評価するならば、応力解放が少な い 300nm 程度の厚さにする必要がある。また、LER や LWR を評価するならば、ゲートを基板表面に平行な断 面試料を作成し、観察しなければならないが、ゲート酸化膜厚を評価するならば、基板表面に垂直な断面試 料が必要である。したがって評価する対象により、その評価手法を決定し、その評価に最適な形状に試料を 加工(すなわち破壊)することになる。さらに、SCM や AFM は本質的には非破壊評価法であるが、評価対象 を表面に露出させる必要があるため、やはりトランジスタ構造を破壊する必要ある。このように物理パラメータを 評価するためには、その評価方法に応じて最適な形状に試料を加工する必要があるため、一つのトランジス タについて複数の物理パラメータを取得することが事実上不可能になる場合が多い。

従って、一つのトランジスタについて複数の物理パラメータを得るためにはそれぞれのパラメータをどの 手法で評価するのか、そのための試料形状はどのようなものか、を理解し、最適な評価順序を決めることが必 要になる。今回トランジスタ特性のばらつき原因の解明のためにこの「最適な評価順序」を検討し、これを一貫 解析手法と名付けた。この内容をIII-2-I-③-(1)図 2-1-1-2 に示す。この方法では、まずトランジスタの電気特性 より、評価したいトランジスタを決定したのち、配線層を除去する。さらに基板も研磨することで平面サンプルを III-2-I- -(1)-P1 作成し、平面 TEM 観察を行う。これによりゲートの形状がサブ nm の分解能で評価できるため、ゲート幅やゲート長の平均的な長さや揺らぎ、および、コンタクト位置を評価することができる。次にこの試料を断面方向に薄片化する。断面 TEM 観察より、トランジスタ全体の形状および、金属シリサイド(本開発の 65nm プロセスを用いたデバイスではニッケルシリサイドを用いた)の形状が把握できる。さらに NBD によりチャネル領域における応力を評価する。単結晶シリコンは薄片化することで応力解放されるが、ここでの膜厚を 200~300nm にすることで、極端な応力解放は抑制することができる。さらに薄片化し、膜厚を 100nm 以下にすると格子像が観察可能となる。原子オーダーの分解能があるため、2nm 程度のゲート酸化膜の平均的な膜厚や、膜厚ゆらぎ、ゲート酸化膜/シリコン基板の界面アトミックラフネスなども評価できる。以上の本手法で得られる物理パラメータをIII-2-I-③-(1)表 2-1-1 に示す。

| 手法           | 得られる物理パラメータ・構造情報                    |  |
|--------------|-------------------------------------|--|
| 平面 TEM       | ゲート長( $L_g$ )、ゲート幅( $W_g$ )、コンタクト位置 |  |
| 断面 TEM       | トランジスタ全体の形状、金属シリサイド形状               |  |
| ナノビーム回折      | チャネル領域の応力                           |  |
| 断面 TEM (格子像) | ゲート酸化膜厚(Tox)、界面のアトミックラフネス           |  |

III-2-I- -(1)図 2-1-1-1 一貫解析手法によって得られる物理パラメータ

実際にこの手法を NMOS と PMOS それぞれについて  $V_{th}$  が+5  $\sigma$ 、平均値、 $-5\sigma$ の 3 つのトランジスタに 適用し、合計 6 つのトランジスタについて物理パラメータの比較を行った。解析を行った試料のドレイン電流の ゲート電圧依存性( $I_{ds}$ - $V_g$  波形)を III-2-I-③-(1)図 2-1-1-3 に示した。このように、 $\pm 5 \sigma$  のトランジスタを選ぶと NMOS では  $V_{th}$  が 0.38V、PMOS では 0.26V と大きく異なっており、これだけの  $V_{th}$  差ができるにはそれなりの 構造差があると予想した。一貫解析の結果をIII-2-I-③-(1)表 2-1-1-2 に示した。上から順番に、平面 TEM の 結果、断面 TEM 像、断面 TEM サンプルによる応力評価の結果、およびゲート酸化膜厚である。このように大 きな構造上の違いが予想されたにもかかわらず、NMOS、PMOS ともにゲート長、ゲート幅、チャネル部の応力、 ゲート酸化膜厚さにおいて有意な差は認められず、むしろこの結果より、上記の物理パラメータについては  $V_{th}$ の差異を説明できるほどの違いはないということが結論付けられた。

また、一貫解析の別のアプリケーションとして、平面 TEM 観察後にゲート幅方向に平行に切り出した試料を用いたTEM観察結果をIII-2-I-③-(1)表 2-1-1-3 に示す。この試料は表 2-1-1-2 の解析に用いたトランジスタとは別のトランジスタ(NMOS、PMOS 各 2 個ずつ、 $V_{th}$ が±5 $\sigma$ のもの)を用いている。この結果から、ポリシリコンゲート内でのポリシリコン粒の大きさや形状が確認できる。しかし、大きさや形状ともに特異なものは観察されず、±5 $\sigma$ もの大きな $V_{th}$ 差を説明できる違いは認められなかった。

以上の一貫解析結果より、±5 のの V<sub>th</sub>の違いの原因は本一貫解析手法の評価対象外であった不純物の 分布による可能性が示唆された。これについては 3DAP による評価技術を開発し、種々のサンプルに適用し た。この内容については 2-2 章および 6-2 章で詳細に報告する。



III-2-I-③-(1)図 2-1-1-1 トランジスタ特性に影響を与える物理パラメータとその評価方法



III-2-I-③-(1)図 2-1-1-2 物理パラメータの一貫解析手法



III-2-I- -(1)図 2-1-1-3 一貫解析を実施したトランジスタの I<sub>d</sub>-V<sub>g</sub> 特性((i)V<sub>th</sub>-low, (ii)V<sub>th</sub>-medium, (iii)V<sub>th</sub>-high)

| MOS type                            | NMOS (W/L =140/60 nm)  |                   |                   | PMOS (W/L =140/60 nm) |                   |                   |
|-------------------------------------|------------------------|-------------------|-------------------|-----------------------|-------------------|-------------------|
| Vth                                 | 0.335V(-5σ)            | 0.529V(median)    | 0.719V(+5σ)       | 0.425V(-5σ)           | 0.546V(median)    | 0.683V(+5σ)       |
| Plan-view<br>TEM<br>image           | L=66nm<br>⇔<br>W=128nm | L=67nm<br>W=127nm | L=65nm<br>W=124nm | L=62nm<br>W=129nm     | L=65nm<br>W=123nm | L=63nm<br>W=128nm |
| Cross-<br>sectional<br>TEM<br>image | A                      |                   | R                 | A                     | A                 | A                 |
| Strain                              | 130/-130MPa            | 130/130MPa        | 130/130MPa        | 0/-260MPa             | 130/-130MPa       | 0/-260MPa         |
| Tox                                 | 1.9nm                  | 1.9nm             | 1.9nm             | 1.9nm                 | 1.9nm             | 1.9nm             |

III-2-I-③-(1)表 2-1-1-3 断面 TEM 観察結果(ゲート幅方向に平行な試料を用いた)

| MOS type               | NMOS (W/L =140/60 nm) |             | PMOS (W/L =140/60 nm) |             |  |
|------------------------|-----------------------|-------------|-----------------------|-------------|--|
| Vth                    | 0.335V(-5σ)           | 0.719V(+5σ) | 0.425V(-5σ)           | 0.683V(+5σ) |  |
| Gate poly-<br>Si Grain | III STATE             |             | ANT DE                | No.         |  |

#### 2-1-2.3 次元STEM技術

前章で述べたように、トランジスタの特性ばらつきの原因となりうるトランジスタの各寸法や組成、構成元素の分布、また、応力などの物理パラメータを1つのトランジスタに対して全て評価することは不可能である。しかし、特性ばらつきの原因が明らかにするためにこれらのなかのどこを評価すればいいのかを観察する前に 絞り込むことはできない。そのため、1 つでも多くの物理パラメータを評価するための手段として一貫解析手法を開発したが、本章ではこの課題に対して別のアプローチを行った内容について述べる。

一貫解析手法を用いることにより1つのトランジスタの構造について複数の物理パラメータを得ることがで きたが、本質的に不可能なことも残っている。例えばゲート酸化膜の厚さの面内ばらつきを2次元的に評価す ることはできないし、平面 TEM 観察によりLERはある程度評価できるがゲート高さ方向でのラフネスの変動は 評価できない。何故ならば、TEM 観察用の薄片化した試料内部の情報は、透過電子像では平均化されてし まい観察できないこと、また、一度薄片化すると元に戻すことができないためである。そこで、本章では試料を 薄片化することなく、角度を変えて多くの透過電子像を観察し、その結果から三次元的に構造を CT (Computed Tomography)処理により再構築する3次元走査型透過電子顕微鏡法(STEM: Scanning Transmission Electron Microscope)について検討した結果について報告する。この方法を用いると試料内部 の三次元構造を高分解能で把握できるため、特性の異なるトランジスタの構造の比較評価に適用し、特性差 の原因について考察を行った。

はじめに3次元 STEM 法について説明する。この方法では集束イオンビーム(FIB: Focused Ion Beam) により試料を150 nm<sup>2</sup>程度の角柱状のピラーに加工する。この加工には走査型電子顕微鏡(SEM: Scanning Electron Microscope)で構造を確認しながら微細加工が可能な、日立ハイテクノロジーズ社製 FB2100 を用い た。観察するトランジスタをこのピラー状の試料の中心にくるように粗加工し、ニードルステージの先端に取り 付ける(III-2-1-I-③-(1)図 2-1-2-1)。さらにこのピラーを FIB 加工し、150 nm<sup>2</sup>程度にする。FIB 加工終了後、ニ ードルステージを三次元観察用ホルダーに取り付け、STEM 観察を行う。2°という細かいステップで回転させる 毎に STEM 観察を行い、Z コントラスト像を取得する(III-2-1-I-③-(1)図 2-1-2-2)。Z コントラスト像(=高角散乱 環状暗視野像)は高角側に散乱された弾性散乱電子を環状検出器で検出することで、回折コントラストなど結 晶性によるコントラストを抑え、原子番号や密度に依存したコントラスト像を得ることができる。そのため、今回 のような構造観察には最適な像である。この STEM 観察には日立ハイテクノロジーズ社製の HD2700を用いた。 詳細な観察条件については III-2-1-I-③-(1)表 2-1-2-1 にまとめた。



III-2-1-I- -(1)図 2-1-2-1 マイクロピラーサンプルとニードルステージ



III-2-1-I-③-(1)図 2-1-2-2 3 次元観察用試料ホルダー

| 画像サイズ  | 1280 x 960 ピクセル |
|--------|-----------------|
| 画素サイズ  | 0.33nm/ピクセル     |
| 観察角度範囲 | 0°から180°        |
| 角度ステップ | 2°              |
| 観察画像枚数 | 91枚             |

得られた複数枚の STEM 像は、あらかじめ試料に付着させておいた金の微粒子(数 nmΦ)を目印にする ことで画像の回転中心および回転軸を決定したのち、CT 処理により三次元構造の再構築を行う。これによっ て得られた三次元構造は 0.6nm の解像度を持っており、任意の方向からの任意の厚さの投影像やスライス像 を取得することができる。これにより、各種物理パラメータを得るのに最適な画像を抽出し、複雑なトランジスタ 構造を比較することが可能となった。本手法は従来から日立製作所および日立ハイテクノロジーズにおいて 検討されてきた技術であるが、絶縁膜中の金属など、Z コントラストがつきやすいものを対象としてきた。今回 は初めて複雑なトランジスタ構造中のシリコンと二酸化シリコンのような組成比率が小さい系に対して適用した ところ、当初十分な分解能が得られなかったが、金微粒子による軸補正などの改良を加えることで高分解能観 察に成功した。

今回評価を行ったのは、 $I_{on}$  電流の異なる 2 つのトランジスタである。すでに述べたように、トランジスタ特性のなかでも $V_{th}$  ばらつきについては、基板中の不純物の離散的な分布が原因であると推定されているが、 $I_{on}$  ばらつきの原因については検討がなされていなかった。通常の 65nm ルールで作成された $W_g/L_g=120$ nm/60nmの 100 万個のトランジスタからなる DMA-TEG から  $I_{on}$ が±3.3 $\sigma$ と大きく異なるものの、 $V_{th}$ が等しいNMOSを2個を選択し、三次元 STEM 法を実施した。この2 つのトランジスタの $I_d$ - $V_g$ 特性を III-2-1-I-③-(1)図 2-1-2-3 に示す。



III-2-1-I-③-(1)図 2-1-2-3 3 次元 STEM 解析を行ったトランジスタの Id-V。特性

以下、3 次元 STEM 法による評価結果を示す。III-2-1-I-③-(1)図 2-1-2-4 に再構築像を X、Y、Z 軸方向に 投影した像を示す。トランジスタの模式図も合せて記す。これは通常の透過像と同様で、試料の厚さ分(150~ 200nm)の Z コントラスト像を足し合わせたものである。この中の X 軸方向の投影像と、それを構成するスライス 像の一部を III-2-1-I-③-(1)図 2-1-2-5 に示した。この 1 枚、1 枚は厚さ 2nm 分の投影像に対応しているが、こ のように X 軸方向に順次見ていくことで、トランジスタの 3 次元的な構造を明らかにすることができる。この例で は、ゲート幅方向にNiSiがどのように形成されているか、また、ゲート酸化膜が平坦になっているか、などが確 認できる。このような解析は他の軸方向についても可能であり、任意の角度からの観察が可能である。さらに 回転させることも可能であり立体的な構造を直感的にとらえやすくなっている。

次に Ion 電流ばらつきの原因を検討するためにこの 2 つのトランジスタの構造を比較した結果を示す。 III-2-1-I-③-(1)図 2-1-2-6 に示したのは Ion 大小二つのトランジスタの各投影像である。この 2 つのトランジスタ に多少の違いは認められるものの、投影像であるため、150nm 程度の厚さに含まれるすべての情報が重ね合 わされており、詳細な比較はできない。そこで、個々の物理パラメータに着目した比較を行った。はじめにゲー ト酸化膜厚の2次元分布を比較する(III-2-1-I-③-(1)図2-1-2-7)。膜厚分布は2nmから3nmの表示が最も多 く、仕様通りの膜厚になっていることがわかる。しかし、その分布は Ion 大小の 2 試料間で大きな差異は認めら れず、ほぼ同様の分布になっている。次に LER と LWR の比較を行った。トランジスタの Id-Vg 特性にもっとも 影響を及ぼすゲートとゲート酸化膜の界面近傍のゲート酸化膜上、4nm の位置でのポリシリコンゲートの形状 から算出した。その結果を III-2-1-I-③-(1)図 2-1-2-8 に示した。この結果からは、Ion 小のトランジスタでゲート 長が1~2nm 程度長くなっていることが示された。しかしこの程度の違いでは Imの±3.3σの違いを説明すること はできない。そこで次に着目したのが、ソース・ドレイン電極のニッケルシリサイド形状である。III-2-1-I-③-(1) 図 2-1-2-6 で認められるように、ニッケルシリサイドの形状は場所により湾曲している。これはニッケルシリサイド がニッケルとシリコンの熱的な反応で生成されるため、微細な形状はコントロールできていないためである。詳 細な形状を比較するために、ゲート酸化膜から基板方向へ厚さ 2nm ごとにスライスした像からシリコンとニッケ ルシリサイドの境界を求めたものを、III-2-1-I-③-(1)図 2-1-2-9 に示した。深さ位置についてはカラーで表示し、 ゲート端からニッケルシリサイド端までの距離を、ソース・ドレイン側についてそれぞれ求めた。この結果では表 面に近いほど、ニッケルシリサイド端とゲート端との距離が小さく、基板方向に深くなるほど大きくなることがわ かる。また、ゲート幅方向に対して大きく変動していることもわかる。さらに、MOS トランジスタの Id-Vg 特性に最 も関与する電流経路と考えられるゲート酸化膜直下付近では場所によりニッケウルシリサイド端とゲート端との III-2-I- -(1)-P7

距離が極端に狭くなっているところがある。*I*on大の左側、*I*on小の左右では最も近づいている所で50nm程度であるのに対し、*I*on大の右側のみ約40nmになっており、この位置で特異的にニッケルシリサイド端とゲート端とが小さくなっていることが明らかである。このようにニッケルシリサイド端とゲート端との間隔が小さくなると、実効的なチャネル長が短くなり、チャネル抵抗が小さくなる。その結果、電流が大きくなることが定性的に説明できる。この結果からこの2つのトランジスタにおいて*V*thは同一であるが、*I*onの異なる原因の一つとして、ニッケルシリサイド形状が示された。

以上、三次元 STEM 法を  $V_{th}$  が同じで  $I_{on}$ の異なる MOS トランジスタの物理原因解析に適用し、以下の結果を得た。

- ① トランジスタ構造の3次元的観察を実施し、3次元的な物理パラメータの抽出に成功
- ② ゲート酸化膜厚の2次元分布、LER、LWR、金属シリサイドの形状を3次元的に抽出
- ③ 電流差のある MOS トランジスタにおいて、金属シリサイドとゲート端距離に有意差を検出

以上より、3 次元 STEM 法はトランジスタの立体構造解析に適用可能であり、デバイス開発や不良解析 に有効なツールであることが確認できた。特に今回の特性ばらつきの原因解析や不良解析のように観察すべ き局所構造(異物や異常な形状や構造)が何であるかを観察前に絞り込めないような場合に有効な手段である ことが分かった。



III-2-1-I-③-(1)図 2-1-2-4 3 次元 STEM による観察像







(b)スライス像

(ソース)

(ドレイン)

III-2-1-I-③-(1)図 2-1-2-5 3 次元 STEM による投影像とスライス像(CT像)



III-2-1-I-③-(1)図 2-1-2-6 Ionの異なる MOS トランジスタの 3 次元 STEM による投影像







III-2-1-I-③-(1)図 2-1-2-8 LER の LWR の比較(ゲート酸化膜の上 4nm 位置でのゲート形状から算出)



III-2-1-I-③-(1)図 2-1-2-9 ゲート端とニッケルシリサイド端間距離の比較

#### 2-2. アトムプローブによるMOSデバイス中の3次元不純物分布の解析

MOSトランジスタの微細化とともに顕在化してきた MOSトランジスタの素子特性ばらつきの原因は、MOS 構造中のゲート電極やチャネルにおける不純物分布の不均一性にある可能性が種々の解析によって示唆さ れている。これを実験的に検証するためには、ポリシリコンゲート電極中の不純物やソース・ドレイン、チャネル 領域における不純物分布など、局所的な不純物分布を評価することが必要である。しかし、従来法による評価 では微細なトランジスタ構造中の不純物分布を高精度に評価することが困難であった。例えば SIMS は検出 感度が高く、低濃度の不純物を検出することができるが、一次イオンビームで決まる測定領域が 100nm φ を切 るレベルであり、現在主流のトランジスタのゲートサイズよりも大きい。そのためゲート内やチャネル領域の不純 物分布を評価することは到底できない。また、TEM をベースにした元素分析手法は空間分解能は高いものの、 元素の検出感度が不純物レベルには対応できない。このような理由により、ゲートやソース・ドレイン、チャネ

今回、新たな解析手法として3次元アトムプローブ(3DAP:Three-Dimensional Atom Probe tomography)を 用いた MOS トランジスタ中の不純物分布観察に取り組んだ。3DAP とは針状の試料と検出器との間に高電圧 を印加し、試料先端から蒸発するイオン化原子の飛行時間を測定することでイオン種を特定し、さらに、2次 元的な検出器を用いることで、最終的に3次元的な元素マッピングを得ることができる分析手法である。従来 は金属を代表とする導電性の高い材料の分析に用途が限られていたが、近年、電界蒸発をパルスレーザー で補助することで半導体や絶縁体材料の分析に可能性が広がり、多様な材料の測定に適用されるようになっ てきた。得られる元素マッピングの空間分解能は原子サイズオーダーであり、検出効率は37から50%と高い ため、MOS トランジスタ中の不純物を評価できるポテンシャルを十分に持っていると考えられる。

本開発で最終的に実現したい評価は、100万個のDMA-TEGの中から、±50に対応する、極端に特性 がばらついたトランジスタを3DAP評価し、特性がばらつくのはどの元素のどのような分布によるのか、電気特 性と元素分布とを一対一で対応付けることである。しかしながら、これには多くの課題が存在する。まず、電気 的特性を測定した特定の実デバイスを測定するためには、多くのトランジスタの中から特定のトランジスタを針 状試料に加工する高精度なサンプリング技術が必要である。また、ゲート周囲にある絶縁膜の影響による試 料破壊を防ぐためには、トランジスタ構造を損なうことなく絶縁材料のみを除去する処理が必要である。それ以 前に、半導体中の不純物が本当に検出できるか、どのくらいの定量性、誤差で評価できるのか、など基礎的 な検討を積み上げることが必要である。本開発ではエネルギー補償効果があるリフレクトロンの導入による高 質量分解能化、集束イオンビームによる針加工技術の確立、さらにスペクトルの低ノイズ化のための試料形状 最適化などを実施することによって、実トランジスタ中の不純物分布測定(検出下限:1×10<sup>18</sup> atoms/cm<sup>3</sup>)を実 現させた。

この章では、初めに 3DAP 評価を試みた、面内で一様な MOS 構造試料を用いた不純物分布の評価結果(2-2-1、2、3)、ポリシリコンゲートをライン状に加工した模擬トランジスタ構造における不純物分布の評価(2-2-4)、そして、電気的特性を測定した実デバイス試料における不純物分布の評価結果(2-2-5)について順に述べる。これらを実現するために開発した 3DAP による半導体材料評価技術についての詳細は 6-2 章で述 べる。

2-2-1. MOSデバイスのポリシリコンゲート中の不純物分布評価

まず初めに、パターニングされていない面内で一様な MOS 構造試料中の不純物分布評価を試みた。用いた試料の構造はポリシリコン(140nm)/ゲート酸化膜(2nm)/シリコン基板に保護膜としてアモルファスシリコ III-2-I- -(1)-P12 ンを成膜したものである。この試料の断面 TEM 観察像を III-2-I-③-(1)図 2-2-1-1 に示す。この試料の 3DAP 評価にあったってはリフレクトロン導入による高質量分解能化、針加工形状の最適化、さらに 3DAP 条件(温度、 印加電圧、パルスレーザー照射条件など)の最適化の結果、高い成功率で 3DAP 測定が可能となった。図 III-2-I-③-(1)図 2-2-1-2 に 3DAP 測定結果である 3 次元アトムマップの例を NMOS と PMOS についてそれぞ れ示す。図中の点それぞれが原子 1 個に相当し、各元素を色分けして示した。ポリシリコンゲート直上の自然 酸化膜からポリシリコンゲート、ゲート酸化膜の多層構造が明瞭に観察できた。NMOS ではポリシリコンケート レクマリン原子とと素原子が偏析している様子が観察されているに対し、PMOS ではホウ素原子の偏析は確認されな い。この現象を理解するために、ポリシリコンを平面 TEM 観察した結果を III-2-I-③-(1)図 2-2-1-3 に示す。こ のように TEM 像ではポリシリコンの多結晶構造が明瞭に観察されるが、平均的な結晶粒径が PMOS よりも NMOS で大きいことが明らかである。III-2-I-③-(1)図 2-2-1-3 の TEM 像より粒径解析をした結果を III-2-I-③ -(1)図 2-2-1-4 に示す。この結果から PMOS のポリシリコンの平均粒径は約 NMOS のそれの半分程度であるこ とが示された。この結果から NMOS でのリン原子とと素原子の偏析は粒界偏析であると推定され、NMOS より も粒径が小さい PMOS のポリシリコン中でボロンの偏析が確認されなかったことは、ボロンは粒界偏析しないと 結論付けることができる。本測定より、ポリシリコン中でリンとと素は粒界偏析するが、ボロンは粒界偏析しない という事実が明らかになった。



III-2-I-③-(1)図 2-2-1-1 平面方向に一様なゲート電極/ゲート酸化膜/シリコン基板構造を有する試料(断面 TEM 像)





500 nm

500 nm

III-2-I-③-(1)図 2-2-1-3 ポリシリコンゲート領域の平面 TEM 観察結果(a)NMOS、(b)PMOS



III-2-I-③-(1)図 2-2-1-4 TEM 観察結果によるポリシリコンの粒径分布(a)NMOS、(b)PMOS

さらに、ポリシリコゲートンとゲート酸化膜の界面付近での不純物分布を詳細に把握するため、ゲート酸 化膜付近に着目した拡大アトムマップをIII-2-I-③-(1)図 2-2-1-5 に示す。合せてゲート酸化膜に対して垂直方 向の1次元濃度分布を示す。NMOS ではポリシリコンゲートとゲート酸化膜との界面にリンとヒ素が偏析してい るが、PMOS ではホウ素は界面に偏析していないことが分かった。また、NMOS ゲートではリンとヒ素がゲート 酸化膜中にはほとんど分布していないのに対し、PMOS ではホウ素原子がゲート酸化膜内に拡散していること が明らかになった。



III-2-I-③-(1)図 2-2-1-5 ゲート酸化膜付近の 3 次元アトムマップ(a)NMOS、(b)PMOS、(c)ゲート酸化膜に垂直な方向での 1 次 元不純物濃度分布

2-2-2. MOSデバイスのゲート酸化膜/基板界面付近での不純物分布評価

ここでは、2-2-1 と同じ試料におけるゲート酸化膜/基板界面付近でのチャネル不純物分布を解析する。 III-2-I-③-(1)図 2-2-2-1 に PMOS における酸素とヒ素の 3 次元アトムマップを示す。PMOS のチャネル領域で のヒ素の分布が 3 次元的に評価できていることが分かる。III-2-I-③-(1)図 2-2-2-2 にゲート酸化膜付近に注目 したアトムマップを示す。酸素の分布から求めたゲート酸化膜の上下の界面をワイヤーフレームで表示した。ヒ 素原子の分布とワイヤーフレームとの位置関係から、ヒ素がゲート酸化膜と基板の界面、約 1 原子層相当の領 域にのみ偏析していることが明らかになった。この結果を定量的に検証するために、ヒ素の濃度を直径 40 nm、 深さ 1 nm の円柱領域ごとにヒ素とシリコンの原子数比から算出し、それをゲート酸化膜から基板方向に求めて いったものをプロファイルにした。この 3DAP によるヒ素濃度の深さプロファイルを III-2-I-③-(1)図 2-2-2-3 に示 す。定量方法が確立されている SIMS による同じ試料の深さプロファイルも合せて示す。3DAP と SIMS で得ら れた結果はほぼ一致しており、3DAP の結果は定量的にも正しいことが確認された。ただし、ゲート酸化膜と基 板界面のみ SIMS と 3DAP の結果に違いが見えた。3DAP による結果のみ高濃度になっており、これは III-2-I-③-(1)図 2-2-2-2 で確認されるヒ素の偏析によるものと理解される。SIMS は高い検出感度を持つものの、深さ 方向の分解能は原子レベルには届かないため、この偏析を検出できなかったものと推定される。このように 3DAP を用いることで、原子層レベルの深さ分解能で不純物分布を評価できることが明らかになった。

III-2-I- -(1)-P15



III-2-I-③-(1)図 2-2-2-1 PMOS デバイス構造の 3 次元アトムプローブ結果(酸素、ヒ素のみ表示)



II-2-I-③-(1)図 2-2-2-2 PMOS ゲート酸化膜近傍の不純物分布の拡大図



III-2-I-③-(1)図 2-2-2-3 PMOS チャネル領域における 3DAP と SIMS によるヒ素の1次元深さ濃度分布

#### 2-2-3. MOS デバイスのチャネル中の不純物分布評価

この章では 2-2-1、2-2-2 と同じ試料を用いて、NMOS とPMOS のチャネル領域における不純物原子の面内 分布を詳細に解析する。解析領域はゲート酸化膜から深さ 30 nm とし、III-2-I-③-(1)図 2-2-3-1 に示すようにア トムマップを面内方向に多数の角柱( $k \times k \times 30$  nm<sup>3</sup>、 $k=1 \sim 4$  nm)に切り分け、角柱に含まれる不純物原子数 を求めた。NMOS は 28 測定、PMOS は 38 測定の実施し、その全ての結果についてこの不純物原子数の算 出を実施し、頻度分布の統計精度の向上を計った。NMOS のチャネル不純物についての結果を III-2-I-③ -(1)図 2-2-3-2 に、PMOS のチャネル不純物についての結果を III-2-I-③-(1)図 2-2-3-3 に示す。〇は 3DAP で 得られた角柱内の原子数を示し、赤の実線は不純物原子が平面方向にランダムに分布していると仮定したと きに得られる計算結果を示している。これら、実測結果と、ランダム分布を仮定したときの計算結果、さらに、換 算 $\chi^2$ 及び有意水準5%における限界値を III-2-I-③-(1)表 2-2-3-1 に示す。この検定の結果、NMOS チャネル ではホウ素原子の分布は計算結果と良く一致し、完全にランダムな分布、すなわちポワソン分布をしているこ とが確認された。PMOS チャネルのと素原子の分布については計算結果からわずかに外れており、と素原子 の分布がランダムからわずかに外れていることを示唆している。



III-2-I-③-(1)図 2-2-3-1 不純物分布の解析領域の区切り方(深さ方向はゲート酸化膜から 30nm、平面方向は 1 辺が k [nm]; k=1、2、3、4)



III-2-I-③-(1)図 2-2-3-2 NMOS、ならびに PMOS デバイスのゲート酸化膜直下 k×k×30 nm<sup>3</sup>中の不純物原子数の頻度分布と ランダム分布を仮定したときの計算値 (a) k=1、(b) k=2、(c) k=3、(d) k=4

|                       | n-MOSFET         |                                    |            | p-MOSFET                           |  |
|-----------------------|------------------|------------------------------------|------------|------------------------------------|--|
| BOX size              | Reduced $\chi^2$ | Critical value of reduced $\chi^2$ | Badward of | Critical value of reduced $\chi^2$ |  |
|                       |                  | (Significant at 5% level)          | Keduced X  | (Significant at 5% level)          |  |
| 1×1×30nm <sup>3</sup> | 0.65             | 2.61                               | 3.83       | 2.21                               |  |
| 2×2×30nm <sup>3</sup> | 0.96             | 2.21                               | 2.54       | 2.01                               |  |
| 3×3×30nm <sup>3</sup> | 0. <b>79</b>     | I. <b>94</b>                       | 2.01       | 1. <b>79</b>                       |  |
| 4×4×30nm <sup>3</sup> | 0.76             | I. <b>79</b>                       | 0.70       | 1. <b>67</b>                       |  |

#### III-2-I-③-(1)表 2-2-3-1. 頻度分布と計算値のχ<sup>2</sup>検定結果

2-2-4.3DAPによる実デバイス評価 ーゲートパターン形成試料を用いた事前検討一

これまで述べたとおり、平面内で一様な MOS 構造の 3DAP 測定結果を解析した結果、半導体デバイス 中の不純物分布評価方法として、3DAP は空間分解能も定量精度も十分なポテンシャルを持つことが確認で きた。そこで次のステップとして、より実デバイスの構造に近いポリシリコンゲートをライン状に加工した模擬トラ ンジスタ構造の 3DAP 観察を行った。この試料の構造を III-2-I-③-(1)図 2-2-4-1 に示す。この構造は、NMOS と PMOS ともにゲートを加工した後、ソース/ドレインエクステンション注入、ハロー注入を行ったのちに保護 膜としてアモルファスシリコンを成膜したものである。

III-2-I-③-(1)図 2-2-4-2 に 3DAP 観察結果を示した。元素毎にプロットしたものを III-2-I-③-(1)図 2-2-4-3 に示す。これらのアトムマップから明らかなように、ライン状に加工された模擬 MOS 構造においても、不純物分 布を 3 次元的に得ることができた。その結果、ゲートとチャネル領域だけでなく、ソース・ドレイン領域も評価で きることが示された。NMOS のポリシリコンゲート内においては、2-2-1 での結果と同様、リンが粒界偏析してい ることが明らかである。III-2-I-③-(1)図 2-2-4-3 の NMOS ゲート部の断層内におけるリン原子の分布より、リン 原子が粒界に沿って分布し、ポリシリコンゲート/ゲート酸化膜界面で高濃度に分布している様子が明瞭に示 された。チャネル領域については、III-2-I-③-(1)図 2-2-4-5 に NMOS のエクステンション付近の拡大アトムマッ プと水平方向の 1 次元濃度プロファイルを示した。これらの結果から、エクステンション端の一部でホウ素濃度 が局所的に高くなっていることが明らかとなった。このように 3DAP を用いることで複雑な元素分布構造をもつ MOS トランジスタにおける不純物の分布を数 nm という局所的なレベルで評価できることが示された。



III-2-I- -(1)-P19



III-2-I-③-(1)図 2-2-4-2 ライン状のポリシリコンゲートを有する模擬 MOS 構造のアトムマップ(a)NMOS、(b)PMOS



III-2-I-③-(1)図 2-2-4-3 ライン状のポリシリコンゲートを有する模擬 MOS 構造の元素ごとのアトムマップ (a)NMOS、(b)PMOS





III-2-I-③-(1)図 2-2-4-4

NMOS ゲートの断層内におけるリンの分布(各々の断層の厚さは 5nm)



III-2-I-③-(1)図 2-2-4-5 NMOS エクステンション付近の不純物濃度分布。(a)アトムマップ、(b)ヒ素、ボロンの1次元濃度分布

2-2-3 で明らかになったように、ゲート等の微細加工を行っていない面内で一様な MOS 構造試料を用い た評価では、チャネル中の不純物は NMOS, PMOS ともにほぼランダムに分布している。しかし、トランジスタ の V<sub>th</sub> ばらつきは、PMOS についてはチャネル中のヒ素原子がランダムに分布することで説明できるのに対し、 NMOS については、ボロン原子のランダム分布だけでは説明することができない。そこで、チャネル注入後に はランダムであったボロンの分布が、デバイスが形成される微細加工の過程で変わった可能性が推測される。 具体的には、種々のイオン注入やアニールによってボロン原子が再分布し、その結果、場所によってランダム からはずれた偏りなどが生じた可能性がある。

このような局所的なボロンの再分布はソース/ドレインのエクステンション形成などのプロセスで起きている 可能性が高いため、これらのプロセスがチャネル不純物分布に及ぼす影響を調べることにした。おおよその構 造は III-2-I-③-(1)図 2-2-4-1 と同じであるが、NMOS と PMOS それぞれゲートパターンを形成後、エクステン ション形成の有るものと無いものの 2 種類の試料を用意し、3DAP 評価を行った。III-2-I-③-(1)図 2-2-4-6 に NMOS のエクステンション(a)有、(b)無のアトムマップを示す。この図において、エクステンション形成の影響が 大きいと考えられるゲート端からゲート内側 20nm の領域を 20nm×20nm×30nm(深さ) に区切り、不純物原子 数のばらつきを分析した。III-2-I-③-(1)図 2-2-4-7 に不純物濃度分布と標準偏差(のを求めた結果を示す。こ の結果から、PMOS ではエクステンション形成によるチャネル不純物濃度ばらつきの変調はほとんど見られな いのに対し、NMOS ではエクステンションを形成することで不純物濃度ばらつきが増大することが分かった。こ の結果は、しきい値のばらつきが PMOS よりも NMOS の方が大きい要因を明らかにする上で非常に重要な知 見である。



III-2-I-③-(1)図 2-2-4-6 NMOS におけるアトムマップ(a)エクステンション有、(b)無



III-2-I-③-(1)図 2-2-4-7 シリコン基板中の不純物濃度ばらつき比較(解析領域:ゲート端付近 20nm×20nm×30nm(深さ))

2-2-5.Vthばらつきの大きい実デバイス中の不純物分布評価

以上の検討の結果、MOS トランジスタのゲート、ゲート絶縁膜付近、チャネル領域、そしてエクステンション付近にたるまで、3DAP により不純物分布の評価できることが確認された。また、この検討のなかで、リンやヒ素が粒界偏析するのに対し、ボロンは偏析しないこと。酸化膜中にボロンは拡散するのに対し、ヒ素はしないこと、さらに微細加工する前には基板中で不純物は NMOS においても PMOS においてもおおよそポワソン分布をしていることなど、MOSトランジスタの設計やプロセス開発において重要な知見を次々とえることができた。この章では、最終的な目標である、電気特性が極端にはずれたMOSトランジスタの不純物分布を調べ、その原因が何であるかを 3DAP で直接に測定し、ばらつきの原因を明らかにすることを試みた結果について述べる。

3DAP で評価するトランジスタは 100 万個のトランジスタからなる DMA-TEG の中から、V<sub>th</sub>が中央値から ±3σ 離れたトランジスタを選んだ。その一つを断面 TEM 観察した結果を III-2-I-③-(1)図 2-2-5-1 に示す。こ のように、実デバイスはゲートの周囲にサイドウォールが形成され、それが絶縁膜に埋め込まれている。ゲート の両サイドにはタングステンプラグがあり、上方には 10 数層の配線層が形成されている。これを 3DAP で評価 するためには、配線層を除去し、サイドウォール等の絶縁物を全て除く必要がある。その上で、ゲート部分だ けを針状に加工し、初めて 3DAP 測定が可能となる。そのための検討については 6-2-3 で詳細に説明する。



III-2-I-③-(1)図 2-2-2-1 評価に用いたトランジスタの構造

今回は、配線層を除去したのちに、III-2-I-③-(1)図 2-2-5-2 の黄破線で示すような形状に針状試料を加 工したものを用いて、電気特性を測定した実デバイスの 3DAP 評価を実施した。III-2-I-③-(1)図 2-2-5-1 に示 すように、針状試料の先端をゲート直上にし、針状試料内に絶縁膜を含まないようにしている。この形状を上 手く加工することで、実デバイス中の不純物分布を計測することに成功した。III-2-I-③-(1)図 2-2-5-3 にNMOS のしきい値が中央値から±3o離れたトランジスタの 3 次元アトムマップを示す。このような 3DAP 測定を数多く 試み、複数の測定結果を得た。それらのチャネル領域のホウ素濃度を詳しく分析した結果、V<sub>th</sub> とチャネル中 のボロン濃度に相関があることを確認した。



III-2-I-③-(1)図 2-2-5-2 3DAP 用針状試料加工位置



III-2-I-③-(1)図 2-2-5-3 Vth が大きく異なる NMOS トランジスタの 3 次元アトムマップ

## 2-2-6. ボロン分布に対する炭素共注入の影響

3DAP を用いることで、シリコン中に共注入した異種不純物原子間の相互作用を調べることができる。今回は炭素とボロンの組み合わせについて評価した。シリコン中に共注入した炭素原子がボロン拡散を抑制することが一般的に知られているが、ボロン原子の微視的な挙動に対する炭素注入の効果を理解するためには3次元実空間評価は大きな手掛かりになると考えられる。

シリコンデバイスの微細化には、高精度な不純物添加技術が必要不可欠である。例として、短チャネル 効果抑制には極浅接合の実現が必須であり、素子特性ばらつきの低減にはチャネル不純物の再分布抑制が 重要となる。近年では、熱処理における不純物拡散抑制技術として共注入法が注目されており、例えば、シリ III-2-I- -(1)-P25 コン中に注入されたボロンの拡散は、同時に炭素を注入することで抑制可能である。また、本開発で明らかに してきたようにも、炭素の共注入では、特性ばらつきの抑制にも効果がある。これはボロン拡散の起源であるシ リコン格子間原子を共注入した炭素が捕獲するためと解釈されている。従来は、SIMS や TEM によって、この メカニズムが調べられてきたが、これらの手法では原子レベルのボロンや炭素の挙動を直接評価することは困 難であった。本開発では、炭素共注入試料におけるボロンと炭素の相関を調べるために、3DAP 技術を適用 した。

まず初めにシリコン中にボロンと炭素を共注入した試料の熱処理前後の不純物分布を3DAPで評価した。 その結果をIII-2-I-③-(1)図 2-2-6-1(a)、(b)に示す。ボロンの注入条件は、8keV、2×10<sup>14</sup> cm<sup>-2</sup>、炭素注入条件 は15keV、1×10<sup>15</sup> cm<sup>-2</sup>である。不純物の活性化のための熱処理は、実際のプロセスで用いられる条件と同等 の条件で行った。熱処理前において、ボロンと炭素は面内に一様に分布しているのに対して、熱処理すると 炭素の凝集体が形成し、炭素の凝集近傍にボロン原子が集まることが明らかになった。



III-2-I-③-(1)図 2-2-6-1 ボロン、炭素の共注入試料の熱処理前後におけるアトムマップと断面投影図
(a)熱処理前(b)熱処理後 (解析領域: 30 nm Φ×140 nm、断面投影図は深さ 30-40 nm のもの)

ボロンと炭素間の相関を定量的に調べるため、炭素原子からの空間的な距離分布をボロンと炭素につい て解析した。III-2-I-③-(1)図 2-2-6-2 に共注入した試料における炭素原子中心の動径分布を示す。黒の破線 は熱処理前、赤の実線は熱処理後である。(a)の炭素分布を見ると、熱処理によって炭素凝集が起きているこ とが明らかである。さらに(b)のホウ素分布を見ると、やはり熱処理によって炭素凝集体付近にボロン原子も集 III-2-I- -(1)-P26 まることが明らかとなった。このように、炭素凝集メカニズムとそれに関わるホウ素原子の挙動を3次元的にナノオーダーの空間分解能で追跡することで、ボロン拡散の抑制メカニズム解明の手掛かりが得られる。このような解析が出来る手法は現在 3DAP しかなく、この評価は大変意義深いと言える。



以上より、本開発では、集束イオンビームによる針加工技術の確立や、さらにスペクトルの低ノイズ化のための試料形状最適化などを実施することによって、これまでは極めて測定困難であった実トランジスタ中の不純物分布測定(検出下限:1×10<sup>18</sup> atoms/cm<sup>3</sup>)を実現した。