# 「次世代スマートデバイス開発プロジェクト」

## 事後評価報告書

平成31年3月

国立研究開発法人新エネルギー・産業技術総合開発機構

研究評価委員会

国立研究開発法人新エネルギー・産業技術総合開発機構 理事長 石塚 博昭 殿

> 国立研究開発法人新エネルギー・産業技術総合開発機構 研究評価委員会 委員長 小林 直人

NEDO技術委員・技術委員会等規程第34条の規定に基づき、別添のとおり評価結 果について報告します。

# 「次世代スマートデバイス開発プロジェクト」

## 事後評価報告書

平成31年3月

国立研究開発法人新エネルギー・産業技術総合開発機構

研究評価委員会

目 次

| はじめ  | 2      |                           | 1    |
|------|--------|---------------------------|------|
| 審議経汕 | E<br>E |                           | 2    |
| 分科会委 | 委員名簿   |                           | 3    |
| 評価概要 | 要      |                           | 4    |
| 研究評価 | 亜委員会   | 会員名簿                      | 6    |
| 研究評価 | 亜委員会   | ミコメント                     | 7    |
|      |        |                           |      |
| 第1章  | 評価     |                           |      |
|      | 1. 総   | 合評価                       | 1-1  |
|      | 2. 各   |                           |      |
|      | 2. 1   | 事業の位置付け・必要性について           |      |
|      | 2. 2   | 研究開発マネジメントについて            |      |
|      | 2. 3   | 研究開発成果について                |      |
|      | 2. 4   | 成果の実用化・事業化に向けた取組及び見通しについて |      |
|      | 3. 評   | 点結果                       | 1-18 |
|      |        |                           |      |
| 第2章  | 評価対    | †象事業に係る資料                 |      |
|      | 1.事    | 業原簿                       | 2-1  |
|      |        |                           |      |

2. 分科会公開資料 2-2

| 参考資料1 | 分科会議事録  | 参考資料 1-1 |
|-------|---------|----------|
| 参考資料2 | 評価の実施方法 | 参考資料 2-1 |

### はじめに

国立研究開発法人新エネルギー・産業技術総合開発機構においては、被評価プロジェクト ごとに当該技術の外部専門家、有識者等によって構成される研究評価分科会を研究評価委員 会によって設置し、同分科会にて被評価対象プロジェクトの研究評価を行い、評価報告書案 を策定の上、研究評価委員会において確定している。

本書は、「次世代スマートデバイス開発プロジェクト」の事後評価報告書であり、NED O技術委員・技術委員会等規程第32条に基づき、研究評価委員会において設置された「次 世代スマートデバイス開発プロジェクト」(事後評価)研究評価分科会において評価報告書 案を策定し、第58回研究評価委員会(平成31年3月18日)に諮り、確定されたもので ある。

> 平成31年3月 国立研究開発法人新エネルギー・産業技術総合開発機構 研究評価委員会

### 審議経過

● 分科会(平成30年11月1日)

公開セッション

- 1. 開会、資料の確認
- 2. 分科会の設置について
- 3. 分科会の公開について
- 4. 評価の実施方法について
- 5. プロジェクトの概要説明

非公開セッション

- 6. プロジェクトの詳細説明
- 7. 全体を通しての質疑

公開セッション

8. まとめ・講評

9. 今後の予定、その他、閉会

● 第58回研究評価委員会(平成31年3月18日)

## 「次世代スマートデバイス開発プロジェクト」

## 事後評価分科会委員名簿

(平成30年11月現在)

|                | 氏名                            | 所属、役職                                           |  |  |  |  |  |
|----------------|-------------------------------|-------------------------------------------------|--|--|--|--|--|
| 分科<br>会長       | <sup>あまの</sup> はじめ<br>天野 肇    | ITS Japan 専務理事                                  |  |  |  |  |  |
| 分科<br>会長<br>代理 | ひがしの てるお<br>東野 輝夫             | 大阪大学 情報科学研究科 情報ネットワーク学専<br>攻 教授                 |  |  |  |  |  |
|                | かわひと しょうじ<br>川人 祥二            | 静岡大学 電子工学研究所 教授                                 |  |  |  |  |  |
|                | <sup>きっかわ たかまろ</sup><br>吉川 公麿 | 広島大学 ナノデバイス・バイオ融合科学研究所 特<br>任教授                 |  |  |  |  |  |
| 委員             | <sup>すがぬま なおき</sup><br>菅沼 直樹  | 金沢大学 新学術創成研究機構 未来社会創造コア<br>自動運転ユニット ユニットリーダ/准教授 |  |  |  |  |  |
|                | はせがわ てるゆき<br>長谷川 輝之           | KDDI (株) 運用システム開発部 運用 AI 基盤グルー<br>プ グループリーダ     |  |  |  |  |  |
|                | むとう かずひろ<br>武藤 一浩             | (株)日本総合研究所 創発戦略センター マネジャー<br>/次世代交通チームリーダ       |  |  |  |  |  |

敬称略、五十音順

#### 評価概要

#### 1. 総合評価

近年、自動車の高度運転支援、自動運転に向けた技術開発が世界中で活発になっているが、 6年前にこのような動きを先取りして開始された本事業は、日本の産業競争力強化に向けて、 センシングからプローブデータ活用まで一連の機能を包含した技術開発を実施して個別テ ーマについて所期の成果を上げるとともに、半導体デバイスの三次元積層化技術の開発を行 い、三次元実装開発拠点の整備にも繋がった。

しかしながら、個々の開発項目間の連携や事業期間の 2013-2017 年に起こった技術動向 の大きな変化に対して、必ずしも目標の柔軟な見直しが図られたわけではなかった。要素技 術の優位性だけで競争力を確保できない分野であるからこそ、自動車の制御性能向上や安全 性向上に半導体の三次元積層化がどのように寄与するのか明確に関連付け、プロジェクト全 体の成果を総合的に高めるような工夫が必要である。

開発技術の実用化については今後の市場動向が不透明なものや、既に市場の主流が他の技術に移っており事業化が厳しいと思われるものも見られ、現時点の計画・マイルストーンを 状況に応じて見直すことが必要である。一方、個々の要素技術開発の成果は本事業以外の分 野にも活用が期待されるものであり、新たなターゲットを見つけ、それに対する実用化戦略 を考えることも重要である。今後、各企業の自助努力及び企業間連携を継続し、事業化を推 進して頂きたい。

#### 2. 各論

2.1 事業の位置付け・必要性について

自動運転の実用化が現実味を帯びる以前に、環境認識デバイス、走行環境認識処理、クラ ウド型プローブデータ処理の一連の研究開発・実用化を支援する事業を開始したことは自動 運転の実用化競争を先取りしており、大きな意義があった。科学技術イノベーション総合戦 略「高度交通システムの実現」に対して重要な取り組みであり、事業の目的は妥当である。 センシングからデータ利活用まで包含し、関連する多くの企業が参画、連携して系統的に進 める必要があり、公的機関が研究開発費を投じて、全体のとりまとめを行うことの重要性は 理解でき、NEDOの事業として妥当である。

2.2 研究開発マネジメントについて

当初目標は時宜を得た適切なものであった。当初開発スケジュール及び研究開発費は妥当 であった。三次元実装開発拠点を整備した点は高く評価できる。外国特許出願も含めて、知 的財産に関する取扱いは適切に整備され、しっかりと運用された。

一方、項目間連携に基づく開発実施体制、進捗管理については改善すべき点がある。事業 期間の 2013-2017 年にセンシング技術もプローブデータ処理技術も大きく変化したが、技 術動向の変化に応じた進捗管理や目標設定の改善を図る仕組みが十分でなかった。半導体の 三次元実装技術そのものには集中的に取り組んだが、その技術を適用するセンシングやプロ ーブ処理において自動車の制御性能向上や安全性の向上などにどのように寄与するのかを より明確に関連付ける必要があった。

2.3 研究開発成果について

センサデバイスについては、3000 画素と測距回路を集積化したセンサ IC の開発に成功 し、50m 以上先の障害物の位置と距離を同時測定できることを実証する等目標を上回る性 能を達成し、優れた成果を上げた。プローブデータ処理プロセッサについても、三次元実装 に関する主要要素技術について、最終目標に達する成果が得られた。論文等の対外的な発表 や国内外への特許出願等も着実に実施しており、学術・知財面で一定の成果は得られている。

一方、センシングデバイスについても、プローブデータプロセッサについても三次元実装 は要素技術開発にとどまり、実機の製作は行っておらず直接的な成果の検証が行われていな い。環境変化や事業化プロセスの事情は理解できるが当初期待された成果には至っていない。

また、日本だけでなく世界で利用してもらえるような先進的な技術になっているのか、技術水準の高さや独創性があまり明確でない。個々の技術が事業の目的に対してどのようなインパクトがあるのかが伝わりにくく、最終成果を活用し実用化の担い手となるユーザーに対するアピールという観点では改善の余地がある。

2. 4 成果の実用化に向けた取組及び見通しについて

得られた成果の中から事業化が十分期待できるものも出ており、例えば「三次元統合設計 環境の開発、統合設計プラットフォーム構築」など既に具体的な事業化予定が見えているも のがある点は評価できる。

一方、特に三次元実装関係については、今後の市場動向次第のものや、既に市場の主流が 他に移っており事業化が厳しいと思われるものも見られ、計画・マイルストーンの実現性に ついて不透明な点が残る。

個々の要素技術開発の成果は本事業以外の分野にも活用が期待されるものであり、TSV や三次元積層の利活用が有効に働くターゲットを見つけ、それに対する実用化戦略を考える ことも重要である。

 $\mathbf{5}$ 

(平成31年3月現在)

|     | 氏名                              | 所属、役職                                          |
|-----|---------------------------------|------------------------------------------------|
| 委員長 | こぼやし なおと<br>小林 直人               | 早稲田大学 研究戦略センター 副所長・教授、<br>研究院 副研究院長            |
|     | ますの ひろし<br>浅野 浩志                | 一般財団法人電力中央研究所 エネルギーイノベーション<br>創発センター 研究参事      |
|     | <sup>あたか たつあき</sup><br>安宅 龍明    | 先端素材高速開発技術研究組合(ADMAT)専務理事                      |
|     | いなば ようじ 稲葉 陽二                   | 日本大学 法学部/大学院 法学研究科 教授                          |
|     | 100 年11 一季雄                     | 東京農工大学 名誉教授/シニア教授                              |
|     | ごないかわひろし<br>五内川拡史               | 株式会社ユニファイ・リサーチ 代表取締役社長                         |
| 委員  | <sup>さくまいちろう</sup><br>佐久間一郎     | 東京大学大学院 工学系研究科 附属医療福祉工学開発評<br>価研究センター センター長/教授 |
|     | <sup>thobt thobe</sup><br>宝田 恭之 | 群馬大学 特任教授                                      |
|     | でした まさのこ 平尾 雅彦                  | 東京大学大学院 工学系研究科 化学システム工学専攻<br>教授                |
|     | まっい としひろ<br>松井 俊浩               | 情報セキリティ大学院大学 情報セキリティ研究科 教授                     |
|     | <sub>まるやま まさあき</sub><br>丸山 正明   | 技術ジャーナリスト/横浜市立大学大学院非常勤講師                       |
|     | <sup>よしかわ</sup> のりひこ<br>吉川 典彦   | 名古屋大学 名誉教授                                     |

敬称略、五十音順

### 研究評価委員会コメント

第58回研究評価委員会(平成31年3月18日開催)に諮り、以下のコメントを評価報 告書へ附記することで確定した。

デバイスを扱うプロジェクトとして、必ずしも十分な成果とは言えないものの、ハード、ソフト、システムを含めた事前設計をどこまで行うべきか、環境変化に対してどこまで見直しを行うべきか、様々な事業者をプラットフォームに如何に組み込むべきかなど、非常に教訓に富んだプロジェクトであった。今後の取組に活かしていただきたい。

## 第1章 評価

この章では、分科会の総意である評価結果を枠内に掲載している。なお、枠の下の箇条 書きは、評価委員の主な指摘事項を、参考として掲載したものである。 1. 総合評価

近年、自動車の高度運転支援、自動運転に向けた技術開発が世界中で活発になっているが、6年前にこのような動きを先取りして開始された本事業は、日本の産業競争力強化に向けて、センシングからプローブデータ活用まで一連の機能を包含した技術開発を実施して個別テーマについて所期の成果を上げるとともに、半導体デバイスの三次元積層化技術の開発を行い、三次元実装開発拠点の整備にも繋がった。

しかしながら、個々の開発項目間の連携や事業期間の2013-2017年に起こった技術動 向の大きな変化に対して、必ずしも目標の柔軟な見直しが図られたわけではなかった。 要素技術の優位性だけで競争力を確保できない分野であるからこそ、自動車の制御性能 向上や安全性向上に半導体の三次元積層化がどのように寄与するのか明確に関連付け、 プロジェクト全体の成果を総合的に高めるような工夫が必要である。

開発技術の実用化については今後の市場動向が不透明なものや、既に市場の主流が他 の技術に移っており事業化が厳しいと思われるものも見られ、現時点の計画・マイルス トーンを状況に応じて見直すことが必要である。一方、個々の要素技術開発の成果は本 事業以外の分野にも活用が期待されるものであり、新たなターゲットを見つけ、それに 対する実用化戦略を考えることも重要である。今後、各企業の自助努力及び企業間連携 を継続し、事業化を推進して頂きたい。

<肯定的意見>

- 実施会社の技術者のたゆまぬ技術開発により、センシングデバイス、プロセッサ等の半 導体デバイスの開発は技術的には事業目的を十分達成し、三次元実装技術等の開発も要 素技術開発は十分達成された。その努力に敬意を表したい。
- ・ 質問の回答でいただいた通り、「開発項目毎の技術課題が明確だったため、各社個別に 取り組むことを優先したこと。相互の連携を伴うようなシステム化の取組に関しては、 設定した技術開発項目以外のアクチュエータ等との連携も含めた開発となり開発の幅 が広がり過ぎてしまうこと。」について、当時の事業がよくわかった。また、個社のビジ ネス活動として競争力を確保しようとした点で、各社の開発が円滑に進められ、国際的 な競争力を確保する期待値が見えている点で、これからが期待できる。
- 本事業は、自動運転の実用化競争を先取りし、内容・タイミングともに適切であった。
   期間中に急激な技術革新や国際競争激化があったが、研究開発は充分競争力のある成果
   を達成しており、具体的な商品化計画も策定されている。環境変化に対応した実施内容の調整が行われており、早期商品化のための終了時期の前倒しや優先付けなども適切に
   行われた。技術革新により手法の選択肢が広がり、開発成果の製品搭載時期に影響があったような項目についても、実用化に必要な開発・評価を完了している。知財権獲得や
   成果の公表などが戦略的に行われ、産業競争力確保に配慮されている。
- 個別のテーマ、要素技術の研究開発の達成レベルは高く、将来の事業化に向けた基礎を 築くという観点では、本事業の目的の一部は達成されたと思われる。

- 総じて、個々のテーマで設定した開発目標(数値目標)は、それぞれ十分に達成できており、技術的な成果は得られていると考える。課題①では学術面での成果、③では受賞実績が評価できる。双方の課題で十分な知財実績も得られていると考える。
- 車載用センシングデバイスの開発やプローブデータ処理のための TSV 技術や三次元積 層技術を開発している。ハードウェア回路のモジュール設計や速度向上、低消費電力化 に資する技術開発を行っており、有用性も高い。
- 三次元積層という切り口で車載センシングデバイスから、プローブ処理プロセッサまでの一連の情報処理を実現するための切り口で総合的な開発を行った事業であると考えられる。それぞれの研究項目においてその必要性が現在社会的に高まってきている状況となってきており、それに先行して事業を実施し当初目標を達成できた点において大きく評価できる。

<改善すべき点>

- 社会の要請の度合いは日々大きく高まりを見せる一方であり、開発した成果が真に意味のあるものとなるか否かは事業開始時点での目標を単に達成したのみでは十分かどうかの直接的な評価が難しく、最終的には今後どのように事業展開を図っていけるかがポイントになると考えられる。また、開発成果の国民への周知といった観点に関しては、予算規模や開発メンバの数から考えてもう少し積極的な取り組みがあってもよかったように感じられる。
- 目標であった実用化や事業化まで終えられていない点で、国際的な競争力を確保するまでに至ってないのが懸念点である。自動車関連分野に関する海外勢では、個別の技術よりも、先にサービスを押さえてしまう企業の台頭が目立つ。彼らは、技術の採用はマーケットに合った価格であれば採用するといった考えであるため、技術面の優位性だけで競争力を確保できるという分野でなくなりつつある。「個社のビジネス活動として競争力を確保しようとした」とあるように、方針を示した NEDO が責任をもって各社が国際的な競争優位性を確保していく活動を継続しているか、トレースすることが重要である。
- ・ 半導体センサデバイスやプロセッサチップの開発は技術的には十分目標を達成したに もかかわらず、システムとしての性能実証はバラックで行ったり、シミュレーションで あったり、要素技術開発段階で終わっており、実際にモノを作ってシステムの歩留まり、 性能、信頼性、コストを実証し、事業化に向けた課題を抽出すべきである。事業化、量 産化で海外企業に後れをとらないように、事業化計画の前倒しや、知的財産保護の観点 から、海外競合に対して戦略的な特許外国出願を行うべきである。
- 本事業を構成している三つの開発項目の間の連携を深め、全体としての成果を統合的に 高める工夫が必要である。半導体の設計・製造プロセスの技術開発成果を特定の応用分 野で先行して実用化することは有効だが、汎用性のある技術開発を横断的視点でマネジ メントすることも重要である。

- 各テーマを幾つかのサブテーマに分け、それぞれを異なる企業体で実施するのは良いが、 サブテーマ間をどう連携させ、どう全体としての成果を達成しようとしているのかが明 確でなく、全体としての成果を達成するための体制や仕組み作りが弱いように感じられ る。
- 得られた要素技術に基づいて、三次元積層・三次元実装を実デバイスとして実証するという点では十分な成果がなく、今後の事業化に対する不安材料となっている。
- 個々のテーマがそれぞれ独立に開発推進されている感があり、全体としての横連携(テーマ間、部門間)や「事業の目的」に対する優先順位やコストのかけ方などを始めとする、マネジメント面での更なる対応充実・体制強化が望まれる。

< 今後に対する提言>

- 実施者内横断、テーマ内横断・テーマ間横断の意見交換機会(合宿等も有り得る)を定 期的に設けるなどして、「事業の目的」を念頭に置いた技術開発内容の摺り合わせを行 い、そのフィードバックを計画に反映するなどの施策を実施頂きたい。実施者内におい ては、特に、事業方との綿密な意識合わせのステージが比較的早期から必要と考える。
- モビリティサービスの事業者の育成、もしくは既存のモビリティサービスの事業者との 連携、といった活動も取り入れてはどうか。
- ・ 今後、各企業の自助努力及び企業間連携を継続し、事業化を推進して頂きたい。
- 事業全体としての総合的成果を高めるための公募枠組みの設定と個々の実施者間の連携の仕組みを検討することが重要である。応用分野での実用化を軸とした産業競争力の確保と、それを支える要素技術を軸とした競争力の確保を面的に俯瞰した事業企画および運営を強化することが重要である。
- 障害物をセンシングし、それを認識し、データ処理をして安全な走行システムを構築するという全体的な目標があるが、事業全体がセンシング、障害物認識、データ処理の3つに分かれて、それぞれが独立した成果を発表しているように感じられる。3つのサブテーマをどう連携させ、安全な走行システムの構築に繋げているのかを評価する必要があるにもかかわらず、その部分を評価するような仕組みになっていない。
- プロジェクト全体としてみたときに、車載センシングデバイスからプローブ処理プロセッサに至るまで三次元積層という共通の技術課題に対しての取り組みであったため、一貫性のある内容である事業であると考えられるが、実際の成果のみを見ると個別の研究開発項目の高度化が中心であり、事業全体としての横串をさすような取り組みが薄いように見受けられた。事業全体を見渡した取り組みを行う企業・大学等の研究機関の参画というのも一案としてはあり得たようにも感じられた。

#### 2. 各論

2.1.事業の位置付け・必要性について

自動運転の実用化が現実味を帯びる以前に、環境認識デバイス、走行環境認識処理、クラ ウド型プローブデータ処理の一連の研究開発・実用化を支援する事業を開始したことは自動 運転の実用化競争を先取りしており、大きな意義があった。科学技術イノベーション総合戦 略「高度交通システムの実現」に対して重要な取り組みであり、事業の目的は妥当である。 センシングからデータ利活用まで包含し、関連する多くの企業が参画、連携して系統的に進 める必要があり、公的機関が研究開発費を投じて、全体のとりまとめを行うことの重要性は 理解でき、NEDOの事業として妥当である。

<肯定的意見>

- 近年、自動車の知能化のレベル向上が著しく進歩してきている現状があり、本事業はこのような社会的な要請に先行して答えるものとして実施されたものであると理解でき、その必要性・重要性には大きな意義があるものと考えらえる。
- 目標設定当時としては妥当な事業設定、目標設定であると考えられる。低消費電力化など、省エネ、都市のエネルギーの削減に役立つ目標設定である。
- 開発開始時点での事業の目的は妥当、かつ、上位の施策・制度の目標達成に寄与することが期待されるものであり、現在の状況を先取りしたものであったと考える。各施策の中で例えば三次元実装技術については、その時点での投資対効果が見えておらず、民間活動のみでは改善できないものであるという点で、NEDOの関与は必要であったと考える。
- 事業の目的について、2013年と早期に本テーマに着眼し、国際競争力強化の視点をもって取り組みに着手したのは、当時本テーマに関してトレンドが不明確であった段階であることを考えると、極めて妥当であった。我が国の自動車産業の国際的な競争力を確保するための公共性の高い分野であるため、NEDOとして実施する有意義な事業であった。
- ・ 自動車の高度運転支援、自動運転に向けた技術開発が世界中で活発になる中、その重要 性に着目し、6年前に本事業を開始したことは、大きな意義があったと考えられる。特 に、科学技術イノベーション総合戦略における「III.次世代インフラの整備:(3)高度交 通システムの実現」の上位世策に対して、重要な取り組みであり、事業の目的は妥当で ある。その目的の達成のためには、センシングからコンピューティングまで包含し、関 連する多くの企業が参画、連携して系統的に進めることが必要であり、公的機関が研究 開発費を投じて、全体のとりまとめを行うことの重要性は理解でき、NEDOの事業とし て妥当である。
- 自動運転の実用化競争を先取りした内容・タイミングともに適切な事業であった。自動 車の高度安全運転支援装置の搭載本格化(安全運転サポートカー)や自動運転の実用化 が現実味を帯びる(国内では SIP 自動走行プロジェクト)以前に、環境認識デバイス、 走行環境認識処理、クラウド型プローブデータ処理の一連の研究開発・実用化を支援す

る事業を開始した。終了時点には、自動車関連の国際競争の中核技術に位置づけられる に至った。

- 実施者の主体性を前提に、三次元半導体などの汎用技術を支援したのは適切である。半 導体事業は、国際的な競争環境や勢力図が大きく変化し、同分野での日本の産業の競争 力の低下や事業撤退が相次いだ。研究開発の先行投資も消極的になりがちな中で、製品 化を前提に主体的研究開発を促しつつ、将来の半導体実装技術の進展に国内産業が後れ を取ることの無いよう、汎用性のあるデバイス実装技術を公的に助成したのは適切であ る。
- 日本の産業競争力が比較的保たれている自動車を応用分野として選んだのは適切である。自動車産業は、日本が蓄積した、高度な研究開発、大規模な設備投資、製造現場でも質の高い労働力が求められ、比較的安定的に競争力を維持してきた。しかし、電子化・電動化に伴いソフトウェア依存度が高まり、ビッグデータ処理や機械学習などの急速な技術革新により、これら分野の国際競争力を維持できないと、自動車産業の競争力もまた維持することが困難な大変革を迎えている。その意味において、本事業の設定は適切であったといえる。
- 内外の技術動向、国際競争力の状況、エネルギー需給動向、市場動向、政策動向、の観 点から、事業の目的は妥当である。我が国の自動車関連企業の産業競争力強化のための 意義は大きい。

<改善すべき点>

- 事業実施前における社会的なニーズや技術トレンドが事業終了時点の現在におけるものと少し異なってきている点については、少し残念に思う点もある。ただし、開発した成果自体は意味のある内容であるので大きな問題はないと考えられる。
- 個々の技術要素に加えて、自動車の制御システムを俯瞰した開発を重視すべきである。
   自動車の走行環境認識は、多様なセンサを組合せて行なう。幅広い走行速度や多様な周辺環境と冗長性を勘案して、分解能、距離範囲、画角などが個々のセンシングデバイスの特性に応じて割り当てられる。認識プロセッサは、センサフュージョンによる総合的環境認識を行うが、車両の挙動を変化させるアクチュエーターの制御特性を勘案して環境認識出力の内容を設計することが必要である。競争領域に深く関連する内容だが、着手段階におけるこのような検討の深度と研究開発過程における研究項目間の横断的連携が成果の社会還元に大きく影響する。
- ビッグデータを扱う情報・ネットワークシステムの構造変化を一層注視する必要がある。 プローブや Internet of Things で語られるようなビッグデータを扱うシステムの構造が 急速に変化している。個々にサーバーを設置するのではなく巨大な汎用クラウドシステ ムに設定するだけで即時利用開始でき、機械学習などのツールやスーパーコンピュータ ーなどもネットワーク上で共有することが一般的になってきている。また、膨大なプロ ーブデータを扱うために、移動通信の基地局に処理機能を分散するエッジ・コンピュー ティングが重要な要素として認識され始めている。このようなシステム全体の構造変化

は、プローブプロセッサの機能や性能諸元に大きく関わるので、研究開発過程において も注視しながら変化に対応することが必要である。

- センシングからコンピューティングまで含んだ多くの企業の連携に基づく壮大な当初 計画に対して、実際に得られた成果は個別的で、企業間の連携による成果は限定的であ る。個別技術の確立だけで終わっては、成果を活用して大規模な事業を展開するのは難 しいと考えられる。本プロジェクトに投じられた巨額の国費を無駄にすることのないよ う、参画企業には、企業間連携も含め、今後の自助努力が求められる。
- 当初目的は意義の大きいものであったが、内外の技術動向、国際競争力の状況、市場動向のダイナミックな変化に対して、産業競争力強化のために、目的・計画の修正・追加が必要であった。実施会社の技術開発は計画通り行われ、開発技術のレベルも世界水準であり、それぞれの技術者には敬意を表したい。しかし、本プロジェクトのような産業のパラダイムシフトが起こるかもしれない時期における NEDO の役割として、国際競争力向上のターゲットとするマーケットの位置づけ、海外市場動向、政策動向のダイナミックな変化に対し、5年間の対応・調査、等のサポートが臨場感を持って行われるべきであった。
- センシングデバイスの目標設定がやや抽象的で、「夜間、全天候、障害物」が具体的にどのような定量的な性能を求めているのかが明確でない。定量的な目標設定が事前になされた方が良かった。
- 個々のテーマに対する高い技術的成果は得られているものの、投じた研究開発費に比して、我が国全体の産業競争力の強化と言う観点での「期待される効果」は未知数である。
   事業の必要性や位置づけに対する、より踏み込んだ見直しを継続的に実施することや、
   全体施策としての将来像提示(どのように産業競争力が強化できるのか)などの更なる
   妥当性アピールが必要と考える。
- ・ 2013年から2018年まで、時代背景や社会のスピードを察知しながら事業目的も含めた PDCAは極めて困難であったと思われる。しかし、投じた研究開発費と当初の事業目的 に対する結果を鑑みると、このPDCAを如何に迅速に行うかが今後の課題になる。各事 業会社の中で成果が閉じられないように、NEDOの関与の仕方について具体的な改善 すべき点がある。競争領域として助成事業に変更された背景もあるが、具体的に公共性 が今後どの程度担保されるのか、我が国としての競争力を一事業者だけのものにならな いようにできるのか、についてはトレースが必要である。

#### 2.2.研究開発マネジメントについて

当初目標は時宜を得た適切なものであった。当初開発スケジュール及び研究開発費は妥当 であった。三次元実装開発拠点を整備した点は高く評価できる。外国特許出願も含めて、知 的財産に関する取扱いは適切に整備され、しっかりと運用された。

一方、項目間連携に基づく開発実施体制、進捗管理については改善すべき点がある。事業 期間の2013-2017年にセンシング技術もプローブデータ処理技術も大きく変化したが、技術 動向の変化に応じた進捗管理や目標設定の改善を図る仕組みが十分でなかった。半導体の三 次元実装技術そのものには集中的に取り組んだが、その技術を適用するセンシングやプロー ブ処理において自動車の制御性能向上や安全性の向上などにどのように寄与するのかをよ り明確に関連付ける必要があった。

<肯定的意見>

- 研究開発目標および実施体制は、デバイス開発という我が国のモノづくりの強みに焦点 を絞ったものとなっている。要素技術を絞り込み、スピードを上げるために各社の開発 計画として進める方針としたのは妥当であった。時代の流れが想定より早く、調整など を実施しては成果が上がらないと判断し、各社の開発を優先させる英断があったことも 背景として伺える。各社が特許出願した実績が確認できている。
- 技術内容的には、(1)車載用障害物センシングデバイス、(2)三次元積層技術、(3)プロ ーブデータ処理プロセッサ、の3つに分けて考えることができる。(1)については、事業 開始時(2013年)の状況から判断して、他に先駆けて、実用的かつ先進的な障害物センシ ングデバイスを開発、事業化できる適切な目標であったと考えられる。(2)については、 2013年頃から国内企業からイメージセンサと処理LSIの三次元積層が報告され、これ を機に世界的に三次元積層技術の開発が活発になったが、事業開始時の目標としては時 宜を得たものであったと考えられる。(3)のプローブデータ処理プロセッサについては、 事業開始当時LSIの微細化が極端な高コスト化や技術的な実現性の不透明感によって 徐々にスローダウンする可能性が叫ばれ、三次元積層による高性能プロセッサを実現す るという目標設定は妥当なものであったと考えられる。また個別の技術課題において掲 げた最終目標に対する個別の成果は、すべて目標に到達しており、その意味での実施体 制、進捗管理等などについては有効に機能して進められたものと考えられる。
- 研究開発の項目構成、技術要素、目標ともに適切であった。自動運転に向けた実用化競 争前夜の段階にあって、先駆的取り組みながら終了時点でも通用する設定である。
- 実施体制も適切であった。指揮系統や構成技術間の連携の仕組みが組み込まれ、急速な 技術革新が進行する中で技術動向や事業環境の変化への対応もタイムリーに行われた。
   具体的には、早期実用のための前倒しでの完了や、製品化のロードマップに応じた研究
   開発工程の優先付けなどの判断を行った。
- 当時の技術動向からは、適切な目標設定であったと考えられる。開発計画、実施体制も 概ね妥当である。研究開発の進捗管理や知財戦略も妥当である。

- 研究開発項目①「車載用障害物センシングデバイスの開発」に関しては、LiDARに基づき全天候化で20m以上先までの多数の障害物を検知することを目標としていた。また、研究開発項目③「プローブ処理用プロセッサの開発」に関しては、三次元積層技術に基づき高性能・低消費電力プロセッサを目標としていた。研究開発項目①に関しては、目標値として事業実施前時点での実力値の倍程度の20m以上先までの物体検知を目標としていたとの説明・回答を得たが、少なくとも開発当初の目標が、事後評価時点の現在においては十分に高い目標となっていない問題があるように思う。ただし、高感度・高画素の受光素子の開発により50m以上の歩行者検知を可能とするなど設定した目標値を上回る努力を行っており、最終的な内容としては評価できる。また、研究開発項目
   ②に関しても、事業実施前の時点では世界的な動向として三次元積層技術の必要性が直近で増加すると予測していたものが、事後評価時点では直近での必要性が低下してきているとの説明・回答を得たが、開発した成果は当初目標を達成しているとともに、将来必要性が増加した時点で先んじて対応が可能となることから、開発成果には大きな意義があると考えられる。
- 当初目標は時宜を得た適切なものであった。当初開発スケジュール及び研究開発費は妥当であった。実施者は技術力を発揮し計画通り開発した。
- 進捗管理面で、中間評価での研究開発計画の見直しを行った点は評価できる。外国特許 出願も含めて、知的財産に関する取扱いは適切に整備され、しっかりと運用されている と考える。公的研究機関の役割について、単独企業では困難な三次元実装開発拠点を整 備した点は高く評価できる。今後は、費用対効果の高い継続的な運用を実現した上で、 更なる活用を図り成果を上げて頂きたい。

<改善すべき点>

- ・開発目標設定面で、各テーマの数値目標が、事業の目的(渋滞緩和、交通事故低減に寄 与し、低炭素かつ安全な次世代交通社会の基盤を整備する。併せて、我が国の自動車関 連企業の競争力強化に資する)に対して(費用対効果を鑑みて)過剰な数値目標になっ ていなかったか、あるいは過剰な目標であってもそれに足る十分な理由・動機付けがな されていたか、についての振り返りは必要と考える。実施者内部(実用化部門との社内 横断)ならびに実施者相互間(テーマを超えた横断)での連携について改善の余地があ ると考える。事業目的や事業の全体像をより明確に共有し、自身のテーマのみを深掘り するだけでなく、各テーマを相互に組み合わせた価値創造という観点での目標設定・見 直しフェーズを随所に取り入れるなどのマネジメント改善を推進すべきと考える。
- 三次元積層・三次元実装を共通の技術基盤として活用し、センシングからコンピューティングまでを包含して次世代スマートデバイスを開発するという計画に対して、個別の技術開発の成果については、重要なものが少なくないものの、企業間の連携の下に実際に三次元積層・三次元実装を適用して次世代スマートデバイスの実現性を検証するという観点での成果は、十分なものとは必ずしも言えず、企業間連携に基づく開発実施体制、進捗管理については、結果から判断すると改善すべき点があると言わざるを得ない。

- 本事業では、3つの研究開発項目から構成され、これらすべての研究開発項目は、個別の技術開発による事業価値にとどまらず、これらを連携させた成果を総合的に活用することで更なる価値を見出せるものと考えられる。一方、少なくとも研究開発項目①「車載用障害物センシングデバイスの開発」と研究開発項目③「プローブ処理用プロセッサの開発」間での横連携が積極的に図られていた様には見られず、実際にセンシングした情報がどのようにプローブ処理プロセッサで処理され、その情報がどのように生かせられるのかという具体的な視点がよく見えなかった。本事業の成果をより効果的に生かすためにも、個別テーマの洗練化のみではなく、より積極的な連携の可能性についても議論できれば成果として大きな価値が見えやすいようにも感じられた。
- 目標および計画は妥当であったが、内外の技術動向、市場動向等のダイナミックな変化 に柔軟かつタイムリーに対応すべきである。研究開発進捗管理は社会・経済の情勢変化、 海外競合他社の技術の動向変化にタイムリーに対応すべきである。特許戦略は、海外に 対する知的財産の保護を念頭に、特許公告、登録、外国出願登録を増やすべきである。
- 研究開発項目相互の連携促進が図られなかった。本事業は、三つの研究開発項目から構成されているが、それらの研究開発相互の連携が希薄である。公募は個別に行われ、機密保持の難しさがあることは理解できるが、一連の技術を集約することで初めて成果として認識できるものとある。
- 事業の目的や目標に掲げられた理念に対して、かなり半導体技術に偏った開発内容である。半導体の実装技術が研究開発の中心となっており、事業実施の背景や目的に記述された上位概念への直接的結びつきが弱い印象がある。たとえば、半導体の三次元実装技術そのものには集中的に取り組んでいるが、その技術を適用するセンシングやプローブ処理において自動車の制御性能向上や安全性の向上などにどのように寄与するのかをより明確に関連付けることが必要である。
- トータルとしてどのようなものを社会に供給しようとしているのか、そのためにこのプロジェクトで何ができたのかがやや不明確で、各サブプロジェクト間の連携やトータルとしての目標設定や事業管理が若干弱かったように思われる。
- サービス実施者の視点からの目標設定、進捗管理も必要であり、サービスの主体者を体制に入れることも、今後同様の事業を行う際は必要になる。協調領域と競争領域の違い をより明確にしていく必要がある。知財戦略についてもより明確化することが望まれる。

<今後に対する提言>

- ・ サービスの実施者を主体者に据えられるよう、NEDO としてサービス事業者を育てる 視点も必要である。
- ・ 個別の成果の中には、近々に事業化(社会実装)できるものもあると考えられ、それらについては、今後は事業化にむけた体制を構築して進めていただきたい。三次元積層及び三次元実装に関わる優れた研究開発の成果を、本技術分野の世界的な動向に配慮して、タイムリーに適用して各企業の新規事業の推進に役立たせることができるよう、体制の維持に勤めて頂きたい。

- 事業期間の 2013-2017 年にセンシング技術もプローブデータ処理技術も大きく変化したが、十分にそれらの技術的な動向の変化に応じた進捗管理や目標設定の改善を図る仕組みが十分でないように思われる。技術の急速な進展に5年間のプロジェクトが柔軟に対応できるような、事業設定や目標の改善を行えるような仕組みを構築していただけると幸いです。
- 実施体制として、例えばより第三者的な視点として大学なども積極的に構成メンバとして取り入れることで、学術的な視点から見た最新の目標値や社会動向を考慮に入れることや、開発した成果を活用して成果全体を活用するような研究テーマも取り入れることで、横串連携を図る取り組みをおこなうことも一案と考えられる。
- ・ 社内横断・テーマ内横断・テーマ間横断の意見交換機会(合宿等も有り得る)を設けて、
   その内容を計画に反映するなどの、連携に関わるマネジメント改善を期待したい。
- 実施者のみならず、NEDOの役割・ミッションとして、自動車産業のパラダイムシフト が起こりつつある期間を対象とする事業については、競合する海外の政府の支援動向も 把握して、計画の変更・追加・助言・支援等も必要である。
- ・ 複数の研究開発項目から構成される事業は、全体を一括りにしたコンソーシアムとして の公募の形をとって、全体としての成果に結びつき易い構造にすることを検討する。
- ・ 事業が求める最終成果(最終製品の性能向上、国際競争力強化、社会的課題解決など) との関連において、個々の技術成果を評価するマネジメント項目の導入を検討する。

#### 2.3.研究開発成果について

センサデバイスについては、3000 画素と測距回路を集積化したセンサ IC の開発に成功 し、50m 以上先の障害物の位置と距離を同時測定できることを実証する等目標を上回る性 能を達成し、優れた成果を上げた。プローブデータ処理プロセッサについても、三次元実装 に関する主要要素技術について、最終目標に達する成果が得られた。論文等の対外的な発表 や国内外への特許出願等も着実に実施しており、学術・知財面で一定の成果は得られている。

一方、センシングデバイスについても、プローブデータプロセッサについても三次元実装 は要素技術開発にとどまり、実機の製作は行っておらず直接的な成果の検証が行われていな い。環境変化や事業化プロセスの事情は理解できるが当初期待された成果には至っていな い。

また、日本だけでなく世界で利用してもらえるような先進的な技術になっているのか、技術水準の高さや独創性があまり明確でない。個々の技術が事業の目的に対してどのようなインパクトがあるのかが伝わりにくく、最終成果を活用し実用化の担い手となるユーザーに対するアピールという観点では改善の余地がある。

<肯定的意見>

- 研究開発マネジメントの項で述べた通り、開発目標自体は現時点において十分に高いものとなっていないものも一部には見受けられるが、設定目標を達成していることや、それ以上の成果を上げているものもあり、評価できる。また論文・研究発表に関しても一定の成果が公表されており評価できる。また特許に関しては、国内のみでなく海外特許も多く出願されており評価できる。
- 研究開発目標は達成されていると考えられる。一部はより高い目標設定を達成している。
   三次元積層技術などは興味深い成果を出している。
- 論文等の対外的な発表や国内外への特許出願等も着実に実施しており、学術・知財面で 一定の成果は得られている。各テーマで設定された最終目標はほぼ漏れなく達成してい る。
- 技術面での競合他社との差別化が進められた。成果の普及および知財の確保は各社の戦略に則って進められた。
- 成果は最終目標を達成した。論文等の発表を行った。開発技術の特許の出願を行った。
- 個々の研究開発目標が充分に達成され、所期の成果を上げた。競合他社の製品化や性能向上、当初の見込みを超えた新技術の出現などの状況変化があったが、充分に競争力のある技術的成果を得た。センシングデバイスでは、当初目標の検知範囲 20m を 50m に拡大し、解像度においても目標の 3,000 画素を達成するとともに 10,000 画素程度まで目途をつけた。プローブプロセッサでは、回路設計と三次元実装技術を確立した。三次元実装では、電流容量や誘導容量などクリティカルな評価も完了している。この間に7nm までの細線化が進展してしまい、直近での三次元化の必然性が低下したが、依然将来の実用化に必要性が見込まれる技術を獲得した。

- 成果の発表や知的財産権の確保が適切に行われた。特許出願と研究成果の論文発表を組 み合わせて、戦略的に権利確保と他社の権利化の抑止を図ったように見受けられる。
- 「測距センサデバイス・回路技術の開発」の研究開発項目については、3000 画素と測距 回路を集積化したセンサ IC の開発に成功し、50m 以上先の障害物の位置と距離を同時 測定できることを実証する等目標を上回る性能を達成しており、優れた成果を上げてい る。「三次元積層」に関連した研究開発項目に関しては、個々の要素技術については、い ずれも最終目標に達する成果を得られており、その点は評価に値する。現在、三次元積 層技術を用いて 5 µ m に薄層化した W2W 接続による裏面照射型センサと信号処理回路 を積層化した三次元積層イメージセンサがコンシューマ向け製品(スマートフォン等)で 広く実用化されている状況にあるが、本研究開発で目指した三次元積層技術は、これら とは異なり、車載用測距イメージセンサにおいて重要となるハンドリングが容易な 20 μm厚のチップで、センサのチップサイズとロジックのチップサイズが異なっても C2C 接続が対応できるシリコン基板に対して適用することで、近赤外領域での高感度化(高 量子効率)を可能とする技術であり、そのための技術的基礎が確立された意義は大きい。 「プローブデータ処理プロセッサ」に関連した研究開発項目については、三次元実装に 関する主要要素技術について、最終目標に達する成果が得られている。LSIの微細化が 当初予測を上回る進展を見せたことから、三次元プロセッサ開発の計画が変更され、 20nm プロセスによるプロセッサ開発とそれを用いた三次元プロセッサの試作は行わず、 三次元設計による EDA 評価に変更したことは賢明な判断であったと思われる。結果と して、より先端的プロセス(7nm 等)による高性能二次元プロセッサと、確立された三次 元実装の技術により、次世代向け三次元プロセッサを開発・事業化する準備を整えるこ とができたものと思われる。これらのいずれの技術項目も、来るべき自動運転の時代に 活用される次世代スマートデバイス実現に向けた重要な技術開発であり、自動車の運転 支援、半自動運転といった自動運転時代に至る前の応用にも活用しうるものと思われる。

<改善すべき点>

- 日本だけでなく世界で利用してもらえるような先進的な技術になっているのか、技術水準の高さや独創性があまり明確でない。
- 開発成果を一般国民へ周知させる取り組みとして、新聞・雑誌等へ掲載が行われている 点に関しては評価できるが、展示会への出展に関して、成果が一番集まる可能性が高い 最終年度において0件となっており、予算規模や開発メンバの数から考えてもう少し積 極的な取り組みがあってしかるべきと考えられる。
- 個々の要素技術を統合した最終製品としての開発は、間接的検証にとどまっている。センシングデバイス性能は当初目標を上回る成果を上げたが、三次元実装は要素技術としての成果にとどまり、三次元実装のセンシングデバイスは製作されなかった。開発期間、早期製品化のための戦略的判断などがあったことは理解できるが、ふたつの技術成果が独立した状態である。プローブプロセッサについても、三次元実装技術が確立されたことは大きな成果だが、プロセッサの回路設計がシミュレーションにとどまり、両成果が

国際競争力あるプロセッサを実現しうるかどうかを実機で検証できていない。半導体パ ターンの細線化が進展したという外部環境変化に伴う実装技術選択肢について合理的 説明がなされており、妥当な製品化開発時期の判断であると考えられるが、今後の支援 事業設計において考慮する必要がある。

- ・ 半導体の三次元実装技術に取り組んだ二つの開発項目で相互の連携を図ることが望ましい。センシングデバイスでは、受光面積を確保した高分解能化と遅延の最小化の両立という対象に固有の技術的要求に基づき、また、プローブプロセッサでは、性能向上のための高密度実装の技術的選択肢のひとつとして、三次元実装技術開発に取り組んだ。 意味合いは異なっても要素技術には共通点も多いと考えられるので、両開発項目間で連携を図ることを考慮する意義はあったと考えられる。
- 論文業績や国際会議等の件数は、事業の大きさに比して必ずしも活発ではなく、今後も 引き続いて、成果の公表・普及のための活動は継続されるべきものと考える。
- 成果は、計画通り達成されたにもかかわらず、海外の競合技術と比較して実用化時点での優位性が見えない。比較対象とする海外の競合技術は、ベンチマークを更新し、開発中技術と実用化製品とを区別して比較し、常に事業化のタイミングを意識すべきである。
   実施会社の技術者が最大の努力をつぎ込んで開発した技術に対して、会社側の実用化・事業化の戦略・時期・対象・コスト等の検討をもっと積極的に進めるべきである。海外事業化戦略に向けた知財権保護の戦略にそって、特許公告、海外出願、登録の件数を増やすべきである。
- 事業化、実用化に向けてはそれぞれ課題を残しており、NEDOによる今後のフォローが 重要である。成果の普及については、より積極的な成果発表があってもよいと思われ、 NEDOによる情報発信も必要である。各社の知財戦略が適切だったかは、今後のトレー スが必要である。
- 「各テーマで設定された数値目標を達成することのみ」が目的であったようにも見うけられた。個々の技術が「事業の目的」に対してどのようなインパクトがあるのかが伝わりにくく、「最終成果の活用・実用化の担い手・ユーザーに対するアピール」という観点では改善の余地があると考える。

<今後に対する提言>

- 応用用途における実用化開発と汎用要素技術開発は事業として分離することを検討する。センシング・認知処理・プローブサーバーといった、自動運転のため自動車制御及びビッグデータ処理の実用化を目標とした事業と、半導体実装技術のような汎用開発を一括りで行うのは、急速な技術革新と熾烈な国際競争の下では、製品化戦略や優先付けなどにおいて難しい面がある。
- ・世界一を純粋に目指すテーマ、事業性を重視するテーマ、ならびに、これらの関係性、 をどのように位置付けるかをより明確にしたシナリオ作りを、マネジメント担当者なら びに研究実施者間で事前ならびにプロジェクト実施期間中に実施頂きたいと考える。要 素技術を個別テーマとして挙げる形も有り得るが、それらを組み合わせる、まずは使っ

てもらう、別分野で応用してもらう、と言う観点で実施者以外に影響範囲を拡大するた めの環境づくりや戦術も、開発計画と合わせて十分に検討・実践する仕組み・仕掛けを 作って頂きたいと考える。

- 「測距センサデバイス・回路技術の開発」の研究開発項目については、今後さらに多画素のセンサ IC を開発するためには、測距回路の三次元積層化が重要となり、また車載用測距センサとしては、300m 程度までのセンシングのニーズがあり、一層の高感度化等の性能向上も望まれる。最近国内外の企業・大学から、相次いで長距離測距センサの開発例が報告される状況にあるが、技術の完成度としては他に先行している思われるため、そのアドバンテージを活かして、早期の社会実装が達成されるべきである。自動運転時代の到来に向け、プローブデータ処理プロセッサの果たす役割は極めて大きく、確立された三次元実装技術をタイムリーに活用して、他に先行して三次元プロセッサによるプローブデータ処理プロセッサの事業化を成功させるよう体制が継続されるべきものと考える。
- ・ 上記でも述べた展示会等への出展に関しては、事業終了後への事業展開にもつながる可 能性も一部あると考えられ、多少の配慮の余地があるのではないかと考えられる。
- ・ 当該分野において、日本が圧倒的に高い技術を保持している場合は別にして、国際的な 競争の激しい分野では、技術的な優位性を目標設定にしたり、それに基づく評価を行え たりできる仕組みを構築した方がよいと思われる。
- ・ 質問票の回答を見る限り、各社の成果は達成されたものと思われる。ただ、成果をトレースする際、当初目的についてどうであったか。途中当初目的を変更したのであれば、
   その目的変更による成果がどうであったのかを分かりやすく整理いただきたい。

2. 4. 成果の実用化に向けた取組及び見通しについて

得られた成果の中から事業化が十分期待できるものも出ており、例えば「三次元統合設計 環境の開発、統合設計プラットフォーム構築」など既に具体的な事業化予定が見えているも のがある点は評価できる。

一方、特に三次元実装関係については、今後の市場動向次第のものや、既に市場の主流が 他に移っており事業化が厳しいと思われるものも見られ、計画・マイルストーンの実現性に ついて不透明な点が残る。

個々の要素技術開発の成果は本事業以外の分野にも活用が期待されるものであり、TSV や三次元積層の利活用が有効に働くターゲットを見つけ、それに対する実用化戦略を考える ことも重要である。

<肯定的意見>

- 車載用障害物センシングデバイスは、市場のニーズ(自動車の運転支援・半自動運転・ 自動運転)も高く、今後大きく成長する分野である。現時点で、完成度の高い測距デバ イスが実現できており、成果の事業化は近いと考えられる。また、段階的に二次元実装 による測距センサ、その後、三次元実装技術を確立して、より多画素(高解像度)の測 距センサを順次事業化する計画が立てられており、戦略的に進められている。
- 成果の実用化、事業化のために幾つかの企業と連携して事業化を推進しており、全体的な方針は妥当であると考えられる。
- 得られた成果の中から事業化が十分期待できるものも出ており、例えば「三次元統合設 計環境の開発統合設計プラットフォーム構築」など既に具体的な事業化予定が見えてい る物がある点は評価できる。総じて実用化・事業化に向けての課題は(事業化困難なも のも含めて)明確に示されていると考える。
- 実用化・事業化の戦略は概ね妥当であり、計画も策定されている。要素産業技術としての適用可能性はある。
- 市場動向の変化にも対応して具体的な製品化計画が示されている。今回対象とした車載 センサ(LiDAR)、それを加えたセンサフュージョンによる環境認識システムの搭載が 急速に進み、それらのデータを通信回線で集約し性能やサービス向上を図ることが、事 業当初の予測を上回るスピードで進展している。そのような事業環境に充分対応し得る 研究開発成果を得た。
- 本事業以外の分野も含めて、個々の要素技術開発の成果活用が期待される。三次元実装のように製品化に時間を要するような要素技術開発においても、本事業で対象とした用途以外の分野も含めて、実用化レベルの成果を得た。
- 開発した個別の技術開発項目については大きな成果を残しており、市場の期待に応えうる成果を残しているものと考えられる。またそれに伴って実用化・事業化の観点において検討された内容はおおむね妥当であり、評価できる。

開発各社ともに実用化・事業化にむけた戦略を描いている。技術面の成果優位性が見いだせたことが丁寧に示されており、各社今後の取り組みの考えを提示している。各社の成果を今後の社会実装にむけて NEDO がフォローアップとトレース評価することが約束されている。

<改善すべき点>

- 三つの開発項目の連携を深め、次世代センシング関して統合的に扱う枠組みが必要である。センシング装置、環境認識処理装置、プローブデータ処理装置が行う一連の処理は、
   機能・性能要件や技術的手法選択において相互に関連するものである。したがって、統合的な視点から開発目標の設定、仕様設計、開発途中での判断などを実施することが必要である。
- 特に三次元実装関係については、今後の市場動向次第のものや、既に市場の主流が他に 移っており事業化が厳しいと思われるものも見られ、計画・マイルストーンの実現性に ついて不透明な点は残る。
- 「三次元積層」に関連した技術に関しては、要素技術についての成果が得られているものの、それらを統合して、三次元積層技術としての事業化(三次元積層型センサのファンダリサービス等)する道筋は明確に示されていない。
- 日本の企業の産業競争力を高める技術の開発を目指すのか、世界中の様々な企業に使ってもらえる技術の開発を目指すのか、あるいは、両方をめざすのかを明確にされた方が良いと思われる。前者なら、企業との連携を早めて世界に先駆けた製品を出せるスピード感が必要で、後者なら、マニュアルの英文化や他国の企業との連携など世界を視野においたセールス戦略が必要と考えられる。
- ・ 全体的に実用化や事業化の具体的な戦略を提示して欲しい。各社が自社の投資的に進め ていく方針になっているのかを明確に示して欲しい。
- 現在研究開発項目①「車載用障害物センシングデバイスの開発」に関しては、大手企業 からベンチャー企業まで含めてその競争が激化している状況にある。また、研究開発項 目③「プローブ処理用プロセッサの開発」に関しても、GPUメーカがディープラーニン グ向けの処理に焦点を当てたプロセッサを開発するなど高性能処理プロセッサの分野 でその競争が激化している状況にある。このため、現時点で開発した技術やそれに伴う 事業化戦略が必ずしもそのまま当てはまるとは限らない。一方で市場の期待は高まりを しばらくは維持するものと予測されるため、今後も積極的な技術開発を行うとともに事 業化に向けて更なる加速を行っていくことを期待しております。
- ターゲット市場の規模・利益性・成長性・量産時期等の検討を積極的にかつ明確にすべきである。実用化計画・事業化マイルストーンの策定はプロジェクト進行中に並行して行い、常に事業化を意識した研究開発管理をすべきである。先行している海外の競合する製品等と比較して、開発した製品の実用化時期を考え、性能面・コスト面等で優位を確保できるような方策を検討すべきである。

<今後に対する提言>

- ・ 実用化、事業化に関して、各社の社内コミットがない状況だった。今後、NEDO が責任 をもって各社の事業化までのフォローやトレースを実行できるかが重要である。
- TSV や三次元積層の利活用が有効に働くターゲット(キーアプリ)を見つけ、それに対する実用化戦略を考えることが重要である。
- 「プローブデータ処理プロセッサ」については、三次元実装に関する主要要素技術の完成度が高く、二次元プロセッサのための微細加工技術が予想を超えるスピードで進展したことから、三次元プロセッサの実現に対する計画変更を余儀なくされたが、成果の事業化に向けて戦略的に進めており、将来のより先端的プロセス(7nm等)による高性能二次元プロセッサに基づく三次元プロセッサによる事業化が達成可能な準備状況にあると考えられ、今後の進展が期待される。
- 事業全体を俯瞰した実用化・事業化を評価する仕組みを検討する。
- 事業方との綿密な意識合わせのステージが比較的早期から必要と考える。また、必ずし も直近の事業に結びつかないテーマも(別の高い目標を付与するなどして)敢えて(当 該テーマの必要性・他テーマとの関連性について「(NEDOの)事業の目的」との整合 性も十分に勘案した上で)設けるなど、テーマ毎に、最重要評価項目にメリハリをつけ るようなプロジェクトの有り方も検討してはどうか。
- ・ 自動車産業は、日本の主要産業となっており、本事業で開発した技術は車載センシング デバイスからプローブ処理プロセッサまで一連の技術開発を行ったものであり、大きな 意義があったものと考えらえる。今後の国力維持・向上の観点からも今回開発された技 術を単なる技術開発にとどめるのではなく、既に計画されている事業化に向けて積極的 な取り組みを維持・向上されることを期待します。

3. 評点結果



| 評価項目                             | 平均值 | 素点(注) |   |   |   |   |   |   |
|----------------------------------|-----|-------|---|---|---|---|---|---|
| 1. 事業の位置付け・必要性について               | 2.9 | А     | А | А | А | А | В | А |
| 2. 研究開発マネジメントについて                | 1.6 | В     | В | В | С | В | С | С |
| 3. 研究開発成果について                    | 2.3 | А     | В | В | В | А | В | В |
| 4. 成果の実用化・事業化に向けた<br>取組及び見通しについて | 1.4 | В     | В | С | С | В | С | С |

 (注)素点:各委員の評価。平均値はA=3、B=2、C=1、D=0として事務局が 数値に換算し算出。

〈判定基準〉

| 1. 事業の位置付け・必要性に、 | ついて             | 3. 研究開発成果について                   |                 |  |  |  |
|------------------|-----------------|---------------------------------|-----------------|--|--|--|
| ・非常に重要           | →A              | ・非常によい                          | →A              |  |  |  |
| ・重要              | →B              | ・よい                             | →B              |  |  |  |
| ・概ね妥当            | →C              | ・概ね妥当                           | $\rightarrow C$ |  |  |  |
| ・妥当性がない、又は失われた   | $\rightarrow D$ | ・妥当とはいえない                       | →D              |  |  |  |
| 2.研究開発マネジメントについ  | いて              | 4. 成果の実用化・事業化に向い<br>取組及び見通しについて | ナた              |  |  |  |
| ・非常によい           | →A              | ・明確                             | →A              |  |  |  |
| ・よい              | $\rightarrow B$ | ・妥当                             | →B              |  |  |  |
| ・概ね適切            | →C              | ・概ね妥当                           | $\rightarrow C$ |  |  |  |
| ・適切とはいえない        | →D              | ・見通しが不明                         | →D              |  |  |  |
|                  |                 |                                 |                 |  |  |  |

# 第2章 評価対象事業に係る資料

### 1. 事業原簿

次ページより、当該事業の事業原簿を示す。

# 「次世代スマートデバイス開発プロジェクト」

事業原簿

【公開版】

|     | 国立研究開発法人          |
|-----|-------------------|
| 担当部 | 新エネルギー・産業技術総合開発機構 |
|     | IoT 推進部           |

| 概      | 要                                                                   | 1        |
|--------|---------------------------------------------------------------------|----------|
| プロ     | コジェクト用語集                                                            | 1        |
| Ι.     | 事業の位置付け・必要性について                                                     | 1        |
| 1      | - 事業の背景・目的・位置づけ                                                     | 1        |
| п      | 研究開発マネジェントについて                                                      | ß        |
| ш.     |                                                                     | 0        |
| ]<br>, | . 事業の日標                                                             | 6<br>0   |
| 2      | 2 1 研究開発の内容                                                         | 8<br>و   |
|        | 2.1 W 元開光のP 存<br>2 2 研究開発の実施休制                                      |          |
|        | 2.2研究開発の運営管理                                                        | 20<br>27 |
|        | 2.4 研究開発成果の実用化・事業化に向けたマネジメントの妥当性                                    |          |
| ç      | 3. 情勢変化への対応                                                         |          |
| 4      | 1. 評価に関する事項                                                         | 30       |
| Ę      | 5. 中間評価結果への対応                                                       | 31       |
| ш.     | 研究開発成果について                                                          | 32       |
| 1      | 事業全体の成果                                                             | 32       |
| 2      | 2. 研究開発項目毎の成果                                                       |          |
|        | 2.1 研究開発項目① 車載用障害物センシングデバイスの開発                                      |          |
|        | 2.1.1 測距センサデバイス・回路技術(①-1)                                           |          |
|        | 2.1.2 開発する TSV の目標仕様                                                | 51       |
|        | 2.1.3 三次元統合設計環境の開発(①-2)                                             |          |
|        | 2.1.4 TSV プロセスインテグレーション技術の開発(①-3)                                   | 106      |
|        | 2.1.5 印刷 TSV 技術の開発(①-4)                                             | 124      |
|        | 2.1.6 印刷等によるマイクロバンプ形成技術・反り対策技術の開発(①-5)                              | 141      |
|        | 2.1.7 低応力積層/接続技術の開発(①-6)                                            | 151      |
|        | 2.1.8 三次元実装検査技術の開発(①-7)                                             | 162      |
|        | 2.1.9 三次元実装評価技術の開発(①-8)-三次元実装構造の電気・熱・応力特性解析                         | 評価-      |
|        |                                                                     | 165      |
|        | 2.1.10 二次元夫装計価技術の開発(①-8)-初期特性計価と信頼性計価<br>2.1.11 三次元宝壮証価は街の開発(①-8)   | 202      |
|        | 2.1.11 二次ル关表計価(2)(の)用光(①-0) - 標準化位動                                 | 224      |
|        | 2.1.12 ビイマイノノンコハ、二八儿預官以附に因りる期回兩国(UF9)<br>2.1.13 測距センサモジュールの開発(①–助成) | <br>990  |
|        | 2.2.研究開発項目②                                                         | 229      |
|        | 2.2.1 隨害物検・危険認識アプリケーションプロヤッサの開発                                     | 230      |
|        | 2.2.2 車両周辺監視用画像意味理解アプリケーションソフトウェア技術の開発                              |          |
|        | 2.3 研究開発項目③ プローブデータ処理プロセッサの開発                                       | 240      |

|      | 2.3.1 | 三次元プロセッサ向け大電流供給技術、高速伝送技術、バックサイド製造技術の | )研究 |
|------|-------|--------------------------------------|-----|
|      | 開発    |                                      | 240 |
|      | 2.3.2 | 三次元プロセッサ向け大面積チップ積層技術、高性能冷却技術の研究開発    | 250 |
|      | 2.3.3 | 三次元対応高性能プロセッサの設計開発、実証確認              | 255 |
| Ⅳ. 実 | ミ用化・  | 事業化に向けての見通し及び取組について                  | 261 |
| 1.   | 実用化   | ・事業化に向けての見通し及び取組について                 | 261 |

(添付資料)

- ・プロジェクト基本計画
- ・事前評価関連資料(事前評価書、パブリックコメント募集の結果)
- ・論文等リスト

## 概要

|                           |                                     |                                                                                                                                                                             |                                                          | 最終                                                                         | 冬更新日                                                      | 2                                                        | 018年11月                                               | 1日                                        |
|---------------------------|-------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------------------------|-----------------------------------------------------------|----------------------------------------------------------|-------------------------------------------------------|-------------------------------------------|
| フ                         | プロジェクト名                             | 次世代スマートデバ                                                                                                                                                                   | イス開発プロ                                                   | コジェクト                                                                      |                                                           | プロジェク                                                    | '卜番号 P1                                               | 3005                                      |
| 担当推進部/<br>PMまたは担当者        |                                     | 電子・材料・ナノテ<br>電子・材料・ナノテ<br>IoT 推進部<br>IoT 推進部                                                                                                                                | クノロジー音<br>クノロジー音                                         | <ul> <li>7 荒井 利</li> <li>7 厨 義典</li> <li>6 厨 義典</li> <li>4 岩本 篤</li> </ul> | 」晃 (2013 年<br>L (2015 年<br>L (2016 年<br>J (2017 年         | 11月~2015<br>7月~2016<br>4月~2017<br>7月~2018                | 5年6月)<br>年3月)<br>年6月)<br>年2月)                         |                                           |
| <ol> <li>事業の概要</li> </ol> |                                     | 本事業では、次世<br>的には、2020 年度頃<br>の開発、車載センサ<br>の開発および多くの<br>うことで、渋滞緩和<br>する。併せて、我が                                                                                                | 代交通社会の<br>気の市場投入<br>の情報から降<br>のすから収集<br>し、交通事故<br>国の自動車関 | の実現に必須<br>を目指し、安<br>章害物を認識<br>した情報を分<br>低減に寄与し<br>引連企業の競・                  | となるエレク<br>全運転支援を<br>し危険度を判<br>析するプロー<br>、低炭素かつ<br>争力強化に資  | トロニクス<br>実現するた<br>別するアプ<br>データ処!<br>安全な次世<br>する。         | 技術の開発を<br>めのセンシン<br>リケーション<br>理プロセッサ<br>代交通社会の        | 行う。具体<br>/グデバイス<br>プロ開発を整備                |
| Ι                         | <ul> <li>事業の位置付け・必要性について</li> </ul> | 自動車の更なる省<br>辺情報を集め即座に<br>デバイスとなる、沙<br>に、それらを実現す<br>のための三次元実装<br>我が国の自動車産業                                                                                                   | エネ化、安全<br>北況を把握す<br>、世代の障害<br>る上で必要。<br>等の要素技術<br>およびエレク | 全走行の高度<br>するシステム<br>物センシンク<br>となる、半導<br>析を開発し、<br>フトロニクス)                  | 化による次世<br>の構築が必要<br>「デバイス、」<br>体デバイスの<br>エネルギー消<br>産業の競争力 | 代交通社会。<br>ことなる。本<br>プロセッサ等<br>低消費電力付<br>資費量削減・<br>強化に貢献す | の実現には、<br>事業ではその<br>等の半導体デ<br>化、高速化、<br>低炭素化社会<br>Fる。 | 自動車の周<br>ためのキー<br>バイス並び<br>高集積度化<br>の実現と、 |
| Π                         | [. 研究開発マネジ                          | メントについて                                                                                                                                                                     |                                                          |                                                                            |                                                           |                                                          |                                                       |                                           |
|                           | 事業の目標                               | 自動車の更なる省エネ化、安全走行の高度化を実現するキーデバイスとなる、次世代の車載<br>用障害物センシングデバイス、障害物検知・危険認識アプリケーションプロセッサ、プローブ<br>データ処理用プロセッサの開発並びに、それらを実現する上で必要となる半導体デバイスの低<br>消費電力化、高速化、高集積度化のための三次元実装等の技術を開発する。 |                                                          |                                                                            |                                                           |                                                          |                                                       |                                           |
|                           |                                     | 主な実施事項                                                                                                                                                                      | 2013                                                     | 2014                                                                       | 2015                                                      | 2016                                                     | 2017                                                  |                                           |
|                           | 事業の計画<br>内容                         | 研究開発項目①<br>車載用障害物セン<br>シングデバイスの<br>開発(委託,助<br>成)                                                                                                                            | 4                                                        |                                                                            |                                                           |                                                          |                                                       |                                           |
|                           |                                     | 研究開発項目②<br>障害物検知・危険<br>認識 アプリケー<br>ションプロセッサ<br>の開発(助成)                                                                                                                      |                                                          |                                                                            |                                                           |                                                          |                                                       |                                           |
|                           |                                     | 研究開発項目③<br>プローブデータ処<br>理プロセッサの開<br>発(助成)                                                                                                                                    | <                                                        |                                                                            |                                                           |                                                          |                                                       | •                                         |
|                           |                                     | 会計・勘定                                                                                                                                                                       | 2013                                                     | 2014                                                                       | 2015                                                      | 2016                                                     | 2017                                                  | 総額                                        |
|                           |                                     | 特別会計 (需給)                                                                                                                                                                   | 817                                                      | 2,220                                                                      | 1,737                                                     | 828                                                      | 700                                                   | 6, 303                                    |
|                           | 開発予算                                | 開発成果促進財源                                                                                                                                                                    | _                                                        |                                                                            | 263                                                       | _                                                        | _                                                     | 263                                       |
|                           | (単位:百万円)                            | 総 NEDO 負担額                                                                                                                                                                  | 817                                                      | 2,220                                                                      | 2,000                                                     | 828                                                      | 700                                                   | 6, 566                                    |
|                           |                                     | (委託)                                                                                                                                                                        | 565                                                      | 1, 384                                                                     | 1,490                                                     | 618                                                      | 605                                                   | 4, 664                                    |
|                           |                                     | (助成)<br>: 助成率 1/2 以下                                                                                                                                                        | 252                                                      | 836                                                                        | 509                                                       | 210                                                      | 94                                                    | 1, 902                                    |
|          | 経産省担当原課                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 商務情報政策局 情報産業課、製造産業局 自動車課                                                                                                                                                             |  |
|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 開発体制     | プロジェクト<br>リーダー                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 委託事業:無し<br>※テーマリーダー:<br>株式会社デンソー基礎研究所 理事 大倉 勝徳<br>(2013 年 11 月~2015 年 12 月)<br>株式会社デンソー先端技術研究所 所長 川原 伸章<br>(2016 年 1 月~2018 年 2 月)<br>助成事業:無し                                        |  |
|          | 委託先<br>助成先                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 研究開発項目①         委託先:株式会社デンソー         ラピスセミコンダクタ株式会社         国立研究開発法人産業技術総合研究所         再委託先:株式会社豊田中央研究所         株式会社図研         株式会社デンソー         ルネサスエレクトロニクス株式会社         助成先:株式会社デンソー |  |
|          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | <ul> <li>研究開発項目②</li> <li>助成先: ルネサスエレクトロニクス株式会社</li> <li>クラリオン株式会社</li> <li>研究開発項目③</li> </ul>                                                                                       |  |
| 情勢変化への対応 | <ul> <li>研究開発項目③<br/>助成先: 富士通株式会社</li> <li>(1)【2014 年度】印刷 TSV 技術開発における材料開発の促進(研究開発項目①委託事<br/>(研究開発項目①委託事業)</li> <li>印刷 TSV および接合用の材料開発は、当初再委託先の材料を使って開発を進める目<br/>たが、当該材料が目標特性を満たすことが確認できなかった。そこで、外部の幅広い<br/>料からスクリーニングを行い、目標とする特性を発揮できる材料を運定し、開発を注<br/>面に変更するとともに、実施体制の一部を変更した。</li> <li>(2) 市場競争の激化に対応した性能検証手法の効率化による最終目標達成時期の<br/>(2015 年度)</li> <li>(研究開発項目②助成事業)</li> <li>市場競争の激化に対応し、早期の実用化が必須となったため、性能検証手法を変)</li> <li>チッブの制作時間および性能検証の期間を短縮することにより、最終目標達成時期<br/>年度末に前倒しできる見込みが得られた。これに伴い、本研究開発項目を 2015 年)<br/>することとし、計画の前倒しを行った。</li> <li>(3) 開発の進展による開発の効率化(2015 年度)</li> <li>(研究開発項目③助成事業)</li> <li>2014 年度までの研究で、三次元実装の実プロセッサを試作する場合の課題を、<br/>要 TEG の試作、二次元実装開発結果、EDA ツールから抽出し評価する手法を開発し<br/>に伴い、性能確認の方法を実プロセッサによる実性能測定から新手法による性能実<br/>するとともに、性能評価の時間、項目を増やし、開発効率および評価精度の向上をは<br/>ととした。</li> <li>(4) 開発の進展による実施内容・計画の変更(2016 年度)</li> <li>(研究開発項目①委託事業)</li> <li>2015 年度に中間目標を達成し、最終目標の具現化に向け、大規模アレイ測距デ、<br/>検証期間延長のための1チップ化や、プロセスの信頼性試験効率化のための実施内?<br/>とそれに伴う予算配分の適正化を行った。また、「①-7 三次元実装検査技術の開発<br/>いては、最終目標を達成したため、2015 年度末で終了した。</li> <li>(5) 開発の進展と市場競争の激化に対応した早期実用化に向けた最終目標達成時期の<br/>(2017 年度)</li> <li>(研究開発運日①の素託事業)</li> <li>(4) 開発の進展と市場競争の激化に対応した早期実用化に向けた最終目標達成時期の<br/>(2017 年度)</li> </ul> |                                                                                                                                                                                      |  |

|    |                   | -1 測距センサデ<br>事業を 2017 年 9                                                                                                                                               | バイス・回路技術」と、本成果であるセンシングデバイスを適用する助成<br>月末で終了することとし、計画の前倒しを行った。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |
|----|-------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
|    | 中間評価結果へ<br>の対応    | 2015 年度に行われた中間評価への対応として、・研究開発項目内の連携を深めるために横串<br>WG による実施者間の密な情報交換の実施、・外部有識者による技術推進委員会の開催、・定期<br>的に各社の実用化・事業化計画のヒアリングを実施し、計画のブラッシュアップ、等を実施<br>し、中間評価の指摘事項をプロジェクト運営へ反映した。 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |
|    |                   | 事前評価                                                                                                                                                                    | 2013 年度実施 担当部 電子・材料・ナノテクノロジー部                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |  |  |
|    | 評価に関する事<br>項      | 中間評価                                                                                                                                                                    | 2015年度実施<br>(※研究開発項目②については、前倒し事後評価として実施した。)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |  |
|    |                   | 事後評価                                                                                                                                                                    | 2018 年度実施                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |  |  |
| 11 | [. 研究開発成果<br>について | <ol> <li>: * * * * * * * * * * * * * * * * * * *</li></ol>                                                                                                              | <ul> <li>センシングデバイスの開発</li> <li>画素の受光素子を開発し、50m 以上先の車両や歩行者等多数の障害物の位</li> <li>同時に測定できるセンシングデバイスを開発した。</li> <li>サデバイス開発・回路技術</li> <li>(SPAD3000 画素+測距回路)の試作及び性能評価を完了するとともに、信の試作及び評価を行い、移動体検出のリアルタイム処理実証を完了した。</li> <li>(合設計環境の開発)</li> <li>1C の接続検証、解析モデル出力機能を有する統合設計環境として、統合</li> <li>センクンググレーション技術の開発</li> <li>5/26及び ATI 構造で車載信頼性を持つ TSV プロセスインテグレーション技術</li> <li>各構造の特徴から用途を明確にするとともに、TSV の設計仕様と製造プロ</li> <li>策定した。</li> <li>を構成の開発</li> <li>ご違法及び絶縁材充填法の成立性を確認し、ボイドレス充填が可能な評価設た。</li> <li>よるマイクロバンプ形成技術・反り対策技術の開発</li> <li>パタンシント技術にて、1 万画素レベルのパンプ接続を達成し、Ni ポスト構造</li> <li>1位 大装修物の開発</li> <li>イメント技術にて、1 万画素レベルのパンプ接続を達成し、Ni ポスト構造</li> <li>1位 大装修の開発</li> <li>パント技術にて、1 万画素レベルのパンプ接続を達成し、Ni ポスト構造</li> <li>12 大技術に関しては 20µm/40µm ビッチブローブによるマイクロバンプへの直</li> <li>パンガ術を確立し、プローブカード仕様書としてまとめた。</li> <li>25 装装置面技術の開発</li> <li>15 支持な襲の不良解析性能を検証し、不良に至る前兆の判断と CT 検査</li> <li>16 など、TSV による熟応力評価技術の実測と解析の比較検証を実施</li> <li>17 価括果から設計指針を作成した。</li> <li>18 とサモジュールの開発</li> <li>18 したの光、MEMS スキャナの駆動を高</li> <li>11 御報する回路を組み合わせたモジュールを開発し、50m 以上先の障害物検</li> <li>18 した。</li> <li>26 定該職業アプリケーションプロセッサの開発</li> <li>27 ブリケーションプロセッサの開発</li> <li>28 電が中です、19 GGByte/s 以上、電力性能比:1,900GOPS/W 以</li> <li>18 した。</li> <li>26 定該本動両周囲監視用アプリケーションソフトウェアを開発し、50m see</li> <li>19 時間を達成した。</li> <li>10 市後載和音楽を検知する側方接近車検知、障害物等を検</li> <li>11 のため検知、車両等を検知する側方接近車検知、障害物等を検</li> <li>12 のよりの</li> </ul> |  |  |  |

|                                                 | <ul> <li>③ :プローブデー・20nm プレーブデー・20nm プレーブアレキの し、31By</li> <li>③-1 三次発 ・TSV 経 レビー 電子化 かたり ・ 第8 経 イン 確和 という で、30-2 三次 花を 化大元元。</li> <li>③-2 三次 25mm<sup>2</sup> ・ 32×25mm<sup>2</sup> ・ 32×25mm<sup>2</sup> ・ 132×25mm<sup>2</sup> ・ 132×25mm<sup>2</sup> ・ 132×25mm<sup>2</sup> ・ 132×25mm<sup>2</sup> ・ 132×15mm<sup>2</sup> の し、プレセ</li> </ul> | ・タ処理プロセッサの開発<br>とスで3次元積層を用い従来の1.5倍の48演算コアを実装し2Ghz動作時に<br>演算性能:4.9Gf1ops/W、ピーク演算性能:1.5TF1ops、メモリスループッ<br>rte/f1opを確認した。<br><sup>6</sup> ロセッサ向け大電流供給技術、高速伝送技術、バックサイド製造技術の研<br>ルチレーン25.8Gbpsボード内伝送を確認した。<br>・ダンス電源供給網設計の実施と大電流対応積層構造仕様を策定し、300W 給<br>た。<br><sup>6</sup> チップのバックサイド製造の高歩留りと安定性を確認した。<br><sup>6</sup> ロセッサ向け大面積チップ積層技術、高性能冷却技術の研究開発<br>の大面積チップ積層技術を確立。低熱膨張アンダーフィルを適用して目標<br>認した。<br>・ ーリングプレートで 60W/cm <sup>2</sup> 冷却を確認し、三次元積層プロセッサ熱解析<br>00W 冷却を検証した。<br>・ 応高性能プロセッサの設計開発、実証確認<br>2世界最大面積のダイを積層した積層プロセッサとその評価システムを試作<br>・ ッサ等の機能や信頼性等が実現できていることを確認した。 |  |  |
|-------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
|                                                 | 投稿論文     「査読付き」33 件、「研究発表・講演」94 件       「出願済」152 件(うち国際出願 62 件)     「登録」17 件(うち国際出願                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |  |  |
|                                                 | 特 許                                                                                                                                                                                                                                                                                                                                            | 分13件)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |  |
|                                                 | その他の外部発表<br>(プレス発表等)                                                                                                                                                                                                                                                                                                                           | 10 件                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |
| <ul> <li>Ⅳ.実用化・事業<br/>化の見通しに<br/>ついて</li> </ul> | 次世代スマートデバ<br>事業終了後コスト等<br>進め、実績を積み上<br>給企業等との共同開                                                                                                                                                                                                                                                                                               | イス開発プロジェクト事業においては、研究開発を実施する民間企業が、<br>を考慮しつつターゲットを明確にして、本事業の成果の実用化・事業化を<br>げることで更なる用途展開を図る。その際、自動車メーカーおよび部品供<br>発によりディファクトスタンダードを獲ることで、競争優位を構築する。                                                                                                                                                                                                                                                                                                                                                                                                                    |  |  |
| V. 基本計画に関                                       | 作成時期                                                                                                                                                                                                                                                                                                                                           | 2013年7月 作成                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |
| する事項                                            | 変更履歴                                                                                                                                                                                                                                                                                                                                           | 2015 年 10 月<br>研究開発項目②の実施期間変更に伴う改訂                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |

r

# プロジェクト用語集

| 用語          | 説明                                                                                                                                                          | 分類 |
|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| AC-FW       | Automated Chaining Frameworkの略。データを準備するためのコード(転送コード)と演算を行うためのコード(演算コード)が混然一体となって記載される従来のプログラミング言語と異なり、本プロジェクトで提案する、転送コードと演算コードとを独立に記述する形に改めたプログラミングフレームワーク。 | 2  |
| ADAS        | Advanced Driver Assistance System の略、先進運転支援システム。事故などの可能性を事前に検知し、警告、回避するシステムである。                                                                             |    |
| APD         | Avalanche Photo Diode の略。逆バイアスを印加することにより光<br>電流が増倍される高速・高感度のフォトダイオード。                                                                                       |    |
| API         | Application Programming Interface の略。ソフトウェアコンポー<br>ネントが互いにやりとりするのに使用するインターフェースの仕様<br>のこと。                                                                   | 2  |
| ATI         | Annular Trench Insulator の略。TSV 構造の中で絶縁層をリング状<br>に形成して中央に導体を形成した構造。                                                                                         | 1  |
| Ballot      | 規格の内容が意義が有るかを判断する投票のために提出する規格原<br>案。                                                                                                                        | 1  |
| BIST        | Built-In Self Testの略。テスト容易化設計(DFT:design for<br>testability)技術の一つ。                                                                                          | 1  |
| CMOS        | Complementary Metal Oxide Semiconductor の略。MOS トランジス<br>タの組み合わせで構成される半導体回路の一種。消費電力が低く,<br>小型化・高集積化に適する。                                                     | 共通 |
| CPU         | Central Processing Unit の略、中央処理装置。コンピュータを構成する部品の一つで、各装置の制御やデータの計算・加工を行う電子回路のこと。                                                                             | 共通 |
| CT          | Computed Tomography:コンピュータ断層撮影の略であり、X線など<br>を利用して物体を操作しコンピュータを用いて処理することで、物<br>体の内部画像を構成する技術、あるいはそれを行うための機器。                                                 | 1  |
| Cu Via Fill | TSV の内部導体を Cu で埋め込む構造。                                                                                                                                      | 1  |
| CVBS        | Color Video, Blank, and Sync の略。コンポジットカラービデオ信号。                                                                                                             | 2  |
| DEF         | Design Exchange Formatの略。設計情報記述フォーマット。                                                                                                                      | (] |
| DRC         | design rule checkの略。半導体プロセスにおいて使用するマスク<br>パターンや、プリント基板の設計データがデザインルール(設計規<br>則)に違反していないかを検証するための CAD ツール(プログラム)、<br>もしくはその工程。                                | 1  |

| 用語                 | 説明                                                                                                                       | 分類  |
|--------------------|--------------------------------------------------------------------------------------------------------------------------|-----|
| EDA                | electronic design automation の略で電子機器、半導体など電子系の設計作業を自動化し支援するためのソフトウェア、ハードウェアおよび手法の総称。                                     |     |
| ESD                | Electro-Static Dischargeの略。静電気放電。                                                                                        | 1)  |
| FM                 | Foreign Material の略。異物の意。                                                                                                | 1   |
| FPD-Link <b>II</b> | 車載情報機器向けの映像通信インターフェース規格。                                                                                                 | 2   |
| FPGA               | Field Programmable Gate Array の略。利用者が独自の論理回路を<br>書き込むことの出来るゲートアレイの一種。多数の LUT(Look Up<br>Table)とスイッチ搭載し、これを組み合わせて回路を構成する。 | 共通  |
| GDS II             | Graphic Database Systemの略。フォトマスクのデータ形式。                                                                                  | 1   |
| GPU                | Graphics Processing Unit の略。ジオメトリエンジンなどの専用<br>ハードウェアによって画像データ処理を行う集積回路のこと。                                               | 共通  |
| HTS                | High Temperature Storageの略。高温環境内で対象電子部品の動作<br>確認を行う寿命評価。                                                                 | 1   |
| I/O(Input/Output)  | ICの入出力端子。                                                                                                                | 1   |
| IR Drop            | LSIの消費電力の増大にともなう、電源配線上に生じる電源電圧降下のこと(IRは電流Iと抵抗Rの積電圧を表す)。                                                                  | 3   |
| JTAG               | Joint Test Action Group の略。集積回路や基板の検査、デバッグ<br>などに使える、バウンダリスキャンテストやテストアクセスポート<br>の標準 IEEE 1149.1 の通称。                     | 1   |
| КОΖ                | Keep-out Zoneの略。デバイス配置禁止領域。                                                                                              | 1   |
| LEF                | Library Exchange Formatの略。ライブラリ記述フォーマット。                                                                                 | 1   |
| LSB                | Least Significant Bitの略。コンピュータの最下位ビット。                                                                                   |     |
| LSI                | Large Scale Integrated circuit の略。多数の素子を半導体上に一つにまとめた電子部品のうち大規模なもののこと。                                                    | 共通  |
| LVS                | layout versus schematic の略。集積回路を製造するために作成し<br>たフォトマスクパターン(レイアウト)が、設計したネットリストと<br>一致しているかを検証すること。                         | 1   |
| MEMS               | Micro Electro Mechanical Systemsの略。機械要素部品、センサ、<br>アクチュエータ、電子回路を一つのシリコン基板、ガラス基板、有<br>機材料などの上に集積化したデバイス。                   | 1   |
| Open VX            | 標準化団体 Khronos にて現在進められている Computer Vision の業<br>界標準開発環境のこと。組込向けで、異なるアーキテクチャ間での<br>性能可搬性を実現可能、規格適合性試験を用意する。               | 2   |
| Pcel1              | Parameterized Cell の略。パラメタライズされたセル。                                                                                      | (1) |

プロジェクト用語集-2

| 用語      | 説明                                                                                                                                                                                   | 分類 |
|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| PDK     | Process Design Kitの略。特定の半導体プロセスで IC 設計するために使用するファイル群一式。                                                                                                                              |    |
| PF      | プラットフォームのこと。                                                                                                                                                                         |    |
| PI      | Power Integrity の略で電源品質。                                                                                                                                                             | 共通 |
| PLL     | Phase Locked Loop の略。周波数負帰還回路、安定した周波数の信<br>号を発生する回路。                                                                                                                                 | 共通 |
| RDL     | Re-Distribution Layerの略。再配線層。                                                                                                                                                        | 共通 |
| RTL     | Register Transfer Level の略。レジスタ転送レベル。集積回路設<br>計において同期デジタル回路を記述する手法の一種。                                                                                                               |    |
| SI      | Signal Integrityの略。信号品質。                                                                                                                                                             | 共通 |
| Si-IP   | シリコンインターポーザ。LSI 間の配線を担うことを主な目的とす<br>るシリコンの基板。配線長や配線幅を小さくできるため、周波数の<br>高い信号で課題となる配線の寄生容量や配線長のバラつきなどを減<br>らせ、高周波回路の設計が容易になる。                                                           | 3  |
| SoC     | System on Chip の略。一つの IC チップに複数の回路機能が集積されてシステムの機能を持つ半導体製品。                                                                                                                           | 2  |
| SPAD    | Single Photon Avalanche Diodeの略。APD をガイガーモードで動作<br>させ、フォトン入射を電圧パルスとして検出できるフォトダイオー<br>ド。                                                                                              | 1  |
| SPICE   | YICE Simulation Program with Integrated Circuit Emphasisの略。電<br>子回路のアナログ動作をシミュレーションするソフトウェア。                                                                                         |    |
| TAT     | Turn Around Timeの略。システムに指示を入力してから結果を出力<br>するまでの時間。                                                                                                                                   | 2  |
| TDC     | Time-to-Digital Converterの略。高精度時間測定回路。                                                                                                                                               |    |
| TEG     | Test Element Group の略。LSI に発生する設計上や製造上の問題を<br>見つけ出すための評価用素子。LSI のプロセス開発,設計,製造な<br>どの各種段階で発生する問題点の要因を究明するため,LSI を構成<br>する素子や構造の一部を切り出したり,原因の究明に適した専用の<br>回路を構成することで,早期に原因を究明できるようにする。 |    |
| THB     | Temperature Humidity Bias Test の略。高温高湿度環境内で対象電<br>子部品に電気バイアスを与えて動作確認を行う寿命評価。                                                                                                         |    |
| TOF     | Time Of Flightの略。光の飛行時間。                                                                                                                                                             | 1  |
| TSV     | Through-Silicon Via の略。複数のチップを積層し封止するための<br>シリコン基板を貫通する電極のこと。積層チップ間を最短距離で接<br>続できることで、高機能・高速動作の IC システムの実現が可能とな<br>る。                                                                |    |
| TSV-PDK | TSV O PDK.                                                                                                                                                                           | 共通 |

| 用語                                           | 説明                                                                                                                               |    |
|----------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|----|
| Velodyne                                     | <ul> <li>Velodyne 社の全方位 LiDAR イメージングユニットのこと。64 個の</li> <li>レーザー送受信センサを内蔵し、全方位 360°/ 垂直視野角 26.8°</li> <li>の測距画像の取得が可能。</li> </ul> |    |
| アーキテクチャ                                      | ハードウェア、OS、ネットワーク、アプリケーションソフトなどの<br>ます記書 Source L B H H D こ b                                                                     | 共通 |
| (Architecture)<br>アセンブラ                      | 基本設計や設計忘忘のこと。<br>人間から見て解釈しやすいニーモニック(簡略化した英単語や記号の<br>組合せ)(アセンブリ言語)で書かれたプログラムをコンピュータが解<br>釈可能な機械語プログラムへ変換(アセンブル)を行うプログラムの<br>こと。   | 2  |
| アプリケーション<br>(ソフトウェア)                         | コンピュータの利用者がコンピュータ上で実行したい作業を実施す<br>る機能を直接的に有するソフトウェア。                                                                             | 2  |
| アライメント                                       | 位置合わせ。                                                                                                                           | 1  |
| アルゴリズム<br>(Algorithm)                        | コンピュータで計算を行うときの計算方法や手順。                                                                                                          | 共通 |
| アンダーフィル<br>(Under fill)                      | IC パッケージやダイの接続信頼性を高めるために使われる接着性の<br>ある封止樹脂。IC パッケージやダイの半田ボール等の接続部分に注<br>入される。                                                    | 3  |
| 移動体検知                                        | カメラ映像から歩行者などの移動体を認識するアプリケーション。                                                                                                   | 2  |
| Via Last プロセス                                | TSV 加工方式の中で完成したウェハを最後に TSV 加工するプロセス。                                                                                             | 1  |
| エレクトロマイグ<br>レーション<br>(Electro-<br>migration) | 電気伝導体の中で移動する電子と金属原子の間で運動量の交換が行われるために、金属原子が徐々に移動することで材質の形状に欠損が生じる現象。この効果は電流密度が高い場合に大きくなる。                                         | 3  |
| 演算アレイ回路                                      | メニーコアを構成するプロセッシングエレメントアレイの回路。                                                                                                    | 2  |
| オーバードライブ                                     | 最初にプローブ端子が半導体の端子に触れたところからさらに押し<br>込んで圧接すること。                                                                                     | 1  |
| 逆アセンブラ                                       | アセンブラの逆を行うプログラムのこと。                                                                                                              | 2  |
| 空間マップ                                        | 路面認識結果等から車両周辺状況をマップ化するアプリケーション。                                                                                                  | 2  |
| クーリングプレート                                    | CPU等の冷却装置。                                                                                                                       | 3  |
| コア層                                          | パッケージ等の芯材の層。支持体となる層。                                                                                                             | 3  |
| コンパイラ                                        | 人間に分かりやすく複雑な機能や構文を持つ高水準プログラミング<br>言語(高級言語)で書かれたコンピュータプログラムを、コンピュー<br>タが解釈・実行できる形式[オブジェクトコード(機械語の集合)]に<br>一括して変換するソフトウェア。         | 2  |
| サポートウェハ                                      | 薄型ウェハの補強、反り矯正を行うための支持基板。                                                                                                         | 3  |

| 用語                                                                                                                                  | 説明                                                                                                                  |    |
|-------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|----|
| 三次元積層                                                                                                                               | 素子の配置や配線を立体構造にして集積度を高めた半導体集積回<br>路。配線の短縮により動作の高速化と省電力化を図ることができ<br>る。                                                |    |
| C4 バンプ                                                                                                                              | ワイヤーボンディングに代わるパッケージ実装方式で使用される、<br>こぶ状の導体突起。パッケージ基板の上に電極として形成しダイと<br>接合する。C4 は Control. Collapse Chip Connection の略。 |    |
| シミュレータ<br>(Simulator)                                                                                                               | 何らかのシステムの挙動を、それとほぼ同じ法則に支配される他の<br>システムやコンピュータなどによって模擬すること。                                                          |    |
| 静止立体物検知                                                                                                                             | カメラ映像から立体物を認識するアプリケーション。                                                                                            | 2  |
| 側方接近車検知                                                                                                                             | カメラ映像から側方遠方の接近車両を認識するアプリケーション。                                                                                      | 2  |
| 反り                                                                                                                                  | (ウェハがお椀型に)変形すること。ウェハ上に膜を成膜すると、<br>ウェハと膜の熱膨張率差により反りが生じる。                                                             | 共通 |
| ダイ (die)                                                                                                                            | 半導体チップの製造工程で、円盤状のウェハに回路パターンを焼き<br>付け、さいの目状に切り分けて得られた一枚一枚のチップのこと。<br>これに金属端子やプラスチックのカバーなどを取り付けると半導体<br>パッケージとなる。     | 3  |
| ダイシング 半導体のウェハ上に形成された集積回路などを、ダイシングソーで<br>さいの目状に切り分けチップ化すること。                                                                         |                                                                                                                     | 3  |
| ダイシングテープ<br>導体・電子部品・光学部品製造におけるダイシング工程において<br>ワークを固定する時に使用される。タック力が極めて強いのでパッ<br>ケージ飛びが起こらない。 UV 照射後は瞬時に粘着力がなくなるの<br>で、容易にピックアップができる。 |                                                                                                                     | 3  |
| タイムスロット 時分割多重方式を用いてデータを送るとき、一つのチャンネ<br>有する時間間隔のこと。                                                                                  |                                                                                                                     | 1  |
| 「欠け」のこと。砥石の欠け、加工対象の欠けのどちらの意味<br>使う。ワークの角や淵などがわずかに欠けてしまう現象や、砥<br>砥層部分の一部が少し欠けてしまうなどのケースを「チッピン<br>と呼ぶ。                                |                                                                                                                     | 3  |
| ディジーチェーン                                                                                                                            | まとめて電気接続評価するために回路を数珠つなぎにすること。                                                                                       | 1  |
| データストリーム                                                                                                                            | 連続したデータの流れのこと。                                                                                                      | 1  |
| データパス                                                                                                                               | コンピュータシステム内の処理データの流れのこと。                                                                                            | 1  |
| テストベッド                                                                                                                              | テストベッド 大規模なシステム開発で用いられる、実際の運用環境に近づけた試験用プラットフォームの総称。                                                                 |    |
| 電力性能比                                                                                                                               | 電力あたりの性能。単位:GOPS/W、Gflops/W。                                                                                        | 共通 |
| ネットリスト                                                                                                                              | トランジスタ情報およびトランジスタ間の接続情報が記述された回<br>路データ。                                                                             | 1  |

| 用語                        | 説明                                                                                                                              |            |
|---------------------------|---------------------------------------------------------------------------------------------------------------------------------|------------|
| ノイズキャンセル                  | 誤検知要因になるノイズ成分を低減すること。                                                                                                           |            |
| バンプ                       | ワイヤーボンディングに代わるパッケージ実装方式で使用される、<br>こぶ状の導体突起。                                                                                     |            |
| ビア(Via)                   | 多層配線において、下層の配線と上層の配線を電気的につなぐ接続<br>領域。 通常は層間絶縁膜をエッチングしてビア・ホールを開口し、<br>そのビア・ホールをメタル材料で埋め込んで形成する。                                  | 共通         |
| p-implant 層               | p 型のイオンを注入された半導体の層構造。                                                                                                           | $\bigcirc$ |
| ピーク性能                     | コンピュータの理論ピーク性能のこと。一方で実質的な性能を実効<br>性能とよぶ。                                                                                        | 2          |
| ピラー                       | 柱。                                                                                                                              | 3          |
| ファウンダリ                    | 半導体産業において、実際に半導体デバイス(半導体チップ)を生産<br>する工場。                                                                                        | (]         |
| VGA カメラ                   | 30 万画素相当の解像度を持つ車載カメラ。                                                                                                           | 2          |
| フリップチップ                   | 実装基板上にチップを実装する方法の1つ。チップ表面と基板を電<br>気的に接続する際、ワイヤーボンディングのようにワイヤによって<br>接続するのではなく、アレイ状に並んだバンプと呼ばれる突起状の<br>端子によって接続する方法。             | 3          |
| フロアプラン                    | レイアウト実装設計の最初の工程で、チップ上にどの回路ブロック<br>をどこに配置するかの大枠を決める作業。                                                                           | 3          |
| プロービング                    | 金属探針(プローブ)を使って半導体の電気テストを行うこと。                                                                                                   | 1          |
| プローブ(半導体試<br>験)           | 細い探針を当てて電気信号を流し、半導体回路が設計どおりに機能<br>しているかを電気的に検査すること。そのための探針のこと。                                                                  | 共通         |
| プローブカード                   | ウェハ上のLSI を検査するための金属探針(プローブ)付き基板。                                                                                                | (]         |
| ヘテロジニアスマル<br>チコア          | 異種のアーキテクチャをもつマイクロプロセッサが統合された CPU のこと。                                                                                           | 1          |
| ボイド                       | 気泡。空洞。                                                                                                                          | 共通         |
| マイコン<br>(Microcontroller) | コンピュータシステムをひとつの集積回路に組み込んだもの。                                                                                                    | 1          |
| マッピング<br>(mapping)        | 何かの分布や配置などを地図に重ね合わせて図示すること。                                                                                                     | 2          |
| メイレイ命令セット                 | コンピュータのハードウェアに対して命令を伝えるための言葉の語<br>彙。                                                                                            | 2          |
| Mega カメラ                  | 100 万画素相当の解像度を持つ車載カメラ。                                                                                                          | 2          |
| メニーコア                     | メニーコアプロセッサは、ひとつのプロセッサの中に、実際に計算<br>などの処理を行う部分(コア)をたくさん持ったプロセッサのこと。<br>コアが一つのプロセッサより処理速度を上げることができるが、ソ<br>フトウェアがメニーコアに対応している必要がある。 | 2          |

プロジェクト用語集-6

| 用語               | 説明                                                                                                                                                                                                                                                            | 分類         |
|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|
| メモリストール          | メモリアクセスを要因として CPU の動作が一時的に停止すること。                                                                                                                                                                                                                             |            |
| メモリスループット        | コンピュータシステムの性能を量的に図る指標の一つで、時間当た<br>りのメモリ部と処理部の間のデータ転送量。単位:Byte/s。                                                                                                                                                                                              | 共通         |
| 用意周到型アーキテ<br>クチャ | 本プロジェクトで提案し開発したアーキテクチャ。従来の汎用メ<br>ニーコアでは、各コアが夫々命令を自由にメモリから読出して実行<br>したり、あるいはデータが必要と分かった時にメモリへ取りにいっ<br>たりするように動作する(ここでは「臨機応変型アーキテクチャ」と<br>呼ぶ)のに対して、コアごとに「データを届ける」機能、「命令を届<br>ける」機能、「データを演算する」機能のそれぞれについて、画像<br>意味理解処理に固有の特性を導入することが可能となり、低電力化<br>を実現できるアーキテクチャ。 | 2          |
| ランタイムマネー<br>ジャ   | ランタイムはコンピュータプログラムの実行時のこと。また、プロ<br>グラムの実行時に必要となる実行環境やライブラリなどのソフト<br>ウェア部品のこと。正しくは「ランタイムライブラリ」「ランタイ<br>ムパッケージ」「ランタイムエンジン」などと呼ばれるが、慣用的<br>に省略してランタイムと呼称することが多い。ランタイムマネー<br>ジャはこのランタイム向けのマネジメントを行う機構のこと。                                                          | 2          |
| リーク              | 電気回路上で絶縁されるべき部分から電流が漏れること。                                                                                                                                                                                                                                    | $\bigcirc$ |
| リフロー             | 「リフローはんだ付け」を略で、事前に常温で付けておいたはんだ<br>を、後で加熱して溶かしてはんだ付けすること。                                                                                                                                                                                                      | 3          |
| リンカ              | コンパイラによって変換されたオブジェクトコード(機械語の集合)<br>に、必要なライブラリなどを付け加えて実行可能ファイルを生成す<br>るプログラムのこと。                                                                                                                                                                               | 2          |
| ロジック(Logic)      | 処理の流れや利用しているアルゴリズムなど、コードが体現する論<br>理のこと。                                                                                                                                                                                                                       | 2          |
| 路面認識             | カメラ映像から路面領域とそれ以外を認識するアプリケーション。                                                                                                                                                                                                                                | 2          |

## I. 事業の位置付け・必要性について

### 1. 事業の背景・目的・位置づけ

#### 1.1 事業の背景

次世代交通社会の実現には、自動車の燃焼システムの環境対応に加え、急発進、急停止、渋 滞等による非効率な燃料消費の改善および人の飛び出しや走行中の急な割り込み等による衝突 事故の削減など、一層の省エネ化と安全走行の高度化が重要である。その実現には、自動車の 周辺情報を集め即座に状況を把握するシステムの構築が必要となり、そのための技術開発が求 められている。

#### 1.2 事業の目的

本事業では、このような次世代交通社会の実現に必須となるエレクトロニクス技術の開発を 行う。具体的には、2020年度頃の市場投入を目指し、安全運転支援を実現するためのセンシン グデバイスの開発、車載センサの情報から障害物を認識し危険度を判別するアプリケーション プロセッサの開発、多くの車から収集した情報を分析するプローブデータ処理プロセッサの開 発を行うことで、渋滞緩和、交通事故低減に寄与し、低炭素かつ安全な次世代交通社会の基盤 を整備するとともに、我が国の自動車関連企業の競争力強化に資することである。

#### 1.3 事業の位置づけ

1.3.1 政策上の位置づけ

2011年8月に閣議決定された「第4期科学技術基本計画」では、「グリーンイノベーショ ン」を強力に推進していくことが示され、その中の「エネルギー利用の高効率化およびスマー ト化」において、情報通信機器やシステム構成機器の一層の省エネルギー化への取り組みが掲 げられた。本プロジェクトは、この基本計画を指針とした科学技術イノベーション政策の下策 定された「科学技術イノベーション総合戦略」(2013年6月に閣議決定)では、「科学イノ ベーションが取り組むべき課題」として「革新的デバイスの開発による効率的エネルギー利 用」が掲げられ、情報機器に関する取り組みの一項目である「超低消費電力デバイスの基礎技 術開発」の中に「半導体チップの三次元実装化技術の開発」が挙げられた。また、翌年更新さ れた「科学技術イノベーション総合戦略 2014」(2014年6月に閣議決定)では、工程表の中に 半導体チップの三次元実装化技術開発に加えて、「システム化・実装化技術の開発」として、 本プロジェクトの主要テーマである、車載用センシングデバイス、障害物検知・危険認識プロ セッサ、プローブデータ処理プロセッサの開発が明記されるに至った。以上のように本プロ ジェクトは当時の諸政策を実現するための研究開発の一環として活動を開始した。



図 I-1.3-1 政策上の位置づけ

1.3.2 研究開発上の位置づけ

省エネ化と安全走行の高度化に対する開発の取り組みは、欧州では2010年頃には安全性向 上のための衝突回避技術開発に重点が置かれたが、近年は自動運転を目指す開発が進んでいる。 米国では早くから、各種センサとそこから得られた情報を処理して状況把握と判断を行い、車 両を制御する自律走行技術の開発が始まっており、2020年度頃の実現を目指し民間ベースでの 開発が進んでいる。一方、我が国では衝突回避に加え車車間通信、路車間通信技術を用いた渋 滞緩和に関する技術開発が進行しているが、近年は衝突事故回避の要求から自動ブレーキ等の 安全支援装備の新車普及率が急速に高まっている。このように、次世代高度交通システムに向 けた開発は、国内外、官民問わず加速している。

また、上記技術開発の成果を受けた安全走行装置や衝突回避装置の普及に伴い、これらの装 着を義務化する動きも先進国を中心に出てきており、これに合わせて次世代高度交通システム 用の電子デバイス市場の拡大も進行していくものと予測される。

本プロジェクトでは、自動車の更なる省エネ化、安全走行の高度化を実現するキーデバイス となる次世代の障害物センシングデバイス、プロセッサ等の半導体デバイス(これらを、「次 世代スマートデバイス」と称する)並びに、それらを実現する上で必要となる、半導体デバイ スの低消費電力化、高速化、高集積度化のための三次元実装等の技術を開発する。その成果は、 エネルギー消費量削減・低炭素化社会の実現と、我が国の自動車産業およびエレクトロニクス 産業の競争力の強化に貢献すると期待される。

#### 1.4 NEDO が関与することの意義

次世代高度交通システムでは、エレクトロニクスによる高度なセンシング技術、データ処理 技術が必須であるが、現状のデバイス技術では限定的な条件下でしか使用できず、複数のセン サを組み合わせが必要であったり、処理能力の問題で機能が限定されたりするという解決すべ き課題が存在する。このような課題を解決し、自動車の更なる省エネ化、安全走行の高度化を 実現するキーデバイスとなる、次世代の障害物センシングデバイス、プロセッサ等の技術的競 争力強化を図ることは、「我が国経済・社会の基盤としての電子・情報通信産業の発展を促進 するため、電子デバイス等に関する課題について重点的に取り組む」という、NEDOの中期計画 に沿ったものである。

また、「次世代スマートデバイス」では、既存の半導体微細化技術だけでは実現困難な処理 速度・低消費電力特性および高集積化を実現するために、Si 貫通ビアを活用した集積回路の三 次元実装技術、センサデバイスの素子技術、大量の情報を処理・認識・予測するためのハード ウェア・ソフトウェア技術等の異なる技術領域を束ね、また、単独の企業だけでは成しえない 難易度の高い要素技術の開発等が必要であり、民間単独で行うことはきわめて困難である。

従って本プロジェクトは、電装・半導体等各分野のメーカーおよび研究機関の英知を集めて 開発を行う必要があることに加え、我が国の産業利益を支えているエレクトロニクス産業およ び自動車産業の国際競争力強化および世界をリードするグリーンイノベーションの実現に寄与 するものであり、産業政策の面からもきわめて重要な課題であることから、国家プロジェクト として NEDO が関与すべきものと考えられる。

1.5 実施の効果(費用対効果)

本プロジェクトは、事業期間5年間、事業規模80億円の計画で進められた。事業は委託および 助成があり、委託事業はNED0負担、助成事業はNED0負担率1/2以下である。委託事業では、 次世代スマートデバイスで必要となる、既存技術では実現困難な処理速度・低消費電力特性お よび高集積化を実現するために必要な要素技術の開発を車載用障害物センシングデバイスの開 発(研究開発項目①)の一環として行う。助成事業では、委託事業で開発された要素技術を適 用した車載用障害物センシングモジュールの開発を研究開発項目①として行うとともに、障害 物検知・危険認識アプリケーションプロセッサの開発(研究開発項目②)と、プローブデータ 処理用プロセッサの開発(研究開発項目③)の3テーマを実施した。

(1) 経済効果

車載用半導体は世界全体で3兆円以上の市場規模があり、従来のEUCに加え、ハイブリッド 車や電気自動車、ADAS(先進運転支援システム: Advanced Driver Assistant System)の普及 に伴い、これらで用いられるプロセッサ、各種センサ、パワー半導体等を中心に拡大を続けて いる。その中で、本プロジェクトの開発対象である車載用障害物センシングデバイスと ADAS 用プロセッサの世界市場規模は、2020年でそれぞれ約1.7兆円及び、約900億円と予想されている。本研究開発の成果としてそれぞれシェア15%及び30%を獲得したと想定すると、車載用障害物センシングデバイスで約2,500億円、先進運転支援用プロセッサで約300億円の市場創出効果が期待できる。

(2) 省エネルギー効果

本事業の研究成果で実現される交通安全支援システムは、衝突回避等の事故低減効果だけで はなく、急発進・急停止などの非効率な運転の改善、プローブデータの活用でもたらされる、 渋滞の減少による省エネルギー効果が期待できる。

2020 年に本事業で開発したデバイスの普及率が 6%、本デバイスによる省エネ効果で 25.7% の燃料節約が可能だと仮定し、我が国の自動車交通による CO<sub>2</sub>排出量予測より、CO<sub>2</sub>排出の削減量を試算すると、図 I-1.5-1 に示すように、CO<sub>2</sub>の排出削減量は約 220 万トンと推測できる。

### 省I不効果

| ・2020年の日本のCO2排出量予測*1                                      | :1,009百万トン           |     |                         |     |
|-----------------------------------------------------------|----------------------|-----|-------------------------|-----|
| ・国内のCO2総排出量に占める自動車輸送の割合*2                                 | : 15.4%              |     | 2020年時点で                |     |
| ・省エネ走行によるCO2排出抑制*3                                        | : 25.7%              |     | 約220万トンの削減              |     |
| ・2020年時点の本システムの普及率                                        | :6%                  |     |                         |     |
| * 1 : IAEA Energy Outlook 2015より、 * 2 : 日本国温室効果ガスインベントリ報・ | 告書よりNEDOで計算、 * 3 : 「 | LET | 'Sスマートドライブ」(財)省エネルギーセンタ | ーより |

図 I-1.5-1 省エネルギー効果

(3) その他

本事業で要素技術の開発を行う、Si 貫通ビアを活用した集積回路の三次元実装技術は、高 集積化、高速化、低消費電力化を実現するというチャレンジングな課題を含み、本事業で開発 するデバイスだけではなく、他の機能や用途を持った集積回路に広く応用できるものである。

よって、多機能化、高速化、小型化、省エネ化の要求がますます高まってくる、携帯情報端 末用 LSI やヘルスケア用 LSI 等に適用を拡大していくことで、更に大きな経済効果や省エネル ギー効果が期待できる。

1.6 各技術開発分野の競合状況

本プロジェクトにおける、各技術開発分野の競合状況を、表 I-1.6-1 に示す。

| 分野                  |              | 諸外国との競合状況                                                                                                                                                                                                                                     |  |  |
|---------------------|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 車載用障害物<br>センシングデバイス | 【現状】         | <ul> <li>・ミリ波レーダー、レーザーレーダー、カメラ、超音波ソナー等を単独あるいは<br/>複数組み合わせて使用。</li> <li>・電装、カメラ、センサ等の各メーカー20社以上が市場を分け合っている。</li> <li>海外:Bosch(独)、Continental(独)、Valeo(仏)、Hella(独)、Dellphi(米)、<br/>Magna(加)、舜宇(中)等</li> <li>国内:デンソー、パナソニック、ソニー、オムロン等</li> </ul> |  |  |
|                     | 【今後】         | ・車両周辺環境の影響を受けずに障害物を検知できる。<br>・高分解能・高感度化、小型化、低コスト化、高車載信頼性、三次元空間認識。<br>・技術開発ステージにおいて、日米欧で競争状態。<br>従来のTier1等部品メーカに加えて多数のペンチャが提案                                                                                                                  |  |  |
| 車載用情報処理<br>プロセッサ    | 【現状】<br>【今後】 | <ul> <li>・安全支援システムの「危険認識」の段階(白線認識、障害物認識)に関する</li> <li>車載情報システム用LSIはIntel/Mobileyeが6~7割を握る状態。</li> <li>・本プロジェクトで取り組む「危険予測」の段階は技術開発ステージで、</li> <li>日米欧で競争状態。</li> </ul>                                                                         |  |  |
| 大容量データ処理<br>プロセッサ   | 【現状】<br>【今後】 | ・サーバーのシェアとリンクしており、日本の市場は現在約5%。<br>・米国のIntel、Nvidia、AMD、IBM、Oracle等がほぼ独占。<br>・本プロジェクトの成果を国産サーバーのキーデバイスとして、本分野の国際競争力を強化。                                                                                                                        |  |  |
| 三次元積層半導体            | 【現状】<br>【今後】 | <ul> <li>・車載分野向けの高信頼性組立受託事業の計画は国内外ともなし。</li> <li>(PC、モバイル、ネットワーク機器向けは台、韓、米で占有)</li> <li>・積層技術は技術開発段階であるが、車載品質に関するノウハウを有する、</li> <li>日本の電装メーカーが優位性をもつ。</li> </ul>                                                                              |  |  |

表 I-1.6-1 各技術開発分野の競合状況

## Ⅱ.研究開発マネジメントについて

### 1. 事業の目標

本プロジェクトは、自動車の周辺情報を把握するシステムのキーデバイスである車載用障害物セ ンシングデバイス、障害物検知・危険認識アプリケーションプロセッサおよびプローブデータ処理 プロセッサを開発し、自動車関連企業の競争力強化に貢献することを目指すものである。

本プロジェクトでは、3項目の研究開発を実施する。以下に各研究開発項目の概要および目標を 記す。

研究開発項目① 車載用障害物センシングデバイスの開発

夜間を含む全天候下で20m以上先の車両や歩行者等多数の障害物の位置と距離を同時にリアル タイムで測定できるセンシングデバイスおよび三次元積層による省スペース化と高速信号伝送特 性を併せ持つデバイスの小型化技術を車載品質レベルで開発する。

【中間目標】(2015年度末)

- 20m以上先の車両や歩行者等多数の障害物の位置と距離を同時に測定できるセンシング デバイスを開発し、性能評価を行う。その評価結果から最終目標達成のための課題を抽 出し、解決の技術的見通しを明確にする。
- センシングデバイスの省スペース化に資するデバイスの小型化技術の技術的見通しを明確にする。

【最終目標】(2017年度末)

- ・ 走行中に夜間を含む全天候下で、20m以上先までの車両や歩行者等多数の障害物の位置 と距離を同時にリアルタイムで高精度に測定するセンシングデバイスを開発する。
- 車載環境下で上記のセンシング特性を有し、バックミラー裏やバンパー等限られたスペースに搭載できるデバイスの小型化技術を開発する。

研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

センシングデバイスからの大量のデータを高速かつ低消費電力で処理できるアーキテクチャを 搭載した車載用のプロセッサを開発する。

上記のプロセッサをプラットフォームとして、より多くの車両や歩行者等の障害物の動きを予 測し、その衝突の危険度を判別するアプリケーションソフトを開発する。

【中間目標】

- 車両や歩行者等多数の障害物の動きを予測するアルゴリズムを開発し、その危険度を判別するソフトウェアの仕様を作成する。
- センシングデバイスからの大量のデータを高速かつ低消費電力で処理するプロセッサの アーキテクチャを設計し、技術的見通しを明確にする。

【最終目標】(2015年度末)→市場競争の激化に対応した、性能検証開発の手法の効率化、見直し により最終目標達成時期を2017年度末から2015年度末に前倒しする 計画変更を実施。

- ・ 以下の機能を有するアプリケーションソフトを開発する。
  - ▶ 走行車両周辺の歩行者、自動車、二輪車など多数の障害物の認識
  - ▶ それぞれの障害物の動きの予測
  - ▶ それぞれの障害物の衝突危険度の判別
  - アプリケーションソフトを搭載した以下の性能を有するアプリケーションプロセッサを 開発する。
    - ▶ メモリスループット :80 GByte/s 以上
    - ▶ 単位消費電力当たり演算性能 :1,000 GOPS/W 以上

GOPS (Giga Operations per Second)

▶ 検出処理時間:50 msec以下

研究開発項目③ プローブデータ処理プロセッサの開発

車両からのリアルタイム情報と過去の渋滞モデル等から個々の自動車に安全で効率的な運転支援情報を提供するハイエンドサーバシステムに搭載されるプロセッサ(※)を開発する。具体的には、2020年度頃の実用化を目指し、テレマティクス向けサーバシステムが扱うエクサバイト規模の情報をリアルタイムで処理する低消費電力プロセッサ技術を開発する。

(※)本事業では、回路、システム、設計技術、組立技術を重点的な対象とし、専ら新材料、 新デバイス構造、新プロセスの開発を目的とするものは対象としない。

【中間目標】(2015年度末)

大容量データを高速かつ低消費電力で処理するプロセッサの要素技術を開発し、最終目標達成に必要な技術的見通しを明確にする。

【最終目標】(2017年度末)

・ 以下の性能を有する高性能で低消費電力のプロセッサを開発する。

| ▶ 単位消費電力当たり演算性能 : 3 Gflops | s/W | 以上 |
|----------------------------|-----|----|
|----------------------------|-----|----|

- ▶ ピーク演算性能 : 1 Tflops 以上
- ▶ メモリスループット : 0.3 Byte per flop 以上

flops (floating-point operations per second)

NED0 は、これらの研究開発項目において、個別に設定した中間目標および最終目標性能の確認 を最長 2017 年度までに達成すべき目標として設定し、プロジェクトの目標としている。

### 2. 事業の計画内容

#### 2.1 研究開発の内容

本プロジェクトでは、3件の研究開発項目を実施する。それぞれの研究開発項目について、以下 で説明する。

2.1.1 研究開発項目① 車載用障害物センシングデバイスの開発

[委託事業、助成事業(助成率:1/2以下)※]

※産官の複数事業者が互いのノウハウ等を持ちより協調して実施する基盤的内容 について委託事業として実施し、それ以外の場合は助成事業(助成率1/2以下) として実施する。

担当: デンソー株式会社

ラピスセミコンダクタ株式会社

国立研究開発法人産業技術総合研究所

2.1.1.1 研究開発項目の概要

本研究開発項目では、渋滞緩和、交通事故低減に寄与し、安全運転支援を実現するためのセ ンシングデバイスとして、車載用測距センサを開発する。測距センサには、主にミリ波方式、 ステレオカメラ方式、レーザレーダー方式があり、それぞれに長所・短所を併せ持ち、研究課 題を抱えている。本事業では従来の約1000倍の空間分解能を持ち、昼夜問わず遠距離の歩行 者・車両を検知(測距)できる測距センサの開発を行う。今回はレーザレーダー方式を当面の開 発対象とし、当該特性を実現するために受光素子の感度向上と距離精度の向上を目指す。

感度向上は、高感度受光素子の採用と、受光素子の実効面積拡大(受光素子と信号処理回路 の分離)により実現を目指す。距離精度の向上は、受光素子と信号処理回路を三次元的に実装 して配線長を最短かつ等長とすることで、信号の遅延時間を最小かつ均等化することにより実 現を目指す。高感度な受光素子の実現に不可欠となる三次元実装技術は、これまでも多くの研 究開発事例が報告されているものの、実用化量産化に向けた技術課題の大きさから実用化は一 部のアプリケーションに留まっている。

以上より、本研究開発項目では、車載用測距センサを実現するため、以下の技術課題の解決 を目指す。

課題1 10000 画素以上の空間分解能を持つ測距センサデバイス・回路技術の開発

課題 2 三次元積層 IC を設計するための設計環境の構築

課題3 三次元実装を実現するプロセス技術の開発

課題4 三次元実装の検査方法/評価方法の開発

課題5 測距センサの小型化を実現するモジュール技術の開発(助成事業)

8

2.1.1.2 研究開発項目の具体的内容 [())内は開発サブテーマ No.]

2.1.1.2-1 課題1:測距センサデバイス・回路技術(①-1)

主担当:株式会社デンソー 株式会社豊田中央研究所(再委託) 測距センサ回路技術 測距センサデバイス技術

本研究では、市販されている測距センサが遠方の人など自動車より小さい物体を検出できる ように、空間分解能を市販品の約1000倍以上向上することを目的とする。具体的には、市販 品の空間分解能は10画素程度であるが、10000画素以上を有する測距センサを目指す。最終的 には、10000個以上の測距センサデバイスと、それぞれの測距センサデバイスからの出力を読 み取り、出射から受光までの時間(TOF; Time Of Flight)を算出する測距センサ回路、計測さ れた TOF から高 SN 比で距離を計算する信号処理 LSI からなる三次元実装受光チップ実現の目 処付けをする。また、高速・高精度で並列特性を有する読出し回路および時間計測回路に加え、 測距センサの検知率を高めるデータ処理方式や並列化処理による高スループットなデジタル信 号処理回路を開発する。

2.1.1.2-2 課題2:三次元統合設計環境の開発(①-2)

| 主担当: | 株式会社デンソー     | 統合設計環境の開発       |
|------|--------------|-----------------|
|      | 株式会社図研(再委託)  | 統合設計プラットフォーム構築) |
| 副担当: | 国立研究開発法人産業技術 | <b></b>         |

三次元半導体の特長を最大限に引き出して、高性能・高信頼性かつ低コストなセンサデバイスを実現するために必要な、IC 設計からモジュール全体の実装設計までをカバーする統合設計 環境を構築する。

本研究では、三次元半導体構造モデリング技術、ツール間 I/F、TSV シミュレーションモデ ル、三次元向け電源線/信号線解析技術などの要素技術を開発し、IC 設計、積層チップ設計、 解析を統合した設計環境を構築する。また、開発技術を製品設計につなげるため、既存の設計 インフラをベースに、三次元半導体特有の設計技術やモデルを加え、全体設計フローと統合設 計環境フレームワークを構築する。

2.1.1.2-3-1 課題 3-1:TSV プロセスインテグレーション技術の開発(①-3)

主担当: ラピスセミコンダクタ株式会社

副担当: 株式会社デンソー、国立研究開発法人産業技術総合研究所

本事業の研究課題である車載用測距センサの距離性能を向上させる技術は、各画素からの信 号を遅延時間なく伝達するために、各画素から信号を受ける信号処理 LSI までの物理的な配線 を等長配線とする技術が必要である。本研究では、1 チップあたり 2 万個以上の TSV を有し、 かつ車載信頼性を有する TSV 構造・形成プロセス技術開発を行うのと同時に、プロセス開発全体を効率化し、実用化へ向けた開発を行う。また、プロセス確立のために、TSV 内への金属充填プロセス開発用金属充填装置および洗浄装置等の導入を図る。

2.1.1.2-3-2 課題 3-2:印刷 TSV 技術の開発(①-4)

主担当: ラピスセミコンダクタ株式会社、住友精密工業株式会社(再委託)

副担当: 株式会社デンソー、国立研究開発法人産業技術総合研究所

本研究では、TSV 形成処理工程を大幅に短縮・改善するために、TSV 形状に対して適用範囲の広い TSV 用金属充填技術と絶縁層形成技術の開発を行う。

TSV 用金属充填技術の開発としては、流動性の金属材料を真空環境下でウェハ上に導入し、 加圧機構等によって TSV に充填したのちに固化させる技術およびそのプロセス加工装置の開発 を行う。また、TSV 用絶縁層形成技術の開発としては、絶縁材料をウェハ上にあけられたリン グ状他の溝の中に充填した後に焼成することにより、短時間でウェハ全面に TSV 用絶縁層を形 成する技術およびそのプロセス加工装置の開発を行う。

2.1.1.2-3-3 課題 3-3:印刷等によるマイクロバンプ形成技術・反り対策技術の開発(①-5)
 主担当: ラピスセミコンダクタ株式会社、株式会社デンソー(再委託)

副担当: 国立研究開発法人產業技術総合研究所

本研究では、印刷法等による新しいバンプ形成プロセスを開発し、従来のめっきによるバン プ形成のプロセスよりも、プロセス時間の低減を実現する。最終的なバンプ径は 10µm 以下を 目標とし、それに対応する関連技術の開発を行う。

2.1.1.2-3-4 課題 3-4: 低応力積層/接続技術の開発(①-6)

主担当: ラピスセミコンダクタ株式会社、株式会社デンソー(再委託)

副担当: 国立研究開発法人産業技術総合研究所

測距誤差を小さくし、測距センサの距離性能を向上させるためには、測距センサチップと信 号処理チップを上下に配置し、各画素からの信号を TSV と接続バンプを介して縦方向に結線す る方法が理想であるため、車載信頼性を満足させる積層/接続技術を開発する。本研究では、 車載信頼性を有する 1 チップあたり 1 万個以上の接続バンプを持つ積層/接続技術を開発する。 2.1.1.2-3-5 課題 3-5:センシングデバイス、三次元積層技術に関する動向調査

## 主担当:株式会社デンソー、ラピスセミコンダクタ株式会社、 国立研究開発法人産業技術総合研究所

本開発を推進するに当たり、センシングデバイス、三次元実装技術等に関する市場動向・業 界の技術動向を常に調査し、開発方針、目標の妥当性等について把握する。また下記学会等に 必要に応じて参加し、情報収集もしくは各研究成果の発表・議論を行い、適宜研究内容へ反映 させる。

(関連学会)

IEEE Electronic Components and Technology Conference (ECTC) IEEE International 3D Systems Integration Conference (3DIC) IEEE International Solid-State Circuits Conference (ISSCC)

- 2.1.1.2-4-1 課題 4-1:三次元実装検査技術の開発(①-7)
  - 主担当: ラピスセミコンダクタ株式会社、

ルネサスエレクトロニクス(再委託)

副担当: 株式会社デンソー、国立研究開発法人産業技術総合研究所、

三次元積層技術を実用化する上で、量産工程での積層構造に対する検査技術の確保が不可欠 である。本研究では、電気的な評価技術として、20µm ピッチ/φ5µm以下のマイクロバンプを 直接検知するための新プローブ材料の開発、プローブ異物洗浄技術、および表面酸化膜除去技 術(微小スクラブ機構)の開発を行う。更に、非破壊測定技術として、X線や発熱解析手法等に よる高分解能の不良部非破壊探傷・不良解析技術を開発する。

- 2.1.1.2-4-2 課題 4-2:三次元実装評価技術の開発(①-8)
  - 主担当: 国立研究開発法人産業技術総合研究所
  - 副担当: ラピスセミコンダクタ株式会社、株式会社デンソー

本研究では、三次元実装技術を車載センサシステムに応用するにあたり、設計基板技術として重要な項目となる、TSV 技術および超多ピン接続の積層実装システムに対応した電気・熱・応力評価技術を開発する。

第一として、電気設計・計測評価技術としては、当該三次元実装技術上、不可欠な電源安定 化技術に対応する電源評価技術の開発を行う。具体的にはシステム系における電源ネットワー クインピーダンスが 10GHz で 1 Ω以下を達成できるデカップリングキャパシタ内蔵インター ポーザ等の電源安定化技術およびその評価技術を開発し、三次元 LSI 積層実装システム全体で 車載センサシステムに対応する 100 GB/s~1 TB/s 程度の高速動作の安定化を目指す。 第二として、車載センサシステムで重要となる、放熱・冷却対応設計技術および評価技術を 開発する。具体的には三次元積層実装 LSI上でトランジスタ動作時に発生する局所熱(ホット スポット)の解析・計測評価技術を開発する。さらに、三次元積層実装 LSI内から外への放熱 経路の解析・計測技術も開発する。

第三として、新規 TSV および微細超多ピン接続による積層構造の不良評価技術を開発し、信 頼性の高いプロセス工程を実現する。三次元実装時における微細な TSV およびバンプ接続部で は熱・応力による変形が無視できない事から、微小構造体における熱・応力の連成解析技術の 開発を行う。

2.1.1.2-5 課題 5:測距センサモジュールの開発[助成事業(助成率:1/2以下)](①-助成) 主担当: 株式会社デンソー

測距センサの原理は、レーザダイオード(LD)から出射されたパルス光が物体に当たって 戻ってきた光をフォトダイオードで受光し、出射から受光までの時間を計測する。本開発では、 高出力LD、電子スキャナ、委託事業(①-1)の成果として試作した大規模アレー受光IC、受発 光レンズ、同期制御マイコンボードから成る一体型測距センサモジュールを試作し、動作検証 を実施して、システムとして最終目標(20m以上先までの障害物の位置と距離をリアルタイムに 測定)の達成を確認する。また、車載環境下で上記のセンシング特性を有し、バックミラー裏 やバンパー等限られたスペースに搭載できるデバイスの小型化技術を開発する。 2.1.2 研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発 「助成事業(助成率:1/2以下)〕

担当:ルネサスエレクトロニクス株式会社

クラリオン株式会社

#### ※本研究開発項目は、2015年度で最終目標を達成見込のため前倒し事後評価とする。

2.1.2.1. 研究開発項目の概要

本研究開発項目では、センシングデバイスからの大量のデータを高速かつ低消費電力で処理 できる新たなアーキテクチャを搭載した車載用のプロセッサを開発する。

更に開発したプロセッサをプラットフォームとして、より多くの車両や歩行者等の障害物の 動きを予測し、その衝突の危険度を判別するアプリケーションソフトを開発する。

- 2.1.2.2. 研究開発項目の具体的内容 [())内は開発サブテーマ No.]
- 2.1.2.2-1 画像意味理解プロセッサプラットフォーム技術の開発(2-1)

担当:ルネサスエレクトロニクス株式会社

次世代 ADAS の画像意味理解機能を実現するために必要なプロセッサの性能は、現世代 ADAS (=100GOPS/W)の場合と比べ、1桁以上高い(=1000GOPS/W)ものになると予想されている。 しかしながら、これまでのプロセスの微細化によって得られた電力性能比の目覚ましい向上は 頭打ちしており、今後さらに微細化が進んだとしても、電力性能比の向上は多く望めない状態 に直面している。また、温度依存性の高い車載環境では元々許容される電力上限が低いため、 多くの現世代 ADAS では、高周波数化のアプローチよりも優れた電力性能比が期待できる並列 処理のアプローチ、すなわちマルチ〜メニーコアという切り札が既に利用されてしまっている ため、さらなる電力性能比向上のハードルは非常に高い。そうした中、次世代 ADAS が要求す る優れた電力性能比の実現に向けた課題は、下記2点にまとめられる。

- 課題1:プロセスの微細化だけでは実現できない、現状のメニーコアよりも優れた電力 性能比を持つプロセッサをいかに実現していくか。
- 課題2:ますます複雑化そして高度が進む次世代 ADAS 向けソフトウェアを効率よく開発で きるようにするため、既に現世代 ADAS でも問題が顕在化してきている、多数存在 するコアを有効に使いこなして性能を引き出すのが困難という、メニーコアが持 つ本質的な課題をどう抜本的に解決していくか。

本研究開発では、以下に示す2種類の技術を開発することを通じて、これらの課題を解決する。

課題1:プロセッサによる処理は、「命令を届ける」、「データを届ける」、 「データを演算する」の3つの作業の大きく分けられる中で、各作業に向けた回路 を、画像意味理解処理が有する特徴にそれぞれ特化して設計する、「用意周到型 アーキテクチャ」技術の開発

課題2:メニーコアの性能を最大限引き出せない要因である、データを準備するための コード(転送コード)、並びに演算を行うためのコード(演算コード)が混然一体と なって記載される従来のプログラミング言語と異なり、転送コードと演算コードと を独立に記述する形に改めたプログラミングフレームワーク(AC-FW: Automated Chaining Frame Work)を開発する。

2.1.2.2-1-1 画像意味理解プロセッサ技術(2)-1-1)

1000 GOPS/Wの電力性能比と、画像意味理解アルゴリズムの詳細まで記述可能な汎用なプロ グラマビリティの実現を両立した、画像意味理解プロセッサ技術を開発する。

メニーコア型プロセッサにおける「命令を届ける」、「データを届ける」、そして「データ を演算する」のそれぞれについて、画像意味理解処理に固有の特性を導入した「用意周到型 アーキテクチャ」を開発することで、プログラマビリティと高い電力性能比の両立を実現する。

2.1.2.2-1-2 画像意味理解プロセッサに向けたソフトウェア開発環境技術(②-1-2)

本項目では以下の特徴を有する、画像認識において世界初のプログラミングフレームワーク を開発する。

- ・プロセッサの専門知識を有しないアルゴリズム開発者であっても、用意周到
   型アーキテクチャに基づく画像意味理解プロセッサのピーク性能を容易に引き
   出せる。
- ・異なるプロセッサアーキテクチャ間でも性能可搬性を提供する。
- ・世界標準のオープン仕様に準拠し、プログラマ人口を確保できる。

転送コードと演算コードとを独立に記述する形に改めたプログラミングフレームワーク(AC-FW: Automated Chaining Framework)」を開発することで、用意周到型アーキテクチャに基づ く画像意味理解プロセッサの性能をより簡単に引き出せ、かつ、性能可搬性も備えたソフト ウェア開発環境を実現する。

異種アーキテクチャ間で性能可搬性を提供するプログラミングフレームワークを用意周到型 プロセッサ用に実現する C コンパイラ、ランタイムライブラリの実現と、上記プログラミング フレームワークを標準化団体 Khronos において OpenVX として採用獲得を目指す。

2.1.2.2-1-3 前方監視用画像意味理解アプリケーションの実時間動作実証(2-1-3)

本項目では、前方監視用画像意味理解アプリケーションソフトウェアのコアを、本事業で開 発する画像意味理解プロセッサ技術向けに実装を行う。更に画像意味理解プロセッサ技術の評 価システムを用いて、実装したアプリケーションソフトウェアのコアの評価を行い、システム が要求する性能で動作することを検証する。 2.1.2.2-1-4 画像意味理解リファレンスデータ取得システムの設計(2)-1-4)

異なる画像意味理解アプリケーションの開発に共通で使用できる映像リファレンスデータを 取得する、画像意味理解リファレンスデータ取得システムを設計する。

画像意味理解アプリケーションの開発では、

- ・危険検知レベルの目標設定
- ・アルゴリズム選定とアルゴリズム開発(辞書開発)
- ・ソフトウェアの性能評価
- ・危険検知レベルの評価

の各段階において、画像データならびに測距センサデータなどの関連データが不可欠であり、 車両周辺監視画像意味理解および前方監視画像意味理解で共通に利用できる映像リファレンス データを取得することが重要となる。

そこで、映像リファレンスデータ取得システムをテストベッドで検証を行いつつ設計する。

2.1.2.2-2 車両周辺監視用画像意味理解アプリケーションソフトウェア技術の開発(②-2) 担当:クラリオン株式会社

本開発項目では、交差点右左折などでの安全運転を支援するため、車両周囲の広い範囲で歩 行者等の移動物体を検知し、その危険度を判断する、画像意味理解アプリケーションプロセッ サ用のアプリケーションソフトウェア技術を開発する。

具体的には、複数の広角カメラを車両に搭載し、車両全周囲の画像を取得する。取得した画 像から画像意味理解アプリケーションプロセッサを通じて歩行者等をリアルタイムに検出し、 更にその位置や移動方向に関する情報を含む空間マップを作成して衝突の危険性を判定するこ とを特徴とする画像意味理解を実現する。図Ⅱ-2.1.2-1に本手法の処理の流れを示す。



図Ⅱ-2.1.2-1 車両周辺監視用アプリケーションソフトウェア処理の流れ

以上の一連の流れにより、複数カメラ画像から自車周辺の移動物体を検出し、警報を発する ことができる。

#### 2.1.3 研究開発項目③ プローブデータ処理プロセッサの開発

[助成事業(助成率:1/2以下)]

担当:富士通株式会社

### 2.1.3.1. 研究開発項目の概要

本開発項目では、2021 年度頃の市場投入を目指し、多くの車から収集した情報を分析する サーバシステムにて使用されるプローブデータ処理プロセッサ(図II.2.1.3-1)の開発を行う。 具体的には以下の性能を有するプロセッサ開発を最終目標とする。

[最終目標]

- ・単位消費電力当たり演算性能 : 3 Gflops/₩ 以上
- ・ピーク演算性能 : 1Tflops 以上
- ・メモリスループット : 0.3 Byte per flop 以上

Flops (floating-point operations per second)



図Ⅱ-2.1.3-1 プローブデータ処理プロセッサ

上記の目標を達成するプローブデータ処理プロセッサを実現するためには、プロセッサ単体 の高性能化と低消費電力化が必要である。高性能化のためには回路規模の拡大が必要であるが、 従来の LSI では微細化のテクノロジーが進んでも、チップサイズの製造限界により回路規模は 限定されてしまう。

今回開発を目指すプロセッサ性能の実現には、これまで以上に高集積化する必要がある。その ための手段として 2.5 次元実装(図Ⅱ.2.1.3-2)や、チップに形成した Si 貫通ビア(TSV: Through Silicon Via)を用いて縦積みする三次元実層(図Ⅱ.2.1.3-3)が挙げられる。三次元実 層は、2.5 次元実装より配線長を短くして高速化を図れるほか、信号伝送での電力損失を少な くできる。すなわち、チップあたりの消費電力を下げることができるというメリットがあり、 本プロジェクトで開発する高性能低消費電力プロセッサの実現には必須の技術である。



しかし、現在実用化されているか又は実用化に近付いている三次元実装技術は、主にモバイ ル向けチップの小型高集積化に適した方向の技術であって、高性能プロセッサに三次元実装技 術を適用するためには従来と異なる方向の技術が必要となる。すなわち、高性能プロセッサは モバイル向けチップと比較すると、①消費電力が大きいため大電流の供給を必要とする、②消 費電力が大きいため高性能な冷却を必要とする、③積層チップ間および積層チップ外部とやり 取りするデータ量が多いため多数信号ピンでの高速な伝送を必要とする、④チップ面積が大き いため積層に際して位置精度や応力などの機械的な問題がある、という特徴があり、これらの 特徴をカバーできる技術を新たに開発することが必要である。従って、本研究開発では、「三 次元プロセッサ向け大電流供給技術・高速伝送技術の研究開発」(上記①③の解決)、「三次元 プロセッサ向け大面積チップ積層技術・高性能冷却技術の研究開発」(上記②④の解決)、およ びそれらの技術を用いた「三次元プロセッサの設計開発・性能予測」を目標課題として研究開 発を行う。

課題 1. 三次元プロセッサ向け大電流供給技術、高速伝送技術、バックサイド製造技術の研究 開発

開発目標とするプロセッサは、目標性能を達成した段階で 200~300W 程度の消費電力となる ことが見込まれる。2008 年度~2012 年度にて実施された NEDO プロジェクト「立体構造新機能 集積回路(ドリームチップ)技術開発」(以下、先行研究)においては、このような大電力を想定 した研究は実施されていない。このような大電力供給を三次元積層構造で実現するためには、 新たに、大電力供給に適したパッケージからチップへの電力供給経路となる TSV および TSV を 経由するチップ裏面の電源配線構造が必要となる。このため、TSV だけでなく、バックサイド (裏面)の設計技術や、設計した裏面構造を実現するウェハ処理技術が必要となる。また、大電 流対応の微小端子接合技術の開発も合わせて実施する必要がある。

更に高速信号の新たな伝送経路となる TSV 経由配線や大電力の電源供給 TSV 配線に対応した、 Signal Integrity(SI)、Power Integrity(PI)の解析、検証技術が必要となる。 課題 2. 三次元プロセッサ向け大面積チップ積層技術、高性能冷却技術の研究開発

三次元プロセッサ向け大面積チップ積層技術には、チップサイズ□20mm 以上、数万端子以上 の TSV を有するチップを積層するために過剰な力をかけることなく均一に接合する新たなプロ セス技術の確立が必要であり、そのチップ積層過程では下チップの発熱を上チップへ拡散でき る熱伝導性の良い封止材の選定とその封止材をチップ間に均一に充填するプロセス技術の確立 が必要である。また、パッケージ実装過程では大面積積層チップを搭載するために生じるパッ ケージ基板と積層チップ間の反りの抑制と、熱膨張係数差のために生じる膨張・収縮への耐久 性確保が必要である。高性能冷却技術には、消費電力が大きいプロセッサを冷却するため高性 能かつコンパクトな冷却構造の開発が必要となる。

課題 3. 三次元対応高性能プロセッサの開発

目標課題1,2で開発した三次元対応のための要素技術の取り込みや、三次元実装によって発 生するチップ分割に対応するため、フロアプランやプロセッサの基本仕様を作成が必要となる。 次に、その基本仕様等に基づき論理設計やレイアウト設計を行うにあたっては、面積、速度、 電力等の最適化が必須であり、それらを可能とする三次元実装設計環境が必要となる。また、 積層するチップ間の微小接合端子は、従来の端子に比べピッチが1/3以下であり、端子数が10 倍以上になることが想定され、この微小で多数の接合端子用のテストプローブは非常に高価だ けでなく、製造すらできない可能性がある。そこで従来の少ないピン数のプローブでもテスト 可能な三次元実装LSI向けのテスト手法が必要となる。

以上、まとめると以下のような課題となる(図Ⅱ.2.1.3-4)。

【課題リスト】

| 課題 1-1 | 三次元対応 SI/PI | 設計技術の開発 |
|--------|-------------|---------|
|        |             |         |

- 課題 1-2 バックサイド設計技術の開発
- 課題 1-3 バックサイドウェハ処理技術の開発
- 課題 1-4 大電流対応の微小端子接合技術の開発
- 課題 2-1 チップ積層プロセス技術の開発
- 課題 2-2 積層チップ(チップ積層された部品)のパッケージング技術・ 冷却技術の開発
- 課題 3-1 三次元対応高性能プロセッサの開発



図Ⅱ-2.1.3-4 開発課題

2.1.3.2. 研究開発項目の具体的内容 [())内は開発サブテーマ No.]

2.1.3.2-1-1 課題 1-1:三次元対応 SI/PI 設計技術の開発(③-1-1)

三次元積層構造モジュールの電力供給設計については、TSV を経由する電源配線に対し、 TSV を含めた配線の電気特性モデルを作成する技術、さらに電気特性モデルを解析することで TSV 挿入によるインピーダンスの上昇、電源電圧のDCドロップ、回路が電流を消費した時の 電圧変動等の Power Integrity を検証する技術を開発する。信号配線設計については、TSV を 経由するマルチレーン高速伝送に対し、TSV の周波数依存の挿入損失・反射損失およびクロス トークの影響等の Signal Integrity を評価する技術を開発する。 2.1.3.2-1-2 課題 1-2:バックサイド設計技術の開発(③-1-2)

大電流の供給と高速伝送を実現するため、高速信号の伝送に有利な微細な TSV を形成可能な ビアミドル TSV 方式を用いて、大電流が供給できる TSV の束ね配置を検討するなど、LSI の バックサイド(裏面)構造の設計技術を開発する。

2.1.3.2-1-3 課題 1-3:バックサイドウェハ処理技術の開発(③-1-3)

2.1.3.2-1-2 で検討した2層のバックサイド(裏面)電極構造を実現するための積層チップの 試作を通じた高信頼な TSV 裏面再配線プロセス技術を開発する。

2.1.3.2-1-4 課題 1-4: 大電流対応の微小端子接合技術の開発(③-1-4)

TSV を介して積層するチップの微小な端子を通して安定に大電流を供給するため、電流密度の 増加で生じるエレクトロマイグレーション耐性に優れた接続構造を開発する。

2.1.3.2-2-1 課題 2-1:チップ積層プロセス技術の開発(③-2-1)

上下に積層するチップは、どちらも□20mm 以上の大型サイズであり、特に下層に位置する チップは微細な TSV (直径 5~10µm) が数万個形成された厚み 50µm を想定しているが、チップの積 層工程で、薄化チップのハンドリングや積層時の反りストレスによるデバイスへのダメージが懸 念される。そこで、デバイスに与えるダメージを最小限に抑えデバイスに影響を与えない薄化 チップのハンドリング技術とチップ積層技術を開発する。

また、上下のチップ積層では、グリッドアレイ状に35~50µm ピッチ間隔で配置された数万端 子を高精度・高品質に接続する微細接合技術と、積層した20~40µmのチップ間隙に上下チップ の発熱を速やかに熱拡散させる高熱伝導特性を有した封止材料(アンダーフィル)をボイド無く高 品質に充填するために、高熱伝導 封止材料と高精度封止プロセス技術を開発する。

2.1.3.2-2-2 課題 2-2:積層チップのパッケージング技術・冷却技術の開発(③-2-2)

□20mm以上の積層チップとパッケージ基板との接合では、両者の反り抑制と熱膨張係数差に よる繰返し熱応力への耐久性確保が重要である。この要件を満たし、超高速差動伝送を実現する パッケージ基板の仕様を開発する。また、プロセッサを高密度に実装でき、プロセッサ間の近距 離接続が可能となるような、パッケージ基板サイズに近い投影面積を有し、かつチップから冷媒 までの伝熱経路の近い冷却構造を開発する。また、高効率な冷却循環システムを構築するために 熱輸送方式および放熱部を開発する。

2.1.3.2-3 課題3:三次元対応高性能プロセッサの開発(③-3)

まず、三次元実装に対応した設計の最適化を可能とする三次元実装設計環境を開発する。次 に、三次元実装によって変化するチップ分割等を考慮し、目標性能を満たすフロアプランとプロ セッサの基本仕様を開発する。更に、従来の少ないピン数のプローブでもテスト可能な三次元実 装 LSI 向けのテスト手法を開発する。そして、構築した設計環境のもとで策定した基本仕様に基 づき、論理設計、レイアウト設計を行い、三次元実装を使用した高性能プロセッを開発する。ま たプローブ処理プロセッサとしての確認のために、プローブ処理性能を含めた性能の検証をする。 2.1.4 研究開発スケジュール

以降に各研究開発項目の研究開発スケジュールを示す。

| 中步西日                                                                   | 2013 年度                               | 2014               | 年度                             | 2015              | 年度                    | 2016                                        | 年度                                        | 2017                                                                                                                                      | 年度                                                                    | 准步                                                                                                                               |
|------------------------------------------------------------------------|---------------------------------------|--------------------|--------------------------------|-------------------|-----------------------|---------------------------------------------|-------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|
| <u></u>                                                                | 下期                                    | 上期                 | 下期                             | 上期                | 下期                    | 上期                                          | 下期                                        | 上期                                                                                                                                        | 下期                                                                    | 佩ろ                                                                                                                               |
| <ol> <li>①-1:測距</li> <li>センサデバ</li> <li>イス・回路</li> <li>技術</li> </ol>   | 目標仕様第                                 | 受定<br>TEG 訂<br>FPG | 試作<br>→<br>A設計                 | プロ  <br>→検記       | 、試作<br>E              | IC テス<br>ンプル                                | 、トサ<br>設計                                 | IC テス<br>サンプ<br>試作→                                                                                                                       | ト<br>ル<br>検証                                                          | 担当:(株)<br>デンソー、<br>(株)豊田中<br>央研究所                                                                                                |
| <ol> <li>①-2:三次</li> <li>元統合設計</li> <li>環境の開発</li> </ol>               | 要素開                                   | 〕発 →               | 設計試                            | 行<br>TEG 試化       | 乍、I/F 開<br>評価、フ<br>設計 | 発<br><sup>°</sup> ロト開3<br>適用、ツ <sup>·</sup> | 産ール化                                      | 環境<br>型<br>リファ                                                                                                                            | ぞ備、<br>イン                                                             | 担当:(株)<br>デンソー、<br>(株)図研、<br>(国)産業技<br>術総合研究<br>所                                                                                |
| <ul> <li>①-3:TSV<br/>プロセスイ<br/>ンテグレー</li> <li>ション技術<br/>の開発</li> </ul> | プロセス                                  | 式立性評<br>プロセン<br>月  | 価<br>ベ TEG 言<br>民生レベ           | 平価<br>ル信頼性<br>課題打 |                       | ベル信頼<br>改 J                                 | 員性基礎 良条件抽 車載レ                             | 評価<br>出<br>×ル信頼                                                                                                                           | 性評価                                                                   | <ul> <li>担当:ラピ</li> <li>スマクタ</li> <li>(株)、(株)</li> <li>デンソー、</li> <li>住友精密工</li> <li>業(株)、</li> <li>(国)産研究</li> <li>所</li> </ul> |
| ①-4:印刷<br>TSV 技術の<br>開発                                                | <金属充均<br>初期成<br>立性確<br>認<br><絶縁層<br>列 | ■                  | セス開<br>の絞込<br>><br>機の製作<br>性確認 | 実作<br>材の          | 基本仕様<br>プロセス          | 実                                           | <ul> <li>         ・<br/>・<br/>・</li></ul> | 準備<br>離<br>で<br>の<br>率<br>実<br>備<br>け<br>術<br>率<br>で<br>本<br>、<br>よ<br>本<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、 | <ul> <li>決</li> <li>ア</li> <li>発に解</li> <li>単向決</li> <li>▲</li> </ul> | <ul> <li>担当:ラピ</li> <li>スセ</li> <li>スクタ</li> <li>(株)、(本)</li> <li>デンソー、</li> <li>(国)産研究</li> <li>所</li> </ul>                    |

研究開発項目① 車載用障害物センシングデバイスの開発(1/2)

研究開発項目① 車載用障害物センシングデバイスの開発(2/2)

|                                            | 2013 年度       | 2014                   | 年度             | 2015            | 年度                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 2016     | 年度             | 2017       | 年度       | /#* +*           |
|--------------------------------------------|---------------|------------------------|----------------|-----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|----------------|------------|----------|------------------|
| 美施項日                                       | 下期            | 上期                     | 下期             | 上期              | 下期                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 上期       | 下期             | 上期         | 下期       | 偏考               |
| ①-5 : 印刷<br>バンプ・反                          | <印刷ノ          | 「<br>ンプ><br>  初        | 1期試作           | 成立性             | 確認                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | )        |                |            |          | 担当 : ラピ<br>スセミコン |
| り対策技術の開発                                   |               | 124                    | 7717~117~117~1 | 安合、実            | ∎記<br>装評価                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |          |                |            |          | ダクタ<br>(株) (国)   |
| <ul><li>&gt; 101 ) □</li></ul>             | <tsv-></tsv-> | I<br>ヾンプー              | <br>体型>        | _               | $\rightarrow$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | プロ       | I<br>セス TEG    | 評価         |          | 産業技術総            |
|                                            |               |                        | 低コス            | マト化検:           | 討                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | │        |                | ▶          |          | 合研究所、            |
|                                            |               |                        | Т              | EG 試作、          | 評価                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |          |                | 車載レ<br>信頼性 | ベル<br>証価 | (株)デン            |
|                                            | <反り対          | 対策><br>┃               | т              | EG 試作、          | 評価                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |          |                |            |          | 9-               |
|                                            |               |                        |                |                 | •                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |          |                |            |          |                  |
| ①-6:低応                                     | 課題明確(         | ı<br>۲                 |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | 担当:(株)           |
| 力積層/接続                                     | <b>——</b>     | <br>  <br>             | <br>ママの確       | <u>+</u>        | 重載し                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | <br>ノベル信 | <br>頼性基礎       | <br>*評価    |          | デンソー、            |
| 技術の開発                                      | 一             |                        |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | フヒスセミ<br>コンダクタ   |
|                                            |               |                        | フロー            | ピス TEG          | 評1曲<br>▶                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |          | 車載レ^<br>       | <ル信頼(      | 生評価      | (株)、(国)          |
|                                            |               |                        |                | F               | PDK TEG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 評価       |                |            |          | 産業技術総            |
|                                            |               |                        |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | •        |                |            |          | 合研究              |
| <ol> <li>1)-7:三次</li> <li>二字壮玲木</li> </ol> | 目標仕様領         | 衰定                     |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | 担当:ラピ            |
| 元夫 表 使 宜<br>技 術 の 開 発                      |               | 20/40µm                | Pプロー           | ・ブ              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | メセミコン            |
|                                            |               | カード試                   | 作              |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | (株)、ルネ           |
|                                            | Ę             | 非破壊検                   | 查設備還           | 髩定              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | サスエレク            |
|                                            |               |                        | 20/            | /1011m D -      | <br>プローブ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |          |                |            |          | トロニクス            |
|                                            |               |                        | 20/<br>力-      | 40µm r<br>ード評価  | かい シント かいしん おおい かいしん かいしん かいしん ゆうしん ねかい かんしん ねかい ねかい かんしょう かんしょ かんしょ かんしょ かんしょう かんしょ かんしょ かんしょ かんしょ かんしょ かんしょ かんしょ かんしょ |          |                |            |          | (株)、(株)          |
|                                            |               |                        | 非確             | 波壞檢查            | 性能検討                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | Ē        |                |            |          | デンソー、            |
|                                            |               |                        | 21.            |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | (国)産業技           |
|                                            |               |                        |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | 術総合研究            |
| $(1)-8 \cdot = 1/r$                        |               |                        |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | 別<br>  担当・(国)    |
| ① 8 · 二伏<br>元宝装評価                          | 設計仕様第         | ♥定<br>┃                |                | 検証用             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | 産業技術総            |
| 技術の開発                                      | SI, PI 評      | 。<br><sup>应</sup> 価、熱的 | 解析、            | IEG 訊作          | =<br>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |          |                |            |          | 全研究所、            |
|                                            | 応力・素          | 、解析技                   | 術開発            |                 | 実測と角                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 解析       |                |            |          | (株)デン            |
|                                            |               |                        |                |                 | の検証                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 試合       | 乍テスト           | サンプル       | /        | ソー               |
|                                            |               |                        |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | ()))     | <u> 解</u> 析、 評 | 価          | <b></b>  |                  |
| ①-助成:測                                     | 日桓什样名         | <br>客定                 |                |                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |          |                |            |          | 担当:(株)           |
| 距センサモ                                      |               |                        |                | プロト             | <br>試作                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | テスト      | サン             | テスト        | サン       | デンソー             |
| ジュールの                                      |               | TEG                    | 試作             | ´ └ \<br>  → 椧証 | B≁V    **                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | ノル試      | 1F •           | プル評        | 価        |                  |
| 開発                                         |               |                        |                | 127 111         | <b>├</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 以尺       |                |            |          |                  |

## 研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

| 実施項目                                  | 2013 年度                          | 2014                 | 年度            | 2015                | 年度        | 備考             |
|---------------------------------------|----------------------------------|----------------------|---------------|---------------------|-----------|----------------|
| ②-1:画像                                | 下期                               | 上期                   | 下期            | 上期                  | 下期        | 担当:            |
| 意味理解プ                                 |                                  |                      |               |                     |           | ルネサスエ          |
| ロセッサブ                                 |                                  |                      |               |                     |           | レクトロニ          |
| ノ ツ トフォーム技                            |                                  |                      |               |                     |           | ク ^ (休)        |
| 術の開発                                  |                                  |                      |               |                     |           |                |
|                                       | アーキティ                            | ー<br>クチャ             |               |                     |           |                |
| ②-1-1:画                               | の設計                              |                      |               |                     |           |                |
| 像意味理解                                 | $  \longrightarrow_{\mathbb{R}}$ | TL 設計、               | 検証            | 評価ショ                | ステム       |                |
| フロビツリ                                 |                                  |                      |               | の開発                 | 172       |                |
|                                       |                                  |                      | •             | 林台初                 | †<br>⊽/≖≕ |                |
| _                                     |                                  |                      |               | 江阳时                 |           |                |
| ②-1-2:画                               | AC-FW の割                         | 」<br>S計              | I             |                     | I         |                |
| 像息味理解<br>プロセッサ                        | 基本 API                           | ライブラ                 | リの開発          | Ś.                  |           |                |
| に向けたソ                                 | コンバ                              | <br>ペラ闘 <sup>3</sup> | <br>発         |                     |           |                |
| フトウェア                                 | 拡張 A                             | PIライン                | "<br>ブラリの     | 開発                  |           |                |
| 開発環境技                                 |                                  |                      | $\rightarrow$ | マネーシ                | I<br>ジャの開 | I<br>発         |
|                                       |                                  |                      |               | 動作検討                | E         | I              |
| ②-1-3:前                               |                                  |                      |               |                     |           |                |
| 方監視用画                                 | アフリグ                             | ーション                 | /             |                     |           |                |
| 像意味理解                                 |                                  |                      |               | 証価シス                | <br>ステム   |                |
| アプリケー                                 | アプリク                             | 」<br>ケーショ            | レ<br>ン検討      | 実装                  | () 21     |                |
| <ul><li>ンヨンの美</li><li>時間動作室</li></ul> |                                  |                      | ► ►           |                     |           |                |
| 証                                     |                                  |                      |               | 期作确<br><u> </u> 松能到 | 芝<br>価    |                |
|                                       |                                  |                      |               | 17.401              |           |                |
| ②-1-4:画                               | テストベ                             | ッド                   |               |                     |           |                |
| 像意味埋解                                 | 開発                               | ر مجلم ملحان محل     | t.            |                     |           |                |
| スデータ取                                 |                                  | 局精度1<br>改善於1         | E<br>H        |                     |           |                |
| 得システム                                 |                                  | 以普供市                 | N<br>►        |                     |           |                |
| の設計                                   |                                  |                      |               |                     |           |                |
| ②-2:車両<br>国`刀駐担田                      | ロジック                             | ▪<br>基礎検討            | I             |                     |           | 担当:            |
| 问 <u>以</u> 監祝用<br>面像音味理               |                                  |                      | ף<br>זו⊎∎זע•  |                     |           | クラリオン<br>  (株) |
| 解アプリ                                  |                                  |                      | ♥囲発           |                     |           | 7 F 177        |
| ケーション                                 |                                  | 画像                   | 意味理解          | アプリ                 | 開発        |                |
| ソフトウェ                                 |                                  |                      |               |                     |           |                |
| ノ技術の開発                                |                                  |                      |               | 任有                  | E以香       |                |
|                                       |                                  |                      |               |                     |           |                |

研究開発項目③ プローブデータ処理プロセッサの開発

| 中均百日                                                                                                | 2013 年度              | 2014                        | 年度              | 2015                                      | 2015 年度        |              | 2016 年度      |           | 年度  | /#: <del>17</del> . |
|-----------------------------------------------------------------------------------------------------|----------------------|-----------------------------|-----------------|-------------------------------------------|----------------|--------------|--------------|-----------|-----|---------------------|
| 夫肔項日                                                                                                | 下期                   | 上期                          | 下期              | 上期                                        | 下期             | 上期           | 下期           | 上期        | 下期  | 佩考                  |
| <ul> <li>③-1-1:</li> <li>三次元対応</li> <li>SI/PI 設計</li> <li>技術の開発</li> </ul>                          | 解析手法<br>調査           | モデル<br>SI, PI f             | 作成<br>解析        | SI, PI 占                                  |                |              |              |           |     | 担当:<br>富士通(株)       |
| <ul> <li>③-1-2:</li> <li>バックサイ</li> <li>ド設計技術</li> <li>の開発</li> </ul>                               | 課題抽出                 | 構造領                         | 度定              | 設計ルー<br>策定                                | ールの            |              |              |           |     |                     |
| ③-1-3:<br>バックサイ<br>ドウェハ処<br>理技術の開                                                                   | 課題抽出                 | 評価技<br>確立                   | 術の<br>          | プロセ<br>最適化                                | スの             |              |              |           |     |                     |
| 発<br>③-1-4:<br>大電流対応<br>の微小端子<br>接合技術の                                                              | 電流密度<br>耐性調査         | 構造領                         | <sup>丧</sup> 定  | 電流密<br>耐性確<br>プロセン                        | <br>変<br>ス検証   |              |              |           |     |                     |
| 開発<br>③-2-1:<br>チップ積層<br>プロセス技<br>術の開発                                                              | 方式検討<br>課題抽出<br>耐性調査 | 構造・<br>製造条件<br>課題抽出<br>耐性調査 | 才料・<br>‡評価<br>出 | 技術の <sup>*</sup><br>価と確                   | 詳細評<br>立       |              |              |           |     |                     |
| <ul> <li>③-2-2:</li> <li>積層チップ</li> <li>のパッケー</li> <li>ジング技</li> <li>術・冷却技</li> <li>術の開発</li> </ul> | 方式検討<br>課題抽出<br>耐性調査 | 試作製;<br>基本性的<br>課題抽出        | 告<br>能検証<br>出   | 技術の<br>価と確                                | 詳細評<br>立       |              |              |           |     |                     |
| <ul> <li>③-3:</li> <li>三次元対応<br/>高性能プロ<br/>セッサの開<br/>発</li> </ul>                                   |                      | 論理仕相<br>要素回题<br>性能見和        | <b></b><br>ま    | 論<br>理<br>設<br>テ<br>ス<br>ト<br>実<br>装<br>設 | '計<br>設計<br>'計 | 試作チッ<br>パッケ- | ップ製造<br>-ジ組立 | 試作5<br>評価 | チップ |                     |

## 2.1.5 開発予算

表Ⅱ-2.1.5-1に、本プロジェクトにおける開発予算の推移を示す。

## 表Ⅱ-2.1.5-1 開発予算の推移

[単位:百万円、下段はNEDO負担額]

| 研究開発                                    | 項目            | 2013年度<br>(H25)     | 2013年度<br>(H25) (H26) (H27) |                       | 2016年度<br>(H28)   | 2017年度<br>(H29)   | 合計                    |
|-----------------------------------------|---------------|---------------------|-----------------------------|-----------------------|-------------------|-------------------|-----------------------|
| ①車載用障害物                                 | 委託            | <b>566</b><br>566   | <b>1,384</b><br>1,384       | 1,228<br>1,228        | <b>618</b><br>618 | <b>605</b><br>605 | <b>4,664</b><br>4,664 |
| センシンクテハ<br>イスの開発                        | 助成<br>(1/2以下) | <b>31</b><br>16     | <b>40</b><br>20             | <b>40</b><br>20       | <b>20</b><br>10   | 10<br>5           | 111<br>56             |
| ②障害物検知・<br>危険認識アプリ<br>ケーションプロ<br>セッサの開発 | 助成<br>(1/2以下) | <b>222</b><br>111   | <b>414</b><br>207           | <b>233</b><br>116     | _                 | _                 | <b>1,071</b><br>536   |
| ③プローブデータ<br>処理プロセッサ<br>の開発              | 助成<br>(1/2以下) | <b>251</b><br>126   | 1,217<br>609                | <b>746</b><br>373     | <b>400</b><br>200 | 1 <b>79</b><br>89 | <b>2,251</b><br>1,126 |
|                                         | 委託            | 565                 | 1,384                       | 1,491                 | 618               | 605               | 4,664                 |
| 合計                                      | 助成            | <b>502</b><br>253   | 1,671<br>836                | 1,259<br>509          | <b>420</b><br>210 | 189<br>94         | 3,803<br>1,902        |
|                                         | 総予算           | <b>1,068</b><br>817 | <b>3,056</b><br>2,220       | <b>2,510</b><br>2,000 | 1,038<br>828      | <b>794</b><br>700 | <b>8,467</b><br>6,566 |

### 2.2 研究開発の実施体制

本プロジェクトは3つの研究開発項目が独立しているため、プロジェクトリーダーは置いていない。 研究開発項目①は関係する実施者が多いことから、株式会社デンソーの大倉勝徳氏(2013年11月~ 2015年12月)、川原伸章氏(2016年1月~2018年2月)をテーマリーダーとして、その下にサブ テーマリーダーを置いて研究開発を推進している。

共同実施先、再委託先を含めた体制は、図Ⅱ-2.2-1のとおりである。



図Ⅱ-2.2-1 本プロジェクトの研究開発実施体制
## 2.3 研究開発の運営管理

研究開発全体の管理・執行に責任を有する NED0 は、経済産業省および研究開発責任者と密接な関係 を維持しつつ、プログラムの目的および目標、並びに本研究開発の目的および目標に照らして適切な 運営管理を実施する。具体的には、年2回開催する NED0 主催のプロジェクト推進委員会ほか、実施者 主催の会議体への出席、本プロジェクト独自の進捗管理票(毎月1回提出)等のコミュニケーションを 通してプロジェクトの運営管理に NED0 の意思を反映させている。(表II-2.3-1)

| 会議名                 | 対象<br>開発項目 | 主催者  | 開催頻度         | 内容                                                                             |
|---------------------|------------|------|--------------|--------------------------------------------------------------------------------|
| プロジェクト推進委員会         | 123        | NEDO | 年2回程度<br>各項目 | <ul> <li>・進捗報告、確認</li> <li>・開発方針・推進計画の報告、確認</li> <li>・実用化、事業化に関する報告</li> </ul> |
| 技術推進委員会             | 13         | NEDO | 2017年3月      | ・外部有識者委員による、開発方針・推進計画、<br>開発進捗、実用化・事業化に関する確認                                   |
| 技術連絡会               | 123        | 実施者  | 年2回程度<br>各項目 | <ul> <li>・進捗報告、確認</li> <li>・開発方針・推進計画の報告、確認</li> </ul>                         |
| 横串WG<br>(知財運営委員会併催) | ①委託        | 実施者  | 月1回<br>各グループ | ・毎月の進捗共有、技術ディスカッション<br>・出願内容に関する報告、調整、アドバイス                                    |

表Ⅱ-2.3-1 研究開発の進捗管理

具体的な実施実績と今後の予定を図Ⅱ-2.3-1に示す。



図Ⅱ-2.3-1 進捗管理の実績と今後の予定

また、中間評価結果への対応として、外部有識者の意見を採り入れる場として 2017 年 3 月に技術推 進委員会を実施した。この委員会は、進捗状況を確認するとともに、事業の推進判断に資することを 目的として開催した。

【技術推進委員会】

- ・実施時期: 2017年3月2日(木)
- ・実施方法: 外部有識者による評価(表Ⅱ-2.3-2)
- ・事務局: NEDO IoT 推進部
- ・評価項目: 1)事業の位置づけ、研究開発マネジメント
  - 2) 研究開発成果、今後の計画
  - 3) 実用化·事業化計画

|     | 氏 名   | 所属            | 役 職 |
|-----|-------|---------------|-----|
| 委員長 | 天野 英晴 | 慶應義塾大学 情報工学科  | 教授  |
| 委員  | 鶴原 義郎 | オートインサイト株式会社  | 代表  |
| 委員  | 藤本 公三 | 大阪大学 大学院工学研究科 | 教授  |
| 委員  | 向林 隆  | 株式会社アイティーファーム | 取締役 |

表Ⅱ-2.3-2 技術推進委員会外部有識者委員

## 2.4 研究開発成果の実用化・事業化に向けたマネジメントの妥当性

研究成果の実用化・事業化については、年に2回実施しているプロジェクト推進委員会の中で、各 テーマにおける実施者の実用化・事業化に向けた取り組みの確認、議論を行うこととし、2014年度2 回目のプロジェクト推進委員会(2015年1月~2月実施)より運用を開始した。また、中間評価結果 を踏まえ、2016年度以降は、プロジェクト推進委員会の一環として実用化・事業化に向けたヒアリン グに重点を置いた実用化推進会議を数多く開催するとともに、技術推進委員会において外部有識者委 員からの提言をいただくなど、実施者の実用化・事業化計画のブラッシュアップを実施した(図II-2.3-1参照)。

一方、知財マネジメントに関しては、図Ⅱ-2.4-1に示すように、複数の実施者が参画している開発 項目①の委託テーマにおいては、知財等合意書にて実施者間の運用ルールを規定するとともに、当該 合意書に基づく知財運営委員会を立ち上げて、本プロジェクトの研究開発活動で出てきた知的財産の 運営を行っている。



図Ⅱ-2.4-1 本プロジェクトの知財マネジメント推進体制

#### 3. 情勢変化への対応

研究開発項目①「車載用障害物センシングデバイスの開発」(委託・助成事業)

(1) 印刷 TSV 技術開発における材料開発の促進

印刷 TSV および接合用の材料開発は当初再委託先の材料を使って開発を進める計画であったが、その材料が目標とする特性を満たすことを確認出来なかった。この結果を受け、2014 年には幅広く候補 材料をスクリーニングして目標性能を発揮する最適材料の開発を進める計画に変更し、併せて実施体 制の一部を変更した。この変更により、材料スクリーニングのための工数が追加となったが、最適材 料を選定することができ、印刷 TSV 技術確立の目処を立てることができた。

(2) 開発促進財源の投入

2014 年度までの開発の進捗を踏まえ、解決すべき課題の対策を進めるため 2015 年 6 月に 263 百万 円の開発促進財源の投入を行った。具体的な内容は表 II-3-1 に示すとおりである。この開発促進財源 投入により必要な対策を実施することができ、その後の研究開発の着実な推進が可能となった。

(3) 開発状況の進展や市場の状況による最終目標達成時期の前倒し

また、開発のターゲットとしているレーザレーダ方式のセンサデバイス市場の開発競争の激化に対応して、早期実用化を進めることとした。検証を行った大規模アレイ測距デバイスで最終目標を上回る測距性能が得られていることから、委託事業の「①-1 測距センサデバイス・回路技術」とその成果をシステム化した「助成事業」を切り出して、早期の実用化・事業化の着手が妥当であると技術推進委員会の評価も得られたことから、当該テーマを半年前倒しして 2017 年 9 月で終了することとした。この変更により、早期に実用化ステージに移行することが可能となった。

研究開発項目②「障害物検知・危険認識アプリケーションプロセッサの開発」(助成事業)

(1) 開発状況の進展や市場の状況による最終目標達成時期の前倒し

市場競争の激化に対応して早期の実用化を進めることとした。チップ制作時間および性能検証の期間の短縮、性能検証手法の見直しにより、最終目標達成時期を2年前倒しし2015年度末に開発を完了することとした。これに伴い基本計画を変更し、また中間評価を前倒し事後評価に変更して実施した。この変更により、早期に実用化ステージに移行し、実用化、事業化を加速することができた。

研究開発項目③「プローブデータ処理用プロセッサの開発」(助成事業)

(1) 開発状況の進展による開発の効率化

2014 年度までの研究で、三次元実装 TEG、二次元実装開発結果、及び EDA ツールから抽出した課題 を解決することで、三次元実装プロセッサの試作時に発生する課題の解決、及び性能評価を可能とす る新たな開発手法を構築することができた。これに伴い、三次元実装プロセッサの性能評価を新手法 による性能実証に変更するとともに、性能評価の期間を確保し、評価項目を増やすことで信頼性の高 いプロセッサ技術を確立することとした。

この変更により、成果の有効性の早期実証、プローブデータ処理性能確認の追加、実用化時に使用 するプロセスノードへの展開が可能となった。

### 表Ⅱ-3-1 加速資金投入実績

【実施年月】2015年6月、【金額】合計263百万円
 開発項目①(委託事業)への資金投入
 (1)センサデバイスのノイズ発生メカニズムの究明とその対策の実施
 (2)印刷TSV用材料拡充の結果、当初の予定より多数の材料を評価する必要が生じたため

件名 対象研究開発細目 追加予算 成果·効果 実施内容 ・センサのノイズ発生原因究明と対策を目的とした ・ノイズ評価用TEGを用い 測距センサデバイス/ TEG試作およびその評価の実施 た評価を実施 50百万円 回路技術の開発 ・ノイズの影響等を設計シ ・三次元実装検討TEG試作へのリスク低減を目的 ミュレーションに反映。 とした、設計シミュレーションの改良 (1) ・車載環境下におけるノイズ等の影響を明確化し、 TEGを設計・試作・評価 三次元ICの統合設計 三次元IC試作時の車載信頼性確保を目的として し、特性パラメータを組み 90百万円 環境の開発 込んだTSV-PDKを開発。 PDK開発TEGの試作・評価による各種IC試作用 パラメータ抽出。 ・充填金属材料: ・幅広いTSV充填候補材料からの絞り込みを加速 13種→2種に絞り込み。 するとともに、印刷TSV技術開発を確実なものとす (2) 印刷TSV技術の開発 123百万円 ・絶縁層形成材料: るために、評価用TEGの設計/試作、TEGの充填 8種→2種に絞り込み。 加工、加工したTEGの評価を追加。 ・プロセス最適化実施。

## 4. 評価に関する事項

NED0 は、(1)事業の位置付け・必要性、(2)研究開発マネジメント、(3)研究開発成果、(4) 実用化、事業化に向けての見通しおよび取り組みの4つの評価項目について、外部有識者による評価 を行うこととしている。また、中間評価結果を踏まえて必要に応じて事業の加速・縮小・中止等、見 直しを迅速に行う、評価の時期については当該研究開発に係る技術動向・政策動向や当該研究開発の 進捗状況等に応じて事業実施を前倒しする等適宜見直すものとしている。

本プロジェクトは、2013年から5年間の事業であることから、中間評価を2015年度、事後評価を2018年度に実施することとした。

## 5. 中間評価結果への対応

Г

2015 年度の中間評価結果の指摘事項を受けて、以下に示す対応を行った。その結果、プロジェクトの最終目標を達成することができた。

|   | 指摘                                                                                                                                       | 対応                                                                                                                                                                                                                                                                  |
|---|------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1 | 開発マネジメントが従来の縦割り型の計<br>画遂行になっており、テーマが統一され<br>ている割には各研究開発項目の横のつな<br>がりが希薄である。本事業を効率的に進<br>めるための調整が必要である。必要に応<br>じて数値目標や体制の変更などがあって<br>もよい。 | <ul> <li>・複数の実施者が参画している研究開発項目①に関しては、テーマリーダーのデンソー、サブテーマリーダーのラピスセミコンダクタの下、月に1回程度の横串WGを活用した実施者間の情報交換を確実に行い、進捗管理を強化した。</li> <li>・事業全体に関しては、プロジェクト推進会議や実施者との個別ヒアリング等を活用し、実施計画や予算配分の見直しを行った(実施計画変更:2015年12月、2016年3月、8月、2017年3月)。</li> </ul>                               |
| 2 | 研究開発を前倒し終了する研究開発項目<br>については、実用化での事業目標達成へ<br>のフォローアップが必要である。                                                                              | ・前倒し終了した研究開発項目②(助成事業)は、企<br>業化状況報告書の提出により、毎年度、実用化・事業<br>化のフォローアップを実施し、早期の実用化を達成。                                                                                                                                                                                    |
| 3 | 目標設定がプロジェクト開始当時のもの<br>となっており、最終成果に向けて、適宜<br>目標設定を見直すことも必要である。                                                                            | ・2017年3月に外部有識者委員で構成された技術推進<br>委員会を開催し、最終成果に向けた進捗確認、実用化<br>計画、目標設定、プロジェクト推進の妥当性について<br>議論を行った。目標設定は変更せず、最終成果達成に<br>向けた優先度・重点化を定め、実施内容や予算計画の<br>見直しに反映した。<br>・また、目標を達成した成果の早期実用化に向け、<br>「①-助成 測距センサモジュールの開発」と「①-1<br>測距センサデバイス回路技術」について、半年前倒し<br>の 2017年9月で終了することとした。 |
| 4 | 技術の費用対効果、市場価格に対するコ<br>スト計算、市場競争評価が十分でなく、<br>成果の実用化・事業化に向けての課題が<br>残る。目標設定の項目や水準をもう少し<br>厳格に見直す必要がある。                                     | <ul> <li>・上述の技術推進員会で各実施者の実用化・事業化計<br/>画を併せて審議し、成果の実用化・事業化に向けた課<br/>題や提言をいただいた。</li> <li>・NED0と実施者間で定期的に実用化・事業化会議を開<br/>催し、技術推進委員会の提言内容も含め、実施者の計<br/>画のブラッシュアップを行った。</li> </ul>                                                                                      |

表Ⅱ-4-1 中間評価の主な指摘事項に対する対応

# Ⅲ. 研究開発成果について

## 1. 事業全体の成果

(1) 目標の達成状況と成果

本研究では、次世代スマートデバイスとして、3つの研究開発項目

研究開発項目① 車載用障害物センシングデバイスの開発

研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

研究開発項目③ プローブデータ処理プロセッサの開発

について、以下の研究開発項目を実施した。表Ⅲ-1 に各研究開発項目の成果と目標達成状況を示す。 いずれも最終目標を達成している。達成度は、◎大きく上回って達成、○達成、△達成見込み、×未 達として記載している。

| 開発項目         | 最終目標                    | 成果                      | 達成度 |
|--------------|-------------------------|-------------------------|-----|
| ①:車載用障害物     | 20m 以上先の車両や歩行者等多数の障     | 高感度・高画素の受光素子を開発し、       | 0   |
| センシングデバイ     | 害物の位置と距離を同時に測定できる       | 50m 以上先の車両や歩行者等多数の障害    |     |
| スの開発         | センシングデバイスを開発し、性能評       | 物の位置と距離を同時に測定できるセ       |     |
|              | 価を行う。                   | ンシングデバイスを開発した           |     |
| ①-1:測距センサ    | ・センサ IC(SPAD3000 画素+測距回 | ・センサ IC(SPAD3000 画素+測距回 | 0   |
| デバイス・回路技     | 路)を試作し性能評価              | 路)の試作及び性能評価完            |     |
| 術の開発         | ・信号処理 LSI を試作し、移動体検出    | ・信号処理 LSI の試作及び評価、移動    |     |
|              | のリアルタイム処理を実証            | 体検出のリアルタイム処理実証完         |     |
| ①-2:三次元統合    | ・三次元積層 IC の接続検証,解析モ     | ・統合設計ツールと PDK の開発、およ    | 0   |
| 設計環境の開発      | デル出力機能を有する統合設計環境        | び設計フロー構築により目標を達成        |     |
|              | 構築(データ取込み、検証、解析モ        | (データ取込み,検証,解析モデル        |     |
|              | デル1~2日@TSV:5万本,2チッ      | 24 時間@TSV:5 万本,2チップ積    |     |
|              | プ積層)                    | 層)                      |     |
| ①-3:TSV プロセ  | ・車載レベル信頼性の構造決定          | ・レギュラ及び ATI 構造で車載信頼性    | 0   |
| スインテグレー      | ・設計仕様策定                 | の確保が可能。さらに各構造の特徴        |     |
| ション技術の開発     |                         | から用途を明確にした。             |     |
|              |                         | ・TSV の設計仕様と製造プロセス仕様を    |     |
|              |                         | 策定した                    |     |
| ①-4:印刷 TSV 技 | ・溶融金属充填技術および装置の基盤       | ・溶融金属充填法及び絶縁材充填法の       | 0   |
| 術の開発         | 技術開発                    | 成立性を確認し、ボイドレス充填が        |     |
|              | ・絶縁材充填焼成技術および装置の基       | 可能な評価設備を開発した            |     |
|              | 盤技術開発                   |                         |     |
| ①-5:印刷等によ    | ・車載信頼性を担保するマイクロバン       | ・車載信頼性を確保し、さらに低コス       | 0   |
| るマイクロバンプ     | プ形成プロセスの構築              | トはんだ TSV/バンプ一体形成プロセ     |     |
| 形成技術・反り対     | ・技術仕様書策定                | スを開発。                   |     |
| 策技術の開発       |                         | ・技術仕様書策定完了。             |     |
| ①-6:低応力積層    | ・車載信頼性を担保する積層/接続技       | ・高精度アライメント技術にて、1万画      | 0   |
| /接続技術の開発     | 術の構築                    | 素レベルのバンプ接続を達成し、Ni       |     |
|              | ・技術仕様書策定                | ポスト構造で車載信頼性を確保。         |     |
|              |                         | ・技術仕様書策定完了。             |     |

## 表Ⅲ-1 事業全体の目標達成状況

| <ol> <li>①-7:三次元実装<br/>検査技術の開発<br/>(2015年度にて開<br/>発完了)</li> </ol> | <ul> <li>マイクロバンプ直接プロービング技術の確立</li> <li>三次元積層品の非破壊検査技術の確立</li> </ul> | <ul> <li>・20µm/40µm ピッチプローブによる直接<br/>プロービング技術を確立</li> <li>・X線 CT 検査装置による非破壊不良検<br/>査技術を確立(CT 検査手順書発行完<br/>了)</li> </ul> | 0 |
|-------------------------------------------------------------------|---------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|---|
| <ol> <li>①-8:三次元実装<br/>評価技術の開発</li> </ol>                         | <ul> <li>車載用三次元実装半導体の設計に向けた、低コスト化及び、高信頼性化の指針の確立</li> </ul>          | <ul> <li>構築した電気評価技術やTSVによる<br/>熱応力評価技術の実測と解析の比較<br/>検証を実施。</li> <li>信頼性評価結果からの設計指針策<br/>定。</li> </ul>                   | 0 |
| ①-助成:測距セ<br>ンサモジュールの<br>開発                                        | ・委託事業で開発した高画素・超高感<br>度の受光 IC を用いた、測距センサ<br>モジュールの開発                 | <ul> <li>・開発した受光 IC に、レーザダイオードの発光、MEMS スキャナの駆動を高精度に同期制御する回路を組み合わせたモジュールを開発し、50m 以上先の障害物検知性能を確認</li> </ul>               | O |

| 開発項目                         | 最終目標                    | 成果                                 | 達成度 |
|------------------------------|-------------------------|------------------------------------|-----|
| <ol> <li>②:障害物検・危</li> </ol> | ・アプリケーションソフトを搭載した       | 開発したアプリケーションプロセッサ                  | 0   |
| 険認識アプリケー                     | 以下の性能を有するアプリケーショ        | 性能                                 |     |
| ションプロセッサ                     | ンプロセッサを開発する。            | -メモリスループット:                        |     |
| の開発                          | -メモリスループット:             | 96 GByte/s $\geq$                  |     |
|                              | 80 GByte/s 以上           | <ul> <li>単位消費電力当たり演算性能:</li> </ul> |     |
|                              | -単位消費電力当たり演算性能:         | 1,900GOPS/W                        |     |
|                              | 1,000GOPS/W以上。          | -検出処理時間:50msec以下                   |     |
|                              | -検出処理時間:50msec以下。       |                                    |     |
|                              | ・以下の機能を有するアプリケーショ       | 開発した車両周囲監視用アプリケー                   |     |
|                              | ンソフトを開発する。              | ションソフトウェア                          |     |
|                              | -走行車両周辺の歩行者、自動車、        | ・歩行者等を検知する移動体検知                    |     |
|                              | 二輪車など多数の障害物の認識。         | ・車両等を検知する側方接近車検知                   |     |
|                              | -それぞれの障害物の動きの予測。        | ・障害物等を検知する静止立体物検知                  |     |
|                              | -それぞれの障害物の衝突危険度         | ・検知結果を元に車両周囲の状況を空                  |     |
|                              | の判別。                    | 間マップ化して衝突危険度判定を行                   |     |
|                              |                         | うロジックを開発                           |     |
| ②-1-1:画像意味                   | 画像意味理解プロセッサ技術がメモリ       | メモリスループット 96 GByte/s以上と            | 0   |
| 理解プロセッサ技                     | スループット:80 GByte/s 以上、単  | 単位消費電力当たりの演算性能                     |     |
| 術                            | 位消費電力当たり演算性能:           | 1,900GOPS/Wを達成した。開発したプロ            |     |
|                              | 1,000G0PS/W 以上、の性能を達成可能 | セッサ技術を実装した FPGA チップを含              |     |
|                              | であることを見積もるとともに、開発       | む評価システムを用いて、前方監視用                  |     |
|                              | した評価チップ上で、前方監視に加え       | と周辺監視用の画像意味理解アプリ                   |     |
|                              | 周辺監視用アプリケーションソフト        | ケーションソフトウェアの性能評価に                  |     |
|                              | ウェアが動作することを示し、用意周       | より、用意周到型アーキテクチャに基                  |     |
|                              | 到型アーキテクチャに基づく画像意味       | づく画像意味理解プロセッサの有効性                  |     |
|                              | 理解プロセッサの有効性を実証する。       | を実証した。                             |     |
| ②-1-2:画像意味                   | 用意周到型プロセッサに向けた AC-FW    | 用意周到型プロセッサに向けた AC-FW               | 0   |
| 理解プロセッサに                     | 対応ランタイムマネージャを開発する       | 対応ランタイムマネージャを開発する                  |     |
| 向けたソフトウェ                     | ことでその有効性を実証する。また、       | とともに、画像意味理解 API ライブラ               |     |
| ア開発環境技術                      | 画像意味理解 API ライブラリを、用意    | リを、用意周到型プロセッサの評価シ                  |     |
|                              | 周到型プロセッサの評価チップ上で動       | ステムで動作検証を行い、有効性を実                  |     |
|                              | 作検証を行い、その有効性を実証す        | 証した。本開発フレームワークの一部                  |     |
|                              | る。                      | 仕様が業界標準規格 OpenVX 1.0 に採用           |     |

|                                                                                        |                                                                                                                                             | された。                                                                                                                                                                    |   |
|----------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| <ul> <li>②-1-3:前方監視</li> <li>用画像意味理解ア</li> <li>プリケーションの</li> <li>実時間動作実証</li> </ul>    | 前方監視用画像意味理解アプリケー<br>ションを、本事業で開発する画像意味<br>理解プロセッサ向けに実装を行う。更<br>に画像意味理解プロセッサの評価チッ<br>プを搭載する評価ボードを用いて、実                                        | 前方監視用画像意味理解アプリケー<br>ションソフトウェアのコアを画像意味<br>理解プロセッサ向けに実装し、評価シ<br>ステムで動作解析し、実装したアプリ<br>ケーションが、システムが要求する性                                                                    | 0 |
|                                                                                        | 装したアプリケーションの評価を行<br>い、システムが要求する性能で動作す<br>ることを検証する。                                                                                          | 能で動作することを検証した。                                                                                                                                                          |   |
| <ul> <li>②-1-4:画像意味</li> <li>理解リファレンス</li> <li>データ取得システムの設計</li> </ul>                 | 開発したテストベッド評価に基づき、<br>高精度化するための課題と改善策をま<br>とめる。                                                                                              | 開発したテストベッドをもとに機器特<br>性を取得し、改善策について検討し、<br>精度を高める方法についてまとめ、改<br>善効果を確認した。                                                                                                | 0 |
| <ul> <li>②-2:車両周辺監</li> <li>視用画像意味理解</li> <li>アプリケーション</li> <li>ソフトウェア技術の開発</li> </ul> | 以下の機能を有するアプリケーション<br>ソフトを開発する。目標とする処理時<br>間は50msec以下。<br>・走行車両周辺の歩行者、自動車、<br>二輪車など多数の障害物の認識。<br>・それぞれの障害物の動きの予測。<br>・それぞれの障害物の衝突危険度の<br>判別。 | 車両周囲監視用アプリケーションソフ<br>トウェアを開発した。50msec以下の処<br>理時間を達成した。<br>・歩行者等を検知する移動体検知<br>・車両等を検知する側方接近車検知<br>・障害物等を検知する静止立体物検知<br>・検知結果を元に車両周囲の状況を空<br>間マップ化して衝突危険度判定を行<br>うロジックを開発 | 0 |

| 開発項目      | 最終目標                                         | 成果                                                   | 達成度 |
|-----------|----------------------------------------------|------------------------------------------------------|-----|
| ③プローブデータ  | ・以下の性能の高性能かつ低消費電                             | ・20nm プロセスで3次元積層を用い従来                                | 0   |
| 処理プロセッサの  | 力のプロセッサを開発する                                 | の 1.5 倍の 48 演算コアを実装し、2Ghz                            |     |
| 開発        | -電力あたり演算性能:3Gflops/W                         | 動作時に以下の性能を確認                                         |     |
|           | -ピーク演算性能: 1Tflops                            | -電力あたり演算性能: 4.9Gflops/W                              |     |
|           | -メモリスループット:0.3Byte/flop                      | -ピーク演算性能: 1.5TFlops                                  |     |
|           |                                              | -メモリスループット: 0.31Byte/flop                            |     |
| ③-1:三次元プロ | ・TSV 経由マルチレーン 25.8Gbps                       | ・TSV 経由マルチレーン 25.8Gbps ボード                           | 0   |
| セッサ向け大電流  | ボード内伝送検証。                                    | 内伝送を確認。                                              |     |
| 供給技術、高速伝  | ・300W 対応の電源供給網設計と大電                          | ・低インピーダンス電源供給網設計と大                                   |     |
| 送技術、バックサ  | 流対応積層構造仕様の策定。                                | 電流対応積層構造仕様を策定し、300W                                  |     |
| イド製造技術の研  | ・TSV バックサイドの量産実現性の確                          | 給電を確認。                                               |     |
| 究開発       | $\underline{\underline{\mathbf{M}}}_{\circ}$ | ・薄化大面積チップのバックサイド製造                                   |     |
|           |                                              | の高歩留りと安定性を確認。                                        |     |
| ③-2:三次元プロ | ・試作プロセッサ組立プロセスの選                             | <ul> <li>32×25mm<sup>2</sup>の大面積チップ積層技術を確</li> </ul> | 0   |
| セッサ向け大面積  | 定、および試作品の熱サイクル                               | 立。低熱膨張アンダーフィルを適用し                                    |     |
| チップ積層技術、  | (-55~125℃) 1000cycクリア。                       | て目標信頼性を確認。                                           |     |
| 高性能冷却技術の  | ・三次元積層プロセッサの発熱量                              | ・微細流路クーリングプレートで 60W/cm <sup>2</sup>                  |     |
| 研究開発      | 300W、発熱密度 50W/cm <sup>2</sup> を許容する          | 冷却を確認し、三次元積層プロセッサ                                    |     |
|           | 冷却構造開発。                                      | 熱解析モデルで 300W 冷却を検証。                                  |     |
| ③-3:三次元対応 | ③-1/2 で開発した技術を用いた大面                          | ・693mm <sup>2</sup> の世界最大の面積のダイを積層                   | 0   |
| 高性能プロセッサ  | 積の積層プロセッサ及びその評価シ                             | した積層プロセッサとその評価システ                                    |     |
| の設計開発、実証  | ステムを試作し、要素技術開発で想                             | ムを各2種試作完了し、プロセッサ等                                    |     |
| 確認        | 定した機能や信頼性が実現できたこ                             | の機能及び信頼性を確認。                                         |     |
|           | とを確認する。                                      |                                                      |     |

(2) 成果の普及

得られた成果をもとに、94件の学会等での発表や講演を行うとともに、33件の論文発表を行った。 報告会やワークショップ、展示会への出展も実施し、対外的な成果発信を行った。なお、学会や論文 発表において5件の受賞実績があり、研究開発成果に対して外部からの評価を獲得している。

|                   | 2013 | 2014 | 2015 | 2016 | 2017 | āt |
|-------------------|------|------|------|------|------|----|
| 論文<br>(査読有)       | 0    | 2    | 11   | 6    | 14   | 33 |
| 研究発表・講演等<br>(査読無) | 0    | 11   | 34   | 24   | 25   | 94 |
| 受賞実績              | 0    | 1    | 1    | 0    | 3    | 5  |
| 新聞・雑誌等<br>への掲載    | 0    | 0    | 0    | 5    | 2    | 7  |
| 報告会・<br>展示会等      | 0    | 0    | 3    | 2    | 0    | 5  |

表Ⅲ-2 成果の普及(論文発表等件数)

※2018年9月30日現在

(3) 知的財産権の確保に向けた取組

特許は152件出願し、うち62件を外国出願した。

また、研究開発項目①の中での薄チップのハンドリングに関連して得られた成果の標準化活動を行い、SEMI 規格が2件(696-1014、697-0116)制定された。

表Ⅲ-3 特許出願件数

|          | 2013 | 2014 | 2015 | 2016 | 2017 | 計    |
|----------|------|------|------|------|------|------|
| 特許出願     | 4    | 16   | 53   | 51   | 28   | 152  |
| (うち外国出願) | (0)  | (3)  | (11) | (31) | (17) | (62) |

※2018年9月30日現在

#### 2. 研究開発項目毎の成果

#### 2.1 研究開発項目① 車載用障害物センシングデバイスの開発

本研究開発項目は委託事業において (i)測距センサ回路技術・統合設計環境 (ii)TSV プロセ スインテグレーション (iii)三次元実装評価技術 の構成で、相互に連携を取って開発を進めた。 また助成事業として主に(i)の成果を用いてレーザレーダを仕立てて、性能確認を行った。

(i) 測距センサ回路技術・統合設計環境

現在量産される車載レーザレーダは10数m前方の車両を検出するが、自動運転の実現に 向けて、さらに小さい歩行者、路上落下物などを遠方まで検知することが必要となる。本プ ロジェクトでは、高感度・高画素の受光素子を開発し距離50mの歩行者を検知できる技術を 開発した。開発した受光ICは障害物までの距離データをリアルタイムに出力する機能を内 蔵し、現在自動運転の実証実験に使用される高価な高性能レーザレーダに匹敵する性能であ る。

さらに車載システムでの走行経路探索や衝突回避の判断処理を想定し、測距センサから出 力される距離データを時系列に処理し、移動体を追跡する信号処理 LSI を併せて開発した。

また LSI の回路・レイアウト情報、TSV 情報(構造・回路定数・物性値など)、パッケー ジ・ボード情報など統合的に取り扱う設計環境を開発した。既存の回路設計ツール、熱・応 力・電磁界などの専用解析ツールとも連携し、設計作業の自動化により大幅な効率化を実現 した。

(ii) TSV プロセスインテグレーション

低コストかつ車載信頼性を有する TSV 構造の実現をめざし ATI (Annular Trench Insulator)構造を採用し、導体部にハンダを充填する技術を開発し、金属充填・ATI 構造 TSV の実現に目途をつけ、TSV プロセスインテグレーション技術として完成させた。

TSV 形成に印刷技術を導入し、金属充填と絶縁層形成およびその製造装置に関する基盤技術を開発した。LSI 接続部のマイクロバンプと TSV の一体印刷形成が可能となり、工程の大幅短縮により従来のめっき方式に比べプロセス時間を約 30%削減することができた。

発生する応力の低減をねらい、TSV構造、バンプ形状および接合工程の最適化を進め、民 生機器・産業機器向け、さらに車載向け信頼性基準を確保できることを確認した。また低温 プロセスにより接合時間を短縮し、32%のコスト削減を確認した。

20µmピッチ/直径 5µmの微細ピッチ/微小サイズの TSV を検査するため、バンプ直接プロービング技術を確立した。また X線 CT 装置を用いた最先端の立体構造解析技術によって 基板-チップ間、チップ-チップ間の接続部、TSV 内部を非破壊検査できる手法を確立した。

(iii) 三次元実装評価技術

微小サイズの TSV を微細ピッチかつ超多ピンで接続する三次元積層技術を車載システムに 適用することを想定し、影響が懸念される電気特性・熱・応力等の評価技術を開発した。 電気特性評価では、5µm 径の TSV 及びバンプを含む構造に対応した PI(Power Integrity)・SI (Signal Integrity)解析・計測評価技術の構築を進め、TSV におけるノイズの影響について明らかに した。熱応力評価では、特に微細な TSV 形成による隣接素子への応力の影響を調べるため、顕微 レーザラマン分光測定装置による実測技術と構造解析による熱・応力の連成解析技術を開発した。 またエレクトロマイグレーション評価システムを立ち上げ信頼性評価を効率化し、TSV の材料・構造・ プロセス選定、開発の加速に大きく貢献した。

- (iv) 車載用障害物センシングデバイスの開発(助成)
  - 委託事業において試作評価した受光 IC にレーザ発光部,スキャン部を組み合わせてレー ザレーダの評価を行い,距離 50m の検知性能を確認した。レーザ光を用いる測距センサは、 自動運転の実現においてカメラ、ミリ波レーダとともに必要とされており、現在世界各地で 実施されている実証実験においても必ず搭載されているセンサである。そこで要求されるの は高画素で遠方まで検知可能な性能であるが、現在これを実現できているのは、計測器、軍 事などの特殊用途のセンサで、非常に高価かつ大型である。現在、車載用の高性能・小型・ 低コストのレーザレーダの実現をめざして、多数の車載部品および半導体メーカー、大学、 ベンチャーなどが活発に開発を推進している状況であり、本プロジェクトの活動により、高 感度受光素子を用いた高性能測距センサの実現目処を得たことは大きな成果であり、今後社 会実装に向けて開発を加速する。

各項目の詳細な成果は以下の通り。

2.1.1 測距センサデバイス・回路技術(①-1)

(主担当:株式会社デンソー 測距センサ回路技術)

(主担当:株式会社豊田中央研究所(再委託) 測距センサデバイス技術)

2.1.1.1 研究開発概要と実施計画

昨今、自動車メーカー・部品メーカー・ベンチャーなどで、自動運転の実現に向けて研究が活 発になっている。ここではカメラ、ミリ波レーダに加えてレーザレーダの重要性が強調されてい る。カメラは、高画素化が容易であるため空間分解能が高く、車両・歩行者・標識などの物体認 識に用いられるが、距離の離れた障害物の測距性能、夜間の使用などには限界がある。またミリ 波レーダは 200m 先の車両を検知することができるが、空間分解能が低いため障害物の位置につい て、たとえば自車レーンか隣接レーンかの区別には限界があり、小さい路上落下物などの検知に も適さない。これらの弱点を補うセンサとしてレーザレーダが注目されており、各社が実施する 自動運転の公道実験車には、計測器用途の高性能レーザレーダが搭載されている。レーザレーダ は、照射したレーザ光が障害物に反射して返ってくるまでの時間から距離を求めるもので、原理 的に高精度な測距が可能であり、レーザ光のビーム径を絞って縦横にスキャンすることで 50~ 100m 程度の範囲を高い空間分解能で昼夜を問わず測距可能である。ただし高性能ではあるものの 大型かつ高価であるため、自動運転の普及に向けて小型低価格が求められているが、技術課題が 大きく、現在安全運転支援の用途で量産されているレーザレーダは、10 数 m 前方の車両を数画素 で検知するレベルに留まっている。 また、レーザレーダにより検知した情報をもとに実際に自車の進路を決定するには、自車位置 を推定し、自車周辺の静止物/移動物を層別し、移動物を時系列で追跡しながらフリースペース (走行可能な経路)の有無を検知し、停止あるいは障害物を避けて進むなどをリアルタイムに判 断する必要がある。

このようなニーズを応えるべく、本プロジェクトでは従来の1000倍の空間分解能を持ち、昼夜 問わず遠距離の歩行者・車両などを検知(測距)できる測距センサと、その測距情報から自車位 置推定・移動体追跡をリアルタイムに行う信号処理LSIの開発を行う。

2.1.1.2 目標

1) 測距センサデバイス・回路(受光 IC)

現在量産されている車載用測距センサは 10 数 m 前方の車両を検出する機能を有するが、自 動運転の実現に向けて、さらに遠方の歩行者、路上落下物など車両より小さい障害物を検出す ることが望まれる。このためには検知距離を向上させるとともに、空間分解能を現量産品の 1000 倍以上に拡大し、数千~1 万画素程度とすることが必要となる。

本研究項目では、このような高性能測距センサモジュールの実現に必要な新規測距センサデ バイス・回路の技術獲得を目的にしており、本プロジェクト終了までに 3000 画素超の受光 IC を設計・評価し、基盤技術を確立することを目標とする。

2) 信号処理 LSI

実際の車載システムにおいては、数千~1 万画素程度を有する受光 IC の各画素から出力さ れる距離データを時系列に処理し、建物、標識などの静止物と走行車両、歩行者などの移動体 に分離し、移動体を追跡して走行経路探索や衝突回避の判断につなげる処理を行う必要がある。 本研究項目では、将来の自動運転車のニーズを鑑み、1 万画素のデータを 20fps の速度でリア ルタイムに処理する信号処理 LSI の実現を目標とする。

2.1.1.3 成果

1) 測距センサデバイス・回路(受光 IC)

1-1) 受光 IC の構成

図Ⅲ-2.1.1-1 に測距センサモジュールを示す。測距センサモジュールは、発光部から照射 したレーザパルス光の物体からの反射光を受光 IC で受光し、その受発光の時間差を計測し距 離に換算することにより測距を行う。



図Ⅲ-2.1.1-1 測距センサモジュール

図Ⅲ-2.1.1-2 に受光 IC の構成を示す。受光 IC は、SPAD と呼ばれる受光素子とその信号を 取り出す信号取出回路から成る測距センサデバイス、受発光の時間差を 1ns 以下の時間分解能 で計測するための時間カウンタ:TDC (Time to Digital Converter)、その時間差を距離に換 算する距離換算回路から構成される。



図Ⅲ-2.1.1-2 受光 IC の構成

1-2) 受光素子の選定

測距センサデバイスには赤外線レーザの受光素子として、一般的に PD (Photo Diode) もし くは APD (Avalanche Photo Diode)が採用されている。APD は 300V 程度の高い逆電圧を印加し て動作させるフォトダイオードで、内部増幅作用により感度が高められ応答も速い。この APD の逆電圧を降伏電圧以上に設定すると、さらに高い増倍率が得られる。このような状態で APD を動作させることをガイガーモードと呼び、単一フォトンの入射でも応答するので、Single Photon Avalanche Diode (SPAD) と呼ばれる。図Ⅲ-2.1.1-3 に SPAD と APD のレーザ発光に対 する反応波形を示す。APD は出力波形をアナログ信号処理する必要があるため、30ns 程度の幅 を持ったレーザ発光を必要とする。これに対し SPAD は、単一フォトンに反応できる高速・高 感度のデバイスであるため、短パルスのレーザ発光でもデジタル的なパルスを出力できる。 レーザ発光は眼に対する安全基準で発光エネルギーが制限されるが、SPAD を使用する場合、 発光パルス幅を短くすることができる分、発光強度を高くすることが可能となる。これにより 高い SN 比を確保することが可能となり、検知距離性能を伸ばすことにつながる。これは雨や 霧などの悪天候下においても、従来製品より高精度な検出が可能となり競争力の向上になる。



図III-2.1.1-3 SPAD と APD の比較

SPAD は 2000 年代に標準 CMOS プロセスにオプション工程を追加して製造されるようになり、 数 10µm サイズの SPAD を多数配列し、さらに時間計測から距離換算までの回路を同一チップ に集積することが可能となった。印加電圧が 20 数 V と低いことから、APD に比べて電源回路 も簡略化でき、小型化や低コスト化を期待できるようになってきた。本プロジェクトでは、こ の SPAD を選択し、受光感度の向上およびその出力信号を処理する後段回路の開発を進めるこ ととした。

1-3)開発の進め方

実際の受光 IC 開発は表Ⅲ-2.1.1-1 に示すように、3 段階に分けて進めた。まず平成 26 年度 は SPAD 素子の感度向上をめざし構造の最適化を行った。また SPAD 1 画素と時間計測回路の最 小構成の受光 IC で、基本回路構成を確立した。平成 27 年度は 128 画素に拡大し、距離換算回 路までを 1 チップに集積し、受光 IC アーキテクチャを完成した。平成 28~29 年度は、さらに 3120 画素まで拡張した受光 IC を試作し成立性を検証した。

レーザ発光と障害物からの反射光を SPAD で受光するまでの時間差を TDC でカウントするが、 たとえば 1m 先の障害物を検知する場合、その時間はわずか 6.7ns 程度である。したがって SPAD アレイを構成する各素子の信号出力の遅延時間のばらつきが、測距性能のばらつきに直 結する。信号出力の遅延は出力配線の抵抗と寄生容量が支配的であるため、各 SPAD 素子と TDC の配置を極力均一となるよう配慮するが、SPAD アレイ~距離換算回路までを1 チップに集 積する場合には、レイアウト上の限界がある。これは画素数が増えるにつれて困難となるため、 測距性能への影響が問題ないレベルを考慮して、画素数を 3120 画素とした。

本プロジェクトでは、距離換算回路までを1チップに集積したが、将来、三次元積層技術開 発の成果を活用し、SPADアレイと時間計測・距離換算を処理する回路を別チップに分割、積 層することにより、1万画素を超える大規模アレイであっても上記のレイアウト制約を排除で きるため、超高画素の測距センサデバイスの実現が可能となる。

|     | H26年度:1画素受光IC                             | H27年度:128画素             | H28~29年度:3120画素          |
|-----|-------------------------------------------|-------------------------|--------------------------|
| ねらい | ・SPADの性能検証                                | ・128画素SPADと測距回路の        | ・3120画素でレーザレーダの          |
|     | ・測距回路の基本構成の確立                             | 一体化で成立性検証               | 性能を検証                    |
|     | 最小限の構成でSPADの性能                            | 信号処理回路を128画素用に          | SPAD&回路を3120画素に          |
|     | を検証                                       | 拡張し、SPADと一体化            | 拡張                       |
| 概要  | SPAD                                      | SPAD                    | SPAD                     |
|     | (1画素) 信号取出回路                              | (128画素) 信号取出回路          | (3120画素) 信号取出回路          |
|     | 時間計測回路 距離換算回路<br>(別置FPGA)                 | 時間計測回路 距離換算回路           | 時間計測回路 距離換算回路            |
| 成果  | ・SPADの性能確認<br>・SPAD素子構造の最適化<br>・測距回路の動作検証 | ・128画素+測距回路での<br>成立性を確認 | ・3120画素でのレーザレーダの<br>性能検証 |

表Ⅲ-2.1.1-1 受光 IC 開発の取組

1-4) SPAD 受光素子

図Ⅲ-2.1.1-4 に波長 900nm 前後の近赤外領域で高感度を得ることを目指した SPAD 受光素子 の断面図を示す。SPAD は CMOS ウェハの p-epi 上に形成され、n-SPAD、 p-SPAD と呼ぶ 2 つ の SPAD 専用の拡散層で構成される。2 つの拡散層のドーピング濃度を最適に設計することで、 高い増倍率が得られた。



図Ⅲ-2.1.1-4 SPAD 受光素子の構造

図III-2.1.1-5 に SPAD 受光素子と信号取出回路の構成を示す。この回路が SPAD 毎に接続されている。SPAD のクエンチングとリチャージは R<sub>Q</sub>(約 300k  $\Omega$ ) により受動的に行われる。 フォトンが SPAD に入射すると電圧が低下して V<sub>E</sub>(= VAPD - V<sub>BD</sub>) の負の電圧パルスが SPAD のカソード側に発生する。ここで V<sub>BD</sub>は SPAD のブレークダウン電圧、VAPD は SPAD に供給され るバイアス電圧である。このとき V<sub>E</sub>をエクセス電圧と呼ぶ。発生したパルスは結合キャパシ タ(Cc)とインバータ(INV)、パルス幅調整回路により、約4nsの幅のパルスとして出力される。

図Ⅲ-2.1.1-6 にこの一連の動作を示す。ここで、V<sub>SPAD</sub> は SPAD のカソード側に発生する電圧、 V<sub>OUT</sub> は出力電圧である。



図Ⅲ-2.1.1-5 SPAD 受光素子と信号取出回路の構成



図Ⅲ-2.1.1-6 SPAD と信号取出し回路の動作

図Ⅲ-2.1.1-7 に試作した SPAD 受光素子のテストチップの例を示す。試作は 0.18 µ m の CMOS プロセスを採用した。



図Ⅲ-2.1.1-7 試作した SPAD 受光素子のテストチップの例

1-5) 受光素子の評価

感度の評価には、図Ⅲ-2.1.1-8 に示す評価系を用いた。積分球(Integrating Sphere)に より SPAD への照射光を均一化するのと同時に、参照ポートで照射光密度を測定している。接 続された光源(Light Source)は波長 350nm~1100nm の範囲の光を出力することができる。



図Ⅲ-2.1.1-8 受光素子の感度評価系

図III-2.1.1-9にエクセス電圧( $V_E$ )を5Vとして、波長を変化させて測定したPDE(フォトン検 出効率: Photon Detection Efficiency)を示す。PDEのピークは62.2%(@610nm)となり、 レーザレーダでの利用が想定される870nmの波長では19.4%のPDEが得られた。図III-2.1.1-10 に従来品と開発品の比較例を示す。相対感度として3.9倍の向上である。



図Ⅲ-2.1.1-9 受光素子の PDE 評価結果 (室温、V<sub>E</sub> = 5V)



図Ⅲ-2.1.1-10 受光素子の感度評価結果 (室温、V<sub>E</sub> = 5V、波長 870nm)

## 1-6) 受光 IC の設計、評価

図Ⅲ-2.1.1-11 に設計・試作した 3120 画素受光 IC の写真を示す。これをレーザ、スキャナ 等と組み合わせて測距センサモジュールを試作した。 出力された測距画像の例を図Ⅲ-2.1.1-12 に示す。また図Ⅲ-2.1.1-13 に測距性能の評価結果を示す。横 260 画素、縦 12 画素の距離 画像が得られることを確認し、測距センサとしての成立性が検証された。3000 画素を超える SPAD と測距出力機能を1 チップに集積した受光 IC は、公開された情報の中ではトップレベル のものである。なお測距センサモジュールは助成事業として実施したため、ここでは詳細な説 明を省略する。



図Ⅲ-2.1.1-11 測距センサ受光 IC の構成



260画素(横)



44



図Ⅲ-2.1.1-13 測距性能評価結果

1-7)1万画素への拡張

より遠方の障害物、路上の小さな落下物などをレーザレーダで検知するためには、1万画素 程度の画素数が求められる。本プロジェクトで開発した1チップの受光ICでは、前述のよう に SPAD 素子と後段の距離換算回路を接続配線する2次元的なレイアウト制約から、3000 画素 程度が限界となる。したがってこれ以上の画素数拡張は、本プロジェクトで並行開発するTSV プロセスを採用して SPAD アレイと後段の回路を上下層に分割する必要がある。TSV により1 万個の SPAD 素子と各素子の出力信号を受ける後段回路は、数 10µm の距離で全て均一に接続さ れ、信号遅延のばらつきを最小限に抑えることが可能となる。上下層に配置する SPAD 素子お よび後段回路は、本プロジェクトで開発したものを単純に拡張すれば良く、回路設計上の課題 は特にない。

なお上下層分割の構想、TSVの目標仕様などは、Ⅲ-2.1.2節に後述する。

2) 信号処理 LSI

2-1)信号処理の概要

受光 IC から 3120 画素の各々の検知距離が出力され、このデータを画像処理することで、図 Ⅲ-2.1.1-12 に示すような画像が得られるが、実際の車載システムにおいては、前述のように 得られた距離データを時系列に処理し、建物、標識などの静止物と走行車両、歩行者などの移 動体に分離し、移動体を追跡して走行経路探索や衝突回避の判断につなげる処理を行う必要が ある。

将来は 20fps の速度で1万画素を超える測距データをリアルタイムで処理する必要性がある ことから、本プロジェクトでは並列化処理による高スループットな信号処理 LSI も合わせて開 発した。

図Ⅲ-2.1.1-14 に信号処理 LSI における処理概要を示す。信号処理 LSI は測距センサ回路が 測距した距離画像を取得し、移動体を検出して出力する。移動体検出処理は、以下の処理を行 う。まず距離画像から路面と立体物を分離する。そして走行する自車の位置変化を参照して、 立体物を移動体と静止物に分類し、移動体について時系列で追跡を行う。



図Ⅲ-2.1.1-14 信号処理LSI での処理概要

また図Ⅲ-2.1.1-15 に信号処理 LSI の目標イメージを示す。汎用の高速 CPU や GPU では、組 込みに求められる電力要件を満たすことは難しい。また既存の他用途向け画像認識処理 LSI で は性能面での達成が難しいと考えられる。そこで本開発では測距信号処理を 20fps で実行、か つ消費電力を 2W 以下に抑えることを目標として検討を行った。



図Ⅲ-2.1.1-15 信号処理LSIの目標イメージ

2-2) 開発の進め方

測距センサの信号処理を既存のLSIで行った場合、図Ⅲ-2.1.1-15に示すように、画像認識 処理LSIのような特定用途向けでは、専用のハードウェアを実装することにより性能効率を高 めており実行効率は高いが、測距センサの信号処理のように異なる用途に対しては狙った性能 を出せない。一方、汎用の高速CPUやGPUでは汎用性を重視し特定用途に特化した命令は実装 されていないため、処理によっては多大な実行サイクルが必要となり、やはり処理性能が不足 したり、あるいはクロック周波数の高速化やコアの並列化により消費電力が過大となる。 ま たバスのアーキテクチャに起因するデータ転送のボトルネックが性能低下に大きく寄与するこ とも、プロセッサ関連の研究成果から明らかである。

そこで本プロジェクトでは ①専用バスによる高速データ転送 ②移動体検出処理に特化した特殊命令の実装 の2点により、測距センサの信号処理性能と低消費電力の両立を図ることとした。

また検証に際して p10 実施計画に示すように、

・平成26年度: FPGAを用いて構想の成立性を検証

・平成27年度:これをLSIに実装してプロジェクト目標の達成を確認の2段階で進めることとした。

#### 2-3) 信号処理 LSI の回路構成

図Ⅲ-2.1.1-16 に回路構成を示す。並列データ処理が可能な2つのPE (Processor Element)を備えたマルチコアユニットを2stage 搭載し、stage 毎に異なる処理を実行可能とした。

各 stage には PE 用の Program Memory を 128KB、データ格納用の Stage Memory を 512KB 搭載している。ホスト CPU や DMA などによりプログラムを Program Memory にオフロードし PE を起動、Stage Memory に処理対象となるデータを転送することで処理が開始される。



図Ⅲ-2.1.1-16 信号処理LSIの回路構成

2-4)専用バスによる高速大容量データ転送

各 Stage を GWB (Global Write Back) バスと呼ぶ独自の書込み専用の双方向バスで結合し、 転送効率を高めた。

表Ⅲ-2.1.1-2 に従来のバスアーキテクチャと GWB を比較検討した結果を示す。GWB アーキテク チャでは各 PE は Stage Memory からデータを読み出し、各 PE のローカルメモリを使用して処 理を実行する。その結果を GWB を経由して他 Stage の Stage Memory に書き込みを行う。これ により、処理に伴う読み出し/書込みの競合を極力回避しつつ、GWB のデータ方向を書き込み 限定にすることでハードウェアの簡素化を図っている。

|     | バス型          | ネットワーク型                                                                | GWB(本案)              |  |  |
|-----|--------------|------------------------------------------------------------------------|----------------------|--|--|
|     | PE PE PE BAM | PE *0* PE *0* PE<br>*0* PE *0* PE<br>PE *0* PE *0* PE<br>*0* PE *0* PE | Stage1 Stage2 Stage3 |  |  |
| 帯域  | ×(競合大)       | 0                                                                      | 0                    |  |  |
| 柔軟性 | 0            | 0                                                                      | 0                    |  |  |
| サイズ | 0            | ×(接続回路大)                                                               | 0                    |  |  |



## 2-5)特殊命令の実装

移動体検出処理に特化した特殊命令を実装することにより、処理の高速化を図った。 たとえば静止物マップ生成において図Ⅲ-2.1.1-17に示すように、レーザレーダから出力され た3次元データを2次元投影面にプロットし、物標の位置をマッピングする。その際、汎用 LSIでは arctan などの角度計算は汎用命令を組み合わせて実行するが、計算量が大きく処理 性能向上のボトルネックになっていた。この角度計算を特殊命令として実装することにより、 図Ⅲ-2.1.1-18に示すように46倍の高速化効果を確認した。



図Ⅲ-2.1.1-17 静止物マップ生成



特殊命令は、測距センサの信号処理実行プロファイルを分析し、寄与度の大きい処理につい て検討した結果、165命令を実装することとした。

2-6) FPGA での検証

検討結果について FPGA を用いて成立性検証を行った。PE に使用するコアは、ユーザ側で独 自に定義した命令セットを実装可能であることを条件に、Cadence 社の Xtensa プロセッサを 採用した。

表Ⅲ-2.1.1-3 に FPGA を用いた成立性検証の結果を示す。処理速度に関して目標達成のめど を確認できた。なお FPGA 動作速度限界を考慮し、LSI 想定周波数の 1/2 を目標とした。

|      | FPGA目標(LSI換算值) | 結果    |
|------|----------------|-------|
| 周波数  | 50(100)MHz     | 66MHz |
| 処理速度 | 10(20)fps      | 10fps |

表Ⅲ-2.1.1-3 FPGA での成立性検証結果

2-7) LSI での検証

FPGA での検証結果をもとに TSMC 社の 65nm プロセスを用いて信号処理 LSI のプロト品 (Soc System on Chip)を試作した。図III-2.1.1-19 に LSI および評価装置の外観を示す。前述のように、移動体検出処理に特化した特殊命令セットおよび GWB バスを実装する専用コアとなっている。なお評価装置に入力する距離画像は、本プロジェクトで開発するレーザレーダは時期的に間に合わないため、Velodyne 社製レーザレーダ (HDL-64e) で代用した。処理する距離データは 10752 画素、20fps 相当であり、想定する高性能レーザレーダをカバーしている。



図Ⅲ-2.1.1-19 信号処理LSI プロト(SoC)と評価装置外観

図Ⅲ-2.1.1-20 に本 LSI で処理した移動体検出の結果を示す。図左は静止物マップであり、 青色部が路面、赤色部が立体物を表している。図右下は移動体追跡の結果であり、反対車線で 対向する4台の車両を矩形領域で追跡できていることが判る。図右上はリファレンス用のカメ ラ画像である。



図Ⅲ-2.1.1-20 移動体検出の信号処理結果

図Ⅲ-2.1.1-21、図Ⅲ-2.1.1-22 に上記処理実行時の本LSI の性能評価結果を示す。 図Ⅲ-2.1.1-21 は処理速度で、本プロジェクトの目標である 20fps での処理を確認した。これ は組み込み用途の一般的な CPU の約 20 倍の処理速度である。また図Ⅲ-2.1.1-22 は消費電力 の評価結果で、消費電力:1.5W と一般的な GPU の数分の1 に低減し、車載組込みシステムに 適用可能なレベルであることを確認した。



- 2.1.2 開発する TSV の目標仕様
  - (主担当:株式会社デンソー

ラピスセミコンダクタ株式会社

国立研究開発法人産業技術総合研究所)

2.1.2.1 研究開発概要と実施計画

1 万画素の SPAD アレイと各画素の出力信号から距離情報を出力する LSI を三次元積層した測距 センサ IC を想定し、ここに採用する TSV の仕様について、測距センサ性能と TSV プロセス開発の 技術課題の双方への影響をすり合わせつつ決定した。

代表的な仕様として、①TSVの抵抗値、寄生容量 ②信頼性 ③コストが上げられる。

- ① 抵抗値、寄生容量 SPAD 出力信号の遅延に影響するため、測距センサの検知距離精度から上限が決定される
- ② 信頼性

車載用途を視野に、高温・高湿・冷熱サイクルなど厳しい環境条件への耐性が求められる

③ コスト

機能対コストを他の手段と比較しつつ、競争力ある目標値を設定する 測距センサと TSV プロセスを並行開発するにあたり、プロジェクト初期において開発目標とし て合意し、開発進捗に合わせて協議の上、随時見直すこととした。 2.1.2.2 TSV 目標仕様の決定

1)抵抗值、寄生容量

図Ⅲ-2.1.2-1 に示すように測距センサ IC として、上層に SPAD 素子およびその信号を出力 する信号取り出し回路の一部からなる受光 IC、下層にその信号から障害物までの距離を出力 する距離換算 IC を積層する三次元積層構造を想定した。

また図Ⅲ-2.1.2-2に回路ブロックの上下層分割を示す。



図Ⅲ-2.1.2-1 測距センサ IC の構造



図Ⅲ-2.1.2-2 回路ブロックの上下層分割

前述の図Ⅲ-2.1.1-4 に示した SPAD 受光素子と信号取出回路の構成を TSV による上下層分割 で示すと図Ⅲ-2.1.2-3 にように SPAD と信号取り出し回路の一部が上層となる。



図Ⅲ-2.1.2-3 SPAD 受光素子と信号取り出し回路の構成

この回路構成に対して、図Ⅲ-2.1.2-4 に示すような TSV の抵抗、寄生容量を含むシミュレーションモデルを作成し、SPAD 出力に対する TSV 特性の影響を確認した。



TSV モデル

図III-2.1.2-4 TSV シミュレーションモデル

これにより、表Ⅲ-2.1.2-1に示す暫定目標仕様を決定した。

| 項目                                | 目標仕様                     |  |
|-----------------------------------|--------------------------|--|
| TSV 抵抗<br>※バンプおよび LSI 配線との接触抵抗を含む | ≦1Ω<br>TSV-bump<br>1pair |  |
| 寄生容量(TSV 単体)                      | <50fF                    |  |

表Ⅲ-2.1.2-1 TSV 暫定目標仕様

2) 信頼性

一般的な車載半導体製品の信頼性目標を参考に、表Ⅲ-2.1.2-2を目標仕様とした。

| 項目     | 試験条件              | 試験時間      | 目標仕様          |
|--------|-------------------|-----------|---------------|
| 高温放置   | 150°C             | 1000 時間   |               |
| 高温通電   | 150°C@1mA         | 1000 時間   | 抵抗変化率<br>≦10% |
| 温度サイクル | -40~125℃(5min 間隔) | 1000 サイクル |               |

表Ⅲ-2.1.2-2 信頼性目標

3) コスト

測距センサのコスト目標などを考慮し、TSV&バンプ形成 および上下層のLSIを接合する 加工のプロセスコストの目標を従来比 30%削減とした。 2.1.3 三次元統合設計環境の開発(①-2)

(主担当:株式会社デンソー 統合設計環境の開発

株式会社図研(再委託) 統合設計プラットフォーム構築)

(副担当:国立研究開発法人産業技術総合研究所)

2.1.3.1 研究開発概要と実施計画

三次元半導体の特長を最大限に引き出して、高性能・高信頼性のセンサデバイスを低コストに 実現するためには、IC 設計からモジュール全体の実装設計までをカバーする統合設計環境が必要 である。

TSV を使った三次元半導体設計では、機能分割や TSV 最適配置、設計自動化ツールの TSV への 対応、IC 積層化に伴う電源供給性能の把握など、三次元固有の技術課題がある。そこで本開発項 目では、三次元半導体構造モデリング技術、ツール間 I/F、TSV シミュレーションモデル、三次元 向け電源線/信号線解析技術を開発し、モジュール設計および LSI/PKG (Package)/Board の統合設 計環境を構築する。

また、開発技術を製品設計につなげるために、全体設計フローと統合設計環境フレームワーク の構築に取り組む。取り組み方針として、既存の設計インフラをベースに、三次元半導体特有の 設計技術やモデルを加えることとする。

2.1.3.2 目標

本プロジェクトでは、受光 IC と距離換算 IC の 2 チップを積層する三次元積層 IC の設計を 対象とする(図Ⅲ-2.1.3-1)。想定する三次元積層 IC には以下の特徴がある。

・チップ間の接続に、多数のTSV/マイクロバンプ(5万本以上)を使用する

・複数のテクノロジ(180nmと65nm)が混在する

・薄化したチップ(厚さ 20um)を積層するため、熱応力の影響が懸念される

従来の設計ツールや設計手法は、このような三次元積層 IC の設計に対応していない。例えば、チップ間の接続検証や解析用モデルの作成は手作業で行なうことになり(図Ⅲ-2.1.3-2)、 設計工数の増大や設計ミスの発生の要因になる。



図Ⅲ-2.1.3-1 想定する三次元積層 IC(断面)



図Ⅲ-2.1.3-2 従来の設計フローの問題点

そこで我々は、できるだけ人手を介さずに自動化し、かつ各設計工程をシームレスにつなげた統合設計環境を構築して、設計効率化と設計ミス防止を図る(図Ⅲ-2.1.3-3)。このような設計環境を、実用に耐えうるレベルで実現するためには、統合設計ツールとTSV-PDK (Process Design Kit)の開発、および、設計フローの構築が必要となる。

以下に各項の目標について述べる。



図Ⅲ-2.1.3-3 目標とする統合設計環境

1) 統合設計ツール開発

基板積層を得意とし三次元構造データを取り扱える基板設計ツールをベースに、新たに統合 設計ツールを開発する。なお、IC 設計と解析については、実績のある市販の専用ツールを使用 する。

従来の基板設計ツールは、IC の内部情報を持たないため、基板やパッケージとは直接関係し ない IC チップ間のピンを扱うことができない(図Ⅲ-2.1.3-4)。したがって、IC チップ間の接 続やマイクロバンプ間の座標ズレを自動で検証することができず、手作業で確認していた。ま た、基板やパッケージと IC チップとの間の配線経路を確認する手段がなかった。さらに、TSV を含む IC チップ内の情報がないため、三次元積層構造の解析用モデルを作成できず、汎用解 析ソフトのモデリング機能を使って手作業で解析モデルを作成していた(図Ⅲ-2.1.3-2)。こ れらの課題を解決するために、①IC 設計データのインポート、②積層チップ接続検証、③解析 用モデル自動生成 を主要機能として開発する。

想定する三次元積層 IC (チップ積層数 2、TSV 5 万本)の設計工数を見積もったところ、従 来手法では、IC 設計データのインポート、積層チップの接続検証、解析モデル作成の工程に約 90 日を要していた。新たに開発する統合設計ツールにより、これらの工程を 1~2 日に短縮す ることを目標とする。



図Ⅲ-2.1.3-4 従来の三次元積層構造の取り扱い

2) TSV-PDK 開発

TSV を用いた LSI 設計を効率化するために、TSV-PDK (Process Design Kit:設計に必要なラ イブラリ)を開発する。TSV-PDK は、TSV のセルライブラリ、接続検証用ルールコード、ユー ティリティソフト等で構成される。

本プロジェクトで対象とする三次元積層 IC は、上層チップ(180nm プロセス)と下層チップ (65nm プロセス)とで製造するファウンドリメーカーとテクノロジが異なる。このような場合、 従来は LSI の設計環境はファウンドリメーカー毎に独立しているため、回路図入力、回路シ ミュレーション、レイアウト設計・検証の各設計工程の効率が低下する。

そこで、各ファウンドリメーカーのテクノロジーに適合した TSV-PDK を開発する。本プロ ジェクトでは、TSV の PDK とプロセスを並行して開発するため、できるだけパラメータ化して 設計ルール変更に柔軟に対応できるようにする。

3) 三次元積層 IC 設計フローの構築

開発した統合設計ツールと TSV-PDK を用いて三次元積層 IC を効率よく設計するための設計 フローを構築する。そして、製品と同等規模の検証用データを用いて開発した統合設計ツール、 TSV-PDK、設計フローを検証する。その結果を、手順書としてまとめる。

- 2.1.3.3 成果
  - 1) 統合設計ツール開発

図Ⅲ-2.1.3-5 に目標とする三次元積層 IC とパッケージのモチーフ構造を示す。従来は三次 元積層 IC を扱える設計ツールがなく、人手による対応で上下層チップの接続検証、解析ツー ルにて熱・応力解析のモデル作成等を行う必要があったため、多大な工数を要し、設計品質に も懸念があった。今回の研究開発では、三次元データを取り扱える基板設計ツール『図研 CR-8000 Design Force』をベースに TSV を含んだ三次元積層 IC 用途に拡張し、IC 情報と TSV 情報 を取り込み自動処理する機能を開発した。



図Ⅲ-2.1.3-5 三次元積層 IC とパッケージの構造

■ツール開発の進め方

上記モチーフの設計を進めるための統合設計フローを仮説し、それに必要となる統合設計 ツールの機能要件を抽出、ツールの機能仕様書を作成してプロト版の開発を行う。プロト版が できたら、関係者が集まり実際にモチーフ設計を実践しながらレビューを行う(図Ⅲ-2.1.3-6)。このループを繰り返すことで小さなアイデアを取りこぼすことなく受け止めた。そして、 統合設計ツールに不可欠な要素技術、統合設計フローの最適化に必要な大小さまざまな機能、 大規模データに対応するためのパフォーマンス改善、専用メニューによる工数削減などを行っ た。なお、設計ツールの研究開発においては、①顧客・外部ベンダーとの連携の部門、②基礎 演算・OS/HW との IF 部の開発部門、③配置・配線など基礎部の開発部門、④LSI/PKG/Board 連 携の開発部門、⑤エレメカ協調の開発部門、⑥ユーティリティ系の開発部門が開発案件に応じ て連携する体制で取り組んだ。

57



図Ⅲ-2.1.3-6 機能要件抽出の検討例とプロト版レビュー風景

■抽出した機能要件

図Ⅲ-2.1.3-7 が初期に想定した統合設計フローと、各工程での入出力情報、各工程での詳細 な作業分解と参照する情報などを一覧にまとめたものである。この情報をもとにモチーフ設計 を進めながら、各工程の作業ごとに必要な機能要件を抽出し、統合設計ツールの機能開発に必 要な機能仕様書を作成して専門家によるプログラム作成を行った。



図Ⅲ-2.1.3-7 検討した統合設計フロー(案)と機能要件リスト

1-1) IC 設計データのインポート

IC 設計ツールから出力された GDS II データ、レイヤ定義情報、ピン情報などを設定すること で簡単に IC 設計データを取り込むことができる。ピン情報の取込みには、テキストラベルを 使う方法と専用のプロパティを設定して高速に処理する方法が選択できる。また、アレイビア を IC 設計ツールと同じ名前に復元する機能も搭載している。なお、取り込んだ IC 設計データ は、導体厚さ、絶縁層厚さ情報を設定することで三次元表示することができる(図III-2.1.3-8)。



図Ⅲ-2.1.3-8 取り込んだ IC 設計データと三次元表示

■IC 設計データインポートに必要な情報

IC 設計データのインポートを、初心者にも分かり易く多くの人に使ってもらえるように、設定するパラメータをテーブル化して準備し、IC 設計データと合わせてデザインキットとして一緒に受け渡しするようなフローとした。IC 設計データのインポート時に「レイヤ変換に関するファイル」、「ビア変換に関するファイル」を準備することで、 簡単にインポートができる。

IC データインポート機能は、専用のダイアログ(図Ⅲ-2.1.3-9)に以下の項目を設定して実行する。設定項目は多いが、ファイル名指定や選択のみで作業を極力容易にした。図Ⅲ-2.1.3-10は、データや情報の流れを簡単に示した図である。

- ① インポート機能からダイアログを開く
- インポートする GDS II ファイル名を指定する
- ③ ライブラリを格納するフォルダを指定する
- ④ インポート完了後オープンするセル名を指定する
- ⑤ レイヤの対応を記述したファイルを指定する
- ⑥ ピン/ネットの情報を GDS II 中の属性(プロパティ)から取得するか、レイヤ(ラベル)か ら取得するかを選択する。属性を選択した場合は GDS II 中のピン番号やネット名を表すスト

リーム ID を記述したファイルを、レイヤを選択した場合はピン形状レイヤとラベルレイヤ の対応を記述したファイルを指定する

- ⑦ アレイビアの復元機能を使用するか選択する。通常は復元機能を使用し、ビアの形状情報などを記載したテックファイルとアレイ状態を記述したマップスキルファイルを指定する
- ⑧ TSV 形状等のカット層図形が接続レイヤまで届かない場合に使用するオプション。使用する とカット層図形が延伸する。使用する場合は対象カット層と延伸先のレイヤを記述したマッ プファイルを指定する。
- ⑨ [実行]をクリックすると GDS II インポートが開始する



図Ⅲ-2.1.3-9 GDS II インポートダイアログ



図Ⅲ-2.1.3-10 GDSⅡインポート時に必要なファイル群

#### ■IC 設計データ

IC 設計ツールから取り込んだ GDS II データは、Open Access のデータベースとして保存され、 IC 設計データと同じくセルの階層化構造を保っている。なお、IC 設計データはサイズが膨大 なため、三次元積層 IC の検証に必要なレイヤの情報だけを指定して取り込むことが可能と なっている。TSV に関しては、ビア/セルオブジェクト形状の双方に対応した。また、接続検 証をするためにピン情報がどのレイヤに入っているかなど、IC 設計ツールの設計情報を基板設 計ツールに引き継ぐ必要がある。

上記で取り込んだ上層チップ、下層チップの IC 設計データは、パッケージ基板上で三次元 積層 IC として認識できる構造にする必要がある。具体的には上層チップの IC 設計データが入 る箱、下層チップの IC 設計データが入る箱を IC 設計データから自動作成し、パッケージ基板 に上下層チップの IC 設計データが入る箱を積層し、IC 設計データをそれぞれの箱にリンクす るような形となる。

#### ※Open Access とは

Open Access は、IC の設計ツール間において、単にデータの交換ができるだけではなく、真 の運用互換性(interoperability)を求める団体活動。Open Access は米国の標準化コンソー シアム Silicon Integration Initiative (Si2) 傘下の Open Access 協議会(OAC: The OpenAccess Coalition)が、標準化を推進している。

#### 1-2)積層チップ接続検証

三次元積層 IC の LVS/DRC (Layout versus Schematic / Design Rule Check) の機能について、パッケージ構造例に沿って説明する。

■三次元積層 IC とパッケージ構造

三次元積層 IC とパッケージ構造を説明する。搭載する IC は全部で3 個であり、8×8mm の CPU 1 個と、5.4×2.7mm のメモリ2 個を3 段に積層する。これを27×27mm の4層パッケージ 基板にフリップチップ実装し、樹脂モールドするというパッケージデータを作成した(図III-2.1.3-11)。なお、CPUは15,600 個のマイクロバンプ、メモリは9,520 個のマイクロバンプ、 パッケージは376 個のはんだボールを持った BGA (Ball Grid Array)であり、相互に電気的に 接続されている(図III-2.1.3-12)。なお、統合設計ツールでは三次元積層 IC および、パッ ケージ基板、樹脂モールド、はんだボールを含むパッケージを1 つの画面に表示することがで き、さらに三次元表示をして視覚的に構造を確認することができる(図III-2.1.3-13)。また、 新規開発した LVS や DRC の機能を使うことで、電気的な接続検証や設計ルールチェックを高精 度かつ短時間で実現することが可能である。



図Ⅲ-2.1.3-11 三次元積層 IC とパッケージの構造



A CONTRACT OF A

図Ⅲ-2.1.3-12 三次元積層 IC の拡大図

図Ⅲ-2.1.3-13 三次元積層 IC とパッケージ

ここで三次元積層 IC のデータ作成手順に関して、簡単に説明しておく。

1 : IC 設計データの取り込み

TSV を含む IC 設計データを、積層する IC の種類分読み込む。

2: IC 設計データからマイクロバンプの情報抽出

IC 設計データからマイクロバンプの情報を抽出し、積層する箱のデータを作成する。

- 3:三次元積層 IC の積層設計 パッケージ基板に積層する IC の積層方法、積層順序、IC 厚さ、マイクロバンプサイズ などを指定する。
- 4:三次元積層 IC の LVS/DRC 三次元に積層する各 IC 間の LVS と DRC を行う。

## ■開発した LVS 手法

TSV を利用した三次元積層 IC の製造技術や設計手法は未だ過渡期にあり、今後も変わる可能 性が高い。この段階において、個別仕様の IC に特化して設計フローを確定し、専用の機能を 開発することは得策ではない。その時代の最新実装技術や最新 CAD 技術に応じて臨機応変に対 応できるフレキシブルな設計フローが望ましい。そこで、IC 設計ツールと基板設計ツールを相 互に活用して、一般的な半導体設計やパッケージ設計を踏襲できる設計フローとした(図III-2.1.3-14)。



図Ⅲ-2.1.3-14 三次元積層 IC の LVS フロー
このフローの特徴のひとつは、IC 設計データを基板設計ツールに取り込むところにある。従 来の基板設計ツールでは、ワイヤボンディングやフリップチップ実装で必要なパッドの座標と サイズ情報などしか取込まないことが多いため、TSV を含む IC 内部での結線情報が分からず、 TSV を利用した三次元積層 IC の LVS には適していなかった。

今回新たに開発した技術では、前述のように複数の IC 設計データを取込み、三次元表示する(図Ⅲ-2.1.3-15)とともにマイクロバンプの座標やインスタンス名などのピン情報を認識できる。また三次元積層 IC における IC 間の接続リストを抽出する機能により、IC 設計ツールの回路図(図Ⅲ-2.1.3-16)から抽出したネットリストと比較することにより、LVS の結果を得ることができる。この方法は全て基板設計ツールの機能で実現できるため、従来の手作業を含む手法と比較して、高精度かつ短時間で対応できる。図Ⅲ-2.1.3-17 は LVS の結果例である。



図Ⅲ-2.1.3-15 IC 設計データを三次元表示



図Ⅲ-2.1.3-16 IC 設計ツールの回路図



図III-2.1.3-17 LVS の結果例

■開発した DRC 手法

従来の基板設計ツールでは、フリップチップ実装で必要なパッドの座標とパッドサイズ情報 などしか取込まないことが多いため、三次元積層 IC の IC チップ間の DRC を行うことはなかっ た。

今回新たに開発した技術では、積層する IC チップの設計データを取込むため、最新の CAD データでマイクロバンプの座標やインスタンス名をもとに、DRC を実施することが可能となる。 この機能は積層する IC チップの上下のマイクロバンプの座標にズレがないか、ナノメートル レベルまで確認することが可能である。また疑似エラーを回避するための判定基準として、ズ レの許容値を持たせる機能も有しており、いろいろな三次元積層 IC のチェックに対応するこ とが可能である (図Ⅲ-2.1.3-18)。

図Ⅲ-2.1.3-19はDRCの結果であり、積層メモリ間(MEM1とMEM2)のM25というピンにて、 マイクロバンプの座標が食い違っていることが分かる。この機能により三次元積層 IC 間のマ イクロバンプの欠落、ズレが検出でき、従来よりも高精度に三次元積層 IC の DRC を行うこと が可能となった。



図III-2.1.3-18 DRCの判定基準



図Ⅲ-2.1.3-19 マイクロバンプの座標チェック結果

■積層チップ接続検証のまとめ

三次元積層 IC を用いたシステムの LVS/DRC を高速に実現するための手法を検討した。この 手法をベースとした基板設計ツールの機能開発を行うことで、TSV を利用した三次元積層 IC 全 体の設計検証が高精度かつ短時間で完了することが確認できた。

1-3)解析用モデル自動生成

三次元積層 IC は、TSV によるチップ間の多ピン接続、TSV 挿入による熱応力の発生、TSV に おける信号品質劣化の懸念などにより設計は複雑化する。今まではこれらに対応した最適な設 計環境はなく、市版の IC 設計ツールや市販の基板設計ツール、表計算ソフトの活用、手作業 により設計していた。そのため、作業効率が悪く多くの設計工数を要していた。

ここでは、TSV を用いた三次元積層 IC の設計を飛躍的に効率化する設計環境を開発した。

■解析モデルの作成

TSV の周囲には絶縁膜が存在しているため、チップ内に TSV が多数配置されると、チップの 熱伝導は低下する。また、TSV 加工のためにチップを薄化するため、チップの熱伝導はさらに 低下する。したがって、TSV の構造や配置を考慮した、積層チップの熱伝導の解析が必要とな る。今までは TSV を含む IC 設計データを解析ツールに取り込むことができないため、解析 ツールのエディタ機能を使って解析モデルを手作業で入力する必要があり、設計負荷が増大し ていた。また TSV とマイクロバンプを含む積層チップの形状データや物理パラメータを熱・応 力解析ツールに出力する機能もないため、同様に解析ツールでの再入力が必要となる。これらの課題に対応した設計環境を開発し、三次元積層 IC の設計効率化を図った。

■解析モデル作成の自動化

三次元積層 IC の設計データから解析用モデルを自動生成する機能を開発した。IC 設計ツー ルでは、TSV とマイクロバンプについて円や多角形などのパターン情報のみを入力していて、 断面構造に関する情報が欠落している。詳細な熱応力解析を実施する場合には、TSV やマイク ロバンプの断面構造を含む詳細な形状モデルが必要となる。一方、三次元積層 IC とパッケー ジを含むモジュール全体で熱の伝わり方を解析する場合には、TSV やマイクロバンプの詳細モ デルでは計算負荷が大き過ぎる。そこで、解析目的に応じて詳細度を変えて、簡略化モデルを 作成する機能を開発した。

詳細な解析用モデルを作成する場合、まずマイクロバンプと TSV の形状を複数のパラメータ により指定する。マイクロバンプのモデルは、球(樽)型、円柱、八角柱等から形状を選択す る(図Ⅲ-2.1.3-20)。バンプモデルのパラメータとして形状、バンプ径、バンプ高さを用意し た。TSV モデルは、TSV の導体層と絶縁層の幅を設定する。一方、TSV はさまざまな製造方法お よび構造(図Ⅲ-2.1.3-21)が研究開発されているため、TSV 周囲に複数の絶縁層を設定するこ とができるようにした(図Ⅲ-2.1.3-22)。また、解析用モデル作成の実行時に対象領域を指定 すれば、指定された領域内の IC チップの形状データを出力する。その際、指定領域に含まれ る TSV とバンプは、設定したパラメータに従って詳細形状に置換えられる。



図Ⅲ-2.1.3-20 マイクロバンプの詳細なモデル



図Ⅲ-2.1.3-21 TSV 構造例



図Ⅲ-2.1.3-22 TSVの詳細モデル

また、モジュール全体の解析をする場合は、計算負荷を軽減するために TSV とマイクロバン プをまとめてシートモデルに置換えて出力する機能も搭載した(図Ⅲ-2.1.3-23)。また、IC チップをシリコン部と配線部に水平面で分割するような簡素化モデルにも対応した(図Ⅲ-2.1.3-24)。



図Ⅲ-2.1.3-23 マイクロバンプをまとめて平板状に置き換え



図Ⅲ-2.1.3-24 IC チップを半導体部と配線エリアに分割して出力

■解析用モデルに材料情報を受け渡すしくみ

解析モデルの形状データと合わせて、材料情報などを自由に受け渡す方法を検討し、仕組みを開発した(図Ⅲ-2.1.3-25)。図Ⅲ-2.1.3-26 は ANSYS Mechanical マクロ用設定ファイルの例である。



図Ⅲ-2.1.3-25 解析用モデルに材料情報などを合わせて受け渡す仕組み



図Ⅲ-2.1.3-26 ANSYS Mechanical マクロ用設定ファイル(例)

■IC 設計データの解析モデル出力

取り込んだ IC 設計データを解析用モデルとして出力できるようにした。この時、解析デー タを軽量化するための縮退機能(詳細なパターンデータを碁盤の目に切って抽象化する機能、 膨大なビアデータをまとめて単純化する機能、円または多角形を八角形などに単純化して置き 換える機能)も開発した。精度をある程度保ちながら、解析時間の短縮が可能となる(図Ⅲ-2.1.3-27、図Ⅲ-2.1.3-28、図Ⅲ-2.1.3-29)。



図Ⅲ-2.1.3-27 縮退処理前のデータ例



図Ⅲ-2.1.3-28 縮退処理後のデータ例



図Ⅲ-2.1.3-29 自動生成された解析用モデル

■解析用モデル自動生成の試行

開発した設計ツールにて、解析用モデルの自動生成を行い、出力時間、解析モデルサイズ、 解析時間の検討を行った。使用したデータは下層チップ(フェイスアップ)に、TSV 付きの上 層チップ(フェイスアップ)がマイクロバンプで接合された 2 段の三次元積層 IC である(図 Ⅲ-2.1.3-30)。三次元積層 IC の電気特性を測定するためのデイジーチェーン部を切り出した。



図Ⅲ-2.1.3-30 三次元積層 IC の解析用モデル(領域切り出し)

結果は表Ⅲ-2.1.3-1 であり、実用には適さない結果であった。統合設計ツールのデータ構造 と、解析用データの構造の違いによりデータ量が増大している。また、切り出したエリアには パッド下に多数のビアが存在した。さらに、IC 設計ツールで作成された TSV やマイクロバンプ が多角形であることが分かったので、これを対策することとした。

表Ⅲ-2.1.3-1 解析用モデル自動生成の結果

| データサイズ  | 約1.87GB |
|---------|---------|
| データ作成時間 | 3時間     |
| 解析時間    | 48時間超   |

■課題解決の取り組み

解析対象の IC 設計データを詳細に確認し、以下の簡素化が可能であることが分かった。それぞれに対応した簡素化の機能を追加開発した。その結果が、図Ⅲ-2.1.3-31 である。解析用 モデルの自動生成~解析までの時間を 76 分に短縮できた。

簡素化A:パッド下のアレイビアをまとめる(電気的に意味のないダミービア) 簡素化B:バンプの形状 128 角形(円形)→8 角形



図Ⅲ-2.1.3-31 データ簡素化機能によるデータサイズ圧縮の効果

なお、IC 設計データは膨大なため、他にもデータを簡素化する手法を考えて統合設計ツール に組み込んだ。解析用データの縮退機能である(図Ⅲ-2.1.3-27、図Ⅲ-2.1.3-28)。この機能 では、①エリア指定機能、②指定した層のデータのみを抽出する機能、③IC 設計データを碁盤 の目に切って銅箔の占有率を考慮して抽象化する機能、④膨大で電気的に無意味なビアデータ をまとめて単純化する機能、⑤円または多角形を八角形などに単純化して置き換える機能(図 Ⅲ-2.1.3-29)などが含まれており、前述の TSV の詳細化と併用して使用することができる。 精度をある程度保ちながら、解析時間の短縮が可能となる。 ■解析用モデル自動生成のまとめ

開発した設計環境では、解析モデルの自動生成、さらにデータの詳細化や簡略化、軽量デー タへの置き換え機能を実現しており、解析精度の向上および解析時間の短縮化ができている。

1-4) その他機能

三次元積層 IC を扱う統合設計環境として、設計品質向上、設計工数低減に必要な機能をいくつか開発したので、代表的なものについて説明する。

■微細な IC 設計データの表示改善

基板設計ツールでは、500×600mm など大きな基板データを扱うため、少しでも高速に表示が できるようにチューニングされていた。それに対して、三次元積層 IC の設計データはナノ メートルレベルとけた違いに小さいため、双方の表示を乱れなく高速に表示させるには調整が 必要となった(図Ⅲ-2.1.3-32)。



図Ⅲ-2.1.3-32 改善前後の IC 設計データの表示状態

■パフォーマンス向上

今回目標とする三次元積層 IC とパッケージモチーフ構造では、TSV が約5万本と想定している。このため、基板設計ツールで一般的に扱っているデータ量の1,000~10,000 倍以上のデータを扱うこととなる。よって、統合設計ツールにはパフォーマンス向上が求められるため、プログラムの細部まで見直し、チューニングを行った。図Ⅲ-2.1.3-33 はパフォーマンス向上の一例である。



図Ⅲ-2.1.3-33 統合設計ツールのパフォーマンス向上例

■TSV を含むシステムネットのハイライト機能

三次元積層 IC を設計する場合、パッケージと IC チップ、上下層チップ間でどのような接続 になっているかネット単位でネットハイライト表示を行う機能は有効である。従来のハイライ ト機能を拡張し、TSV を経由したシステムネットのハイライト機能、さらにネット名指定では なく、オブジェクト指定によるハイライト機能に対応した(図III-2.1.3-34)。



図Ⅲ-2.1.3-34 TSV を含むシステムネットのハイライト

■アンダーフィルはみ出しエリアのパッド配置チェック

三次元積層 IC を設計するとき、電気的接続以外にもモノづくりを考慮した MRC (Manufacturing Rule Check) は重要である。ここでは IC チップを積層した後にアンダー フィルを注入、その後ワイヤボンディングする工程において、アンダーフィル塗布エリアにワ

イヤボンディング用のパッドが配置されていないか自動チェックするしくみについて説明する (図Ⅲ-2.1.3-35)。

製造現場から設計ルールを入手し、ダイアログで示される各寸法を入力することで、禁止エ リアを自動発生し、禁止エリア内にパッドが配置されていないか自動チェックするしくみであ る。



図Ⅲ-2.1.3-35 アンダーフィルはみ出しチェックのダイアログ

1-5) 開発結果

従来のパッケージ設計フロー(図Ⅲ-2.1.3-36)に対して、三次元積層 IC とパッケージ+基 板の構造が扱える統合設計フロー(図Ⅲ-2.1.3-37)に対応した統合設計ツールを完成させた。 統合設計フローを実現するための開発要件は 100 件を超えていたため、それぞれ優先順位を付 けて要素技術開発をし、プロトタイプ評価を重ねて作り上げた(表Ⅲ-2.1.3-2)。統合設計フ ロー中に赤字で示したものは、従来の機能に対して新しく機能開発したもの、または従来機能 を大幅に拡張して使いやすくしたり、アルゴリズムを見直して高速処理化したものである。

この統合設計ツールを使うことにより三次元積層 IC 設計における LVS/DRC、三次元積層 IC を用いたパッケージの熱応力設計が可能である。また、三次元積層 IC の構想設計における効率改善が期待できるため、設計初期段階における構想設計や解析による妥当性の確認、チップ /パッケージ/基板の条件を考慮した協調設計、低コストで信頼性の高い最適解をみつけるこ とが可能である。なお、プロジェクト開始前の設計フローでは手作業だった工程を機能開発し て自動化することにより、工数削減目標を達成した(表III-2.1.3-3)。

73

| 半導体     | GDSIIインボート |
|---------|------------|
| 設計データ作成 | 座標出力       |
|         | +          |
|         | 基板作成       |
|         | *          |
|         | 部品作成       |
|         | 積層部品設定     |
|         | 積層部品配置     |
| Sout-22 | 1          |
| 設計データ作成 | パターン設計     |
|         | 三次元LVS     |
| 3       |            |
|         | 三次元DRC     |
|         | -          |
|         | 解析モデル出力    |
|         | +          |
|         | マルチボード設定   |
| マルチボード化 |            |
|         | マルチボート表示   |

| 半導体情報        | 座標入手    |
|--------------|---------|
|              | ŧ       |
|              | 基板作成    |
| -            | +       |
|              | 部品作成    |
| -            | +       |
|              | 部品配置    |
| isout- ====  | +       |
| 1011-0400    | パターン設計  |
| BOAT / STERK |         |
|              | ネットチェック |
| -            | +       |
|              | DRC     |
|              |         |
|              | 図面出力    |

図Ⅲ-2.1.3-36 パッケージ設計フロー 図Ⅲ-2.1.3-37 統合設計フロー

| カテゴリー     | 件数 |
|-----------|----|
| 新機能·機能拡張  | 90 |
| 操作性改善     | 46 |
| パフォーマンス改善 | 9  |
| データベース拡張  | 3  |

表Ⅲ-2.1.3-2 開発した件数

表Ⅲ-2.1.3-3 自動化により工数削減目標を達成

| 設計工程                          | 従来   | 成果  |
|-------------------------------|------|-----|
| <ol> <li>LSIデータ取込み</li> </ol> | 192H | 8H  |
| ②接続検証                         | 192H | 5H  |
| ③解析モデル生成                      | 336H | 11H |
| 合計                            | 720H | 24H |

〔測距センサの例:TSV5万本@2チップ積層〕

■専用メニュー

経験豊富なベテラン設計者以外でも使えるように、設計フローにそって必要な機能ボタンを 配置した専用メニューを作成した(図Ⅲ-2.1.3-38)。専用メニューには設計支援機能として、 三次元積層 IC やパッケージの個別の製造性をチェックするための MRC (Manufacturing Rule Check)機能、操作手順もその場で参照できるようにボタン配置した。なお、この専用メ ニューは設計者自身で簡単に追加・編集が可能な仕様であるため、扱う製品の特長やプロジェ クトごとに最適な専用メニューとして運用することが可能である。

|               | 1-5-   | x=1-       |      | 2      | ×       |   |
|---------------|--------|------------|------|--------|---------|---|
| 半導体データインボート   | 三次元積   | <b>國設計</b> | 三次元い | /S/DRC | 解析モデル出力 | 1 |
| 🗃 新規作成 (半導体影  | (計データ) | V ~        | ルプ表示 |        |         |   |
| GDSIIインポート    |        | <b>V</b> ~ | ルプ表示 |        |         |   |
| 🏠 環境設定        |        | <b>1</b>   | ルプ表示 |        |         |   |
| ● テクノロジ編集     |        | V ~        | ルプ表示 |        |         |   |
| ゴカスポート (BGA-F | )      | V ~        | ルプ表示 |        |         |   |
| * アライメント情報出力  |        | V A        | ルプ表示 |        |         |   |

図Ⅲ-2.1.3-38 三次元積層設計専用メニュー

■ベンチマーク

開発した統合設計ツールが市場で競争力があるかどうか、第三者にベンチマーク調査を依頼 したので、その結果の一部を示す(図III-2.1.3-39、表III-2.1.3-4)。市場で採用されている 23 種類の三次元積層構造について、TSV の有無、実装構造の特徴、設計時の課題、設計に必要な 機能、そして他社ツールでの対応状況である。当初、ベースとした基板設計ツールもほぼ互角 で機能不足であったが、本研究開発により満足できるレベルに達し、設計効率化に大きな効果 があった。比較検討した他社ツールは基板設計データを IC 設計ツール側に取り込む方向での 対応が多く、三次元積層 IC における上下の接続検証や可視化(図III-2.1.3-40)、解析モデル 自動生成などの機能はなかった。「チップ積層化」については、三次元表示による可視化が特 に必要な要件であるため、基板設計ツールでの対応が良い評価となった。

| 構造                                     | 必要機能                                                                       | 開発品 | ベンチマーク対象                      |
|----------------------------------------|----------------------------------------------------------------------------|-----|-------------------------------|
| ①TSVを介して上下のチップ<br>を接続                  | <ul> <li>・パッド⇔µバンプ⇔TSV間の</li> <li>接続の確立</li> <li>・上記接続のDRC/LVS</li> </ul>  | 0   | ×                             |
| ②すべてのチップをTSVで<br>接続                    | <ul> <li>・μパンプ⇔TSV⇔μパンプ間</li> <li>の接続の確立</li> <li>・上記接続のDRC/LVS</li> </ul> | 0   | ×                             |
| ③シリコンインターポーザ<br>を用いた3D/2.5D<br>パッケージ   | ・シリコン・インターポーザの設計<br>ルールに対応した設計機能                                           | 0   | △<br>配線検討レベル。製造<br>可能なデータではない |
| ④TSVを用いたチップ<br>スタック型キャビティ<br>有りパッケージ基板 | ・キャビティ対応のワイヤーボンド<br>・キャビティ縁とチップ縁のDRC                                       | 0   | ×                             |

図Ⅲ-2.1.3-39 三次元積層構造で設計ツールの対応を検証

|          |                                     | 開発品 | A社 | B社 | C社 |
|----------|-------------------------------------|-----|----|----|----|
| 半導体設計ツール | パッケージ/ボードの接続情報を半導体設計ツールにインポート       | -   | 0  | 0  | 0  |
|          | パッケージ/ボードの寄生パラメータを半導体設計ツールにインポート    | -   | 0  | 0  | 0  |
|          | パッケージ/ボードのSパラメータを半導体設計ツールにインポート     | -   | 0  | -  | 0  |
|          | パッケージ/ボードのレイアウト情報を半導体設計ツールにインポート    | -   | -  | 0  | -  |
| 基板設計ツール  | パッケージ/ボードの接続情報を半導体設計ツールにエクスポート      | Δ   | 0  | 0  | -  |
|          | パッケージ/ボードの寄生パラメータを半導体設計ツールにエクスポート   | 0   | 0  | 0  | -  |
|          | パッケージ/ボードのSパラメータを半導体設計ツールにエクスポート    | 0   | 0  | -  | -  |
|          | パッケージ/ボードのレイアウト情報を半導体設計ツールにエクスポート   | 0   | Δ  | 0  | -  |
|          | チップレイアウト情報をパッケージ/ボードツールにインポート       | 0   | Δ  | -  | -  |
|          | チップレイアウト情報取込み時にアレイビアの復元機能           | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードのレイアウト統合表示             | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードのレイアウト統合三次元表示          | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードのシステムネットハイライト          | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードのLVSの実行                | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードの統合DRC                 | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードの統合MRC                 | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードの積層データから解析モデルを自動出力     | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードの解析モデルの詳細化/簡易化出力対応     | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードの三次元統合設計環境メニューによる使いやすさ | 0   | 9  | -  | -  |
|          | チップ/パッケージ/ボードのフロアプラン/構想設計機能         | 0   | -  | -  | -  |
|          | チップ/パッケージ/ボードの断面表示機能                | 0   | -  | -  | -  |

表Ⅲ-2.1.3-4 三次元積層 IC における上下の接続ネットの可視化



## 図Ⅲ-2.1.3-40 三次元積層 IC における上下の接続ネットの可視化

2) TSV-PDK 開発

■前提条件

本プロジェクトで開発するセンサモジュールの概要について述べる。

上層チップはセンサ素子を配置したもので、180nm プロセスにより試作する。センサ素子の 出力信号を下層チップに伝送するために TSV を形成する。下層チップは、センサ信号の読出し 回路と処理回路を搭載し、65nm プロセスで試作する。下層チップの表面には、TSV から伝送さ れた信号を受けるためのマイクロバンプを形成する。

180nm プロセスと 65nm プロセスのチップは、それぞれのファウンドリメーカーで製造し、 TSV とマイクロバンプは本プロジェクトのプロセスにて加工する。 上層チップのセンサと下層チップの読み出し回路とを TSV で接続した構成を 1 画素分として、 これをアレイ状に配置する。TSV は、この他に電源、グラウンド、制御線用の TSV を加えて総 計で約 5 万個になる。センサアレイ部の TSV を通過する信号の遅延時間ばらつきが測距センサ の距離精度に大きく影響するため、この部分はアナログ回路として取り扱う。また、TSV はあ らかじめ決められた位置に、人手により配置する。このように、TSV を用いる回路には論理合 成ツールや自動配置配線ツール等の自動設計ツールは使用しないため、自動化ツールの TSV へ の対応は、今回は開発の対象外とする。

使用する IC 設計ツールを表Ⅲ-2.1.3-5 に示す。

この前提条件のもとで、IC 設計に必要となる TSV-PDK を開発して IC 設計環境を構築する。

| ツール名                 | ツールベンダ  | 製品名(略称)                                    | バージョン              |
|----------------------|---------|--------------------------------------------|--------------------|
| 回路図エディタ              | Cadence | Virtuoso Schematic Editor (VSE)            | IC6.1.5-64b.500.17 |
| シミュレーション環境設定ツール      | Cadence | Virtuoso Analog Design Environment (ADE)   | 1                  |
| 回路シミュレータ             | Cadence | Virtuoso Spectre                           |                    |
| レイアウトエディタ            | Cadence | Virtuoso Layout Suite (VLS)                |                    |
| レイアウト検証ツール           | Cadence | Assura Design Rule Checker (AssuraDRC)     | 41USR4_0A615       |
|                      | Cadence | Assura Layout Versus Schematic (AssuraLVS) |                    |
| Mentor Calibre nmDRC |         | 2011.2.27.20                               |                    |
|                      | Mentor  | Calibre nmLVS                              |                    |
| 寄生抽出                 | Cadence | QRC Extraction                             | EXT14.20.000       |

表Ⅲ-2.1.3-5 使用する IC 設計ツール

■PDK の全体像

PDK (Process Design Kit) とは、特定の半導体プロセスで IC 設計するために使用するファ イル群一式のことである。本プロジェクトでは、TSV とマイクロバンプ (uBUMP) 用の PDK を開 発した (表III-2.1.3-6)。

TSV-PDK はファウンドリメーカーから提供される 180nm プロセス用 PDK と組み合わせて使用 し、また、uBUMP-PDK は 65nm プロセス用 PDK と組み合わせて使用する。

| 項目                 | 7-3                 | 内容                                               |  |
|--------------------|---------------------|--------------------------------------------------|--|
| TSV-PDK            | TSVセル               | TSVのシンボル、等価回路モデル、レイアウト<br>(PCELL-バラメタライズされたセル)など |  |
| (180nmプロセス)        | TSV SPICEモデル暫定版     | Q3Dによって作成したSPICEモデル                              |  |
|                    | レイヤマップファイル          | TSV、BUMP、ROLのレイヤを定義                              |  |
|                    | TSV用LVSルールファイルー式    | 既存のLVSルールにTSVレイヤを追記                              |  |
|                    | TSV用 DRCルールファイルー式   | 設計基準に従い作成したDRCルール                                |  |
|                    | エラーコード一覧表           | DRGルールに記述されたエラーリスト                               |  |
|                    | GRO用テクノロジファイルー式     | TSVを含む寄生抽出のためのルール                                |  |
| Contraction of the | uBUMPセル             | uBUMPを含むuPADセルを作成                                |  |
| UBUMP-PDK          | レイヤマップファイル          | uBUMPレイヤを定義                                      |  |
| (65nm/122)         | uBUMP用LVSルールファイルー式  | 気存のLVSルールにuBIJMPレイヤを追記                           |  |
|                    | uBUMP用 DRCルールファイルー式 | 設計基準に従い作成したDRCルール                                |  |
|                    | エラーコード一覧表           | DRGルールに記述されたエラーリスト                               |  |
| ユーティリティ            | ネットリスト生成プログラム       | マルチテクノロジンミュレーション対応                               |  |

表Ⅲ-2.1.3-6 TSV とマイクロバンプの PDK

■レイヤマップ

ウェハプロセスと TSV 加工を異なるメーカーで製造するため、使用するレイヤに制約事項が 生じる。この他にも IC 設計ツールによる制約事項もある。そこで、図Ⅲ-2.1.3-41 の積層 IC に対して、以下に示す制約を考慮して上層チップの TSV レイアウトのレイヤを定義した(表Ⅲ -2.1.3-7)。

> TSV 導体 (レイヤ名:TSV)、バンプ (レイヤ名:BUMP)、再配線層 (レイヤ名: BRDL)の3レイヤを重複しないよう定義

> ・IC 設計ツールの制約:システム定義レイヤと重複するため、レイヤ番号 195~255 は使用禁止

> ・ファウンダリメーカー支給の PDK の制約:ウェハプロセス用のレイヤ定義と重複 するため、0~194 は使用禁止



図Ⅲ-2.1.3-41 積層 IC の断面構造

表Ⅲ-2.1.3-7 上層チップの追加レイヤ

|   | Virtuoso              |         | GD              | S            |
|---|-----------------------|---------|-----------------|--------------|
|   | LAYER purpose<br>NAME |         | LÀYER<br>NUMBER | DATA<br>TYPE |
| 1 | TSV                   | drawing | 1000            | 0            |
| 2 | BUMP                  | drawing | 1001            | 0            |
| 3 | BUMP                  | label   | 1001            | 7            |
| 4 | BUMP                  | pin     | 1001            | 19           |
| 5 | BRDL                  | drawing | 1002            | 0            |
| 6 | BRDL                  | label   | 1002            | 7            |
| 7 | BRDL                  | pin     | 1002            | 19           |

表Ⅲ-2.1.3-8 下層チップの追加レイヤ

|   | Virtuoso      |         | GD              | s            |
|---|---------------|---------|-----------------|--------------|
|   | LAYER<br>NAME | purpose | LAYER<br>NUMBER | DATA<br>TYPE |
| 1 | uBUMP         | drawing | 1003            | 0            |
| 2 | uBUMP         | pin     | 1004            | 0            |

同様に、下層チップのマイクロバンプのレイヤを定義した(表Ⅲ-2.1.3-8)。下層チップの ファウンドリ(65nm プロセス)提供の PDK に合わせて、pin は単独のレイヤ番号を割り当てた。 ■TSV セル

TSV デザインルールを基にケイデンス社 Virtuoso 用の TSV セルを開発した。これにより、設計者は TSV をセルとして取り扱うことができ、TSV のサイズ等のパラメータを設定してシミュレーションを実行できる。また、パラメータにしたがって TSV セルのレイアウトを自動発生する。以下にその概要を記す(図III-2.1.3-42)。

・シンボル:TSV 形状を模した、円柱状のシンボルを作成

・等価回路モデル:広く用いられているπ形モデルを作成

・回路シミュレーションモデル:上記の等価回路を Spectre 形式 (.1ib) で記述したモ デルライブラリを作成

・レイアウト: Virtuoso のスクリプト言語 SKILL を用いて PCELL (パラメータ化された セル)を作成。入力パラメータ (表Ⅲ-2.1.3-9) にしたがって TSV セルのレイアウトを 自動発生する (図Ⅲ-2.1.3-43)。



(a) シンボル

(b)等価回路モデル (c
 図Ⅲ-2.1.3-42 TSV セル

(c) 回路シミュレーションモデル

| 表Ⅲ-2.        | 1.       | 3-9 | PCELL  | のパ    | ラメ | ータ |
|--------------|----------|-----|--------|-------|----|----|
| <u>жш</u> 4. | <b>.</b> | 00  | I OLLL | · · · |    |    |

| 変数名       | 初期値   | 説明                             |
|-----------|-------|--------------------------------|
| tsvradius | 3.0u  | TSVの半径                         |
| sw_v2     | ON    | TSV上のメタル(M1,M2)領域にV2を発生        |
| sw_brdl   | ON    | BRDLを発生                        |
| nsx1      | 0.22u | TSV上のACTIVEからSalicide Blockの距離 |
| brdl      | 10.0u | BRDLの幅                         |
| xp_aa_ol  | 0.02u | TSV上のACTIVEからP+の距離             |
| sw_bump   | ON    | BUMPを発生                        |
| tap       | ON    | リング形状のTAPを発生                   |
| ringwidth | 1.0u  | リング形状のTAP幅                     |
| ringspace | 1.2u  | TSV上のメタル(M1,M2)からTAPの距離        |
| aa        | 1.0u  | TSVからACTIVEの距離                 |
| bump      | 1.0u  | TSVからBUMPの距離                   |
| metalsize | 1.0u  | TSVからメタル(M1,M2)の距離             |



図III-2.1.3-43 TSV セルのレイアウト

回路図エディタ上でセルインスタンスを配置し、TSV 込みのシミュレーションが可能 な環境が整った。また、TSV レイアウトが自動発生する仕組みも完成した(図Ⅲ-2.1.3-44)。



図Ⅲ-2.1.3-44 回路図エディタ入力から TSV セルレイアウトの生成まで

■レイアウト検証 (DRC/LVS) ルールコード

TSV とマイクロバンプに対応した DRC ルールコードを作成した。

ファウンドリ提供の DRC ルールファイルとは独立して使用して、ファウンドリの DRC ルール ではサポートしていない項目のみ実装する。デザインルールの"値"は変数化し、値を変更可 能とする(表Ⅲ-2.1.3-10)。

TSV と無関係なパターンに対する擬似エラーを抑制するために、TSV 領域を 9.0um 拡大した 領域を TSV\_AREA と定義して、TSV\_AREA 外の Metal は検証対象外とする。

作成した DRC ルールコードについて、レイアウトパターンを作成し(図Ⅲ-2.1.3-45)、幅 チェックコマンド(INT)、間隔チェックコマンド(EXT)、マージンチェックコマンド(ENC) が正しく動作することを確認した。

表Ⅲ-2.1.3-10 デザインルールの変数

| PAR_A1  | TSV Width                 | 20.0um  |
|---------|---------------------------|---------|
| PAR_A2  | TSV-Active Min Enclose    | 3.0um   |
| PAR_B1  | METAL Min Width           | 26.0um  |
| PAR_B4  | M1(TSV)-M1(TAP) Min Space | 3.0um   |
| PAR_B5  | M1(TAP) Min Width         | 3.0um   |
| PAR_B12 | CS Width                  | 0.22um  |
| PAR_E1  | BUMP Width                | 16.0um  |
| PAR_F1  | TSV-DEVICE Min Space      | 30.0um  |
| PAR_G1  | TSV Min Space             | 30.0um  |
| PAR_G2  | TSV Max Space             | 100.0um |
| PAR_H1  | Prohibition Area          | 100.0um |
|         |                           |         |



図Ⅲ-2.1.3-45 検証用パターン

LVS ルールコードは、ファウンドリから提供されるコードを流用し、TSV 検証に必要なレイ ヤ定義と接続定義を追加して作成する。IFDEF 文を使用し"TSV"が定義されていた場合に追記 した情報を読み込む仕組みとする。

ファウンドリ提供の LVS ルールコードに、TSV、BUMP および BUMP 用ラベルを接続レイヤに登録し、BUMP を端子とする回路ネットワークに対応させる。

IFDEF 文を使用して、"TSV"が定義されていた場合に追記した情報を読み込む。スイッチ" TSV"を有効化することでTSV 対応のLVS に、スイッチ"TSV"を無効化することでファウンド リ提供の標準LVS に切り替わるようにする。LVS 実行方法はファウンドリの検証環境に準拠す る。

デバッグ用データを作成して、下記 2 点の観点で、回路図とレイアウトのコンペアを実施した。

・BUMP\_pin (L60 D244) が端子テキストとして認識されているか

・ルールコードで追加した BUMP、メタル間が TSV を介して接続されているか これにより、作成した LVS ルールコードに問題ないことを確認した。

■マルチテクノロジシミュレーション

三次元積層 IC は、異なるテクノロジ(180nm プロセスと 65nm プロセス)のチップを積層するため、三次元 IC 設計環境において異なるプロセス間のシミュレーションへの対応が必要である。

異なるプロセス間のシミュレーションでは、モデル名の重複やスケール定義の不一致により シミュレーションを実行できないため(図Ⅲ-2.1.3-46)、ネットリストを手動で書き換え、 include 文を subckt 内に記述するといった修正が必要であり、設計効率が悪かった。

そこで、設計ツール ADE-L (ケイデンス社)からマルチテクノロジシミュレーションの自動 実行できるよう、以下の要領で自動化のプログラムを開発した。

・SKILL 言語により、自動でネットリストを書き換えるプログラムを作成

- ・ADE-Lに追加したプルダウンメニューからプログラム起動を確認(図Ⅲ-2.1.3-47)
- ・準備したテストベンチ回路(図Ⅲ-2.1.3-48)により、ネットリストが書き換わることを確認

以上により、検証環境ツールの GUI からマルチテクノロジシミュレーションを実行できる環境



図Ⅲ-2.1.3-46 三次元積層 IC シミュレーションの課題

| Provide Unite Contraction of the Contract     |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |
| A Design of the second |  |

(a) ADEへのメニュー追加

(b) プログラム設定画面

Wind sectoment N.

図Ⅲ-2.1.3-47 GUI からのプログラム起動



図Ⅲ-2.1.3-48 ネットリスト書き換えの確認

3) 三次元積層 IC 設計フローの構築

開発した統合設計ツールと TSV-PDK を用いて三次元積層 IC を効率よく設計するための設計 フローを構築し、製品と同等規模の検証用データを用いて検証した。その結果を以下に述べる。

- 3-1) TSV 対応 IC 設計フロー
- ■設計フローの構築
  - TSV を用いた IC 設計は、以下の点で従来手法と異なる。
    - ・異なる半導体プロセスが混在する。(本プロジェクトでは、上層チップに 180nm プロ セス、下層チップに 65nm プロセスを採用)
    - ・積層チップに多数の I/0 が存在する(I/0 数は約5万個)
    - ・TSV を通して電源供給と信号伝送を行う
    - ・複数の会社間で設計データの授受が発生する

全体フローを図Ⅲ-2.1.3-49 に示す。従来の設計手法と異なる部分を図中に青字で記す。このセンサモジュールでは、TSV を使用する回路ブロックは自動設計ツールを用いず人手で設計することを想定している。TSV 未使用のデジタル回路には従来の設計手法を適用する。



図Ⅲ-2.1.3-49 全体設計フロー

図Ⅲ-2.1.3-50 LSIの回路設計フロー

回路設計の工程(図Ⅲ-2.1.3-50)では、まず TSV-PDK を読込む。ここでは、TSV-PDK を任意 のディレクトリに格納した後、テクノロジライブラリのパス設定、検証ルールコードのパッチ 適用、レイアウトデータ表示のカラー設定を実施する。また、複数のテクノロジ混在による、 モデル名の重複やスケール定義の不一致等の問題を回避するため、マルチテクノロジシミュ レーションの設定を行う。

回路ブロックの回路図入力において、TSV を用いて接続する部分に TSV セル(上層チップ)、 マイクロバンプ(下層チップ)のシンボルを挿入して、上層チップと下層チップを接続した回 路ブロックを作成する。この回路ブロックには複数のテクノロジ(180nm ルールと 65nm ルー ル)が混在するため、マルチテクノロジシミュレーションを適用する。

レイアウト設計フローを図III-2.1.3-51 に示す。対象とするセンサモジュールは、上層チッ プと下層チップを約5万個のTSVで接続する。これらのTSV は各チップの入出力端子(I/0) に相当し、5万個のTSV すべてに端子名を付加する必要がある。そこで、多数の端子名を入力 する際にミスの混入を防ぐために、端子名を自動生成するプログラムを作成した。

なお、統合設計ツールにおいて積層 IC 間の DRC/LVS 検証を実行する際、使用するレイアウ トデータに下記の制約があるため、レイアウト設計時、あるいはレイアウトデータのエクス ポート時に対応しておく必要がある。

- ・全配線にネット名が付与されていること
- ・全バンプにピン図形とラベルが配置されていること
- ・トップセルのセル枠に特定のレイヤが必要



次に、TSV を使用した IC の DRC/LVS の手順について述べる。DRC の検証品質を確保するため、 まずファウンドリメーカーから提供された DRC ルールコードを用いて実行し、次に TSV-PDK の DRC ルールコードを用いて実行する。LVS においては、ファウンドリメーカーから提供された LVS ルールヘッダと TSV-PDK の LVS ルールコードを用いて実行する。

寄生素子抽出のフローと使用するツールを図Ⅲ-2.1.3-52 に示す。TSV セル内の寄生素子は TSV セルの SPICE モデルとして PDK に含まれている。したがって、IC 設計データの寄生素子抽 出では、TSV セル内の寄生素子を抽出しないようブロックの指定をする。

寄生素子シミュレーションは、上層チップの PDK (ファウンドリ提供) と TSV-PDK とのマル チテクノロジシミュレーションを実施する。



図Ⅲ-2.1.3-53 テープアウトの手順

■テープアウト手順

TSV データを含む上層チップのデータをテープアウトする際、TSV 系レイヤを含む全データ GDSⅡデータと、ファウンドリメーカー向け GDSⅡデータ、TSV 加工向け GDS データの 3 種類を 作成する必要がある。

全データ GDS とファウンドリメーカー向け GDS II との間で LVL (Layout versus Layout) 検 証を実行して、データ差分が TSV 系レイヤのみであることを確認する。また、全データ GDS と TSV 加工向け GDS では、LVL 検証にてデータ差分がファウンドリメーカーのレイヤのみである ことを確認する。

バンプレイヤを含む下層チップのデータをテープアウトする際も同様の手順を行う。

■ショットデータ作成の手順

テープアウトからウェハ後工程までのデータの流れを図Ⅲ-2.1.3-53 に示す。設計、前工程のファウンドリ、後工程のメーカー間でマスクデータの授受が発生する。

ファウンドリメーカーから入手したショットデータ GDSIIに TSV、バンプレイヤを追加した 状態のショットデータを作成する。このショットデータは GDSII形式であり、TSV レイヤ、バ ンプレイヤ、後工程用アライメントマークが含まれている。

■設計フローの検証

三次元積層 IC 設計フロー、および、TSV・マイクロバンプと他社 PDK との連携を確認するため、本プロジェクトで開発した TSV-PDK、uBUMP-PDK(マイクロバンプの PDK)を使用してモチーフ仕様通りに回路・レイアウト設計ができるかを検証した。

フロー検証に用いた回路を図Ⅲ-2.1.3-54 に、そのレイアウトを図Ⅲ-2.1.3-55 に示す。開発 品に搭載される予定の 520×80 の SPAD アレイと読出し回路の仕様を以下の条件にて作成した。 ・本プロジェクトで開発した TSV・マイクロバンプの PDK とファウンドリが提供する PDK との連携を検討するため、上下層チップを跨る回路のみを作成。

・設計データにて回路動作検証、レイアウト検証、寄生抽出まで確認するため、シミュレーション実行可能な回路とし SPAD 素子は等価回路モデルで作成。

・開発品と同じプロセス(上層チップ:180nm プロセス、下層チップ:65nm プロセス)。
 ・PIXEL サイズは開発品と同じサイズ(520×80 画素)。





図Ⅲ-2.1.3-54 設計フロー検証に用いた回路

図Ⅲ-2.1.3-55 検証に用いたレイアウト

TSV とマイクロバンプを含む検証用回路を用いて、構築した IC 設計フローに問題ないこと を確認した(表Ⅲ-2.1.3-11)。 また、この検証用回路を用いて TSV 目標仕様を策定した。

表Ⅲ-2.1.3-11 検証項目と結果

|       | 検証項目                                 | 結果 |
|-------|--------------------------------------|----|
| 上層チップ | ファウンドリ提供の 設計環境にTSV-PDKをインストール        | 0  |
|       | TSVを含む回路図を入力し、回路シミュレーションを実行          | 0  |
|       | TSVを含むレイアウトを作成し、レイアウト検証を実行           | 0  |
|       | TSVを含むレイアウトから寄生素子を抽出                 | 0  |
| 下層チップ | ファウンドリ提供の設計環境にuBUMP-PDKをインストール       | 0  |
|       | 上下チップを接続した回路を作成し、マルチテクノロジシミュレーションを実行 | 0  |
|       | マイクロバンプを含むレイアウトを作成し、レイアウト検証を実行       | 0  |

3-2) チップ積層パッケージ設計フロー

チップ積層パッケージ設計フローを図Ⅲ-2.1.3-56、モチーフ構造を図Ⅲ-2.1.3-57 に示す。 一般的なパッケージ設計フローでは、半導体設計データは扱わず、チップの XY サイズと厚さ、 パッケージと接続するワイヤボンディングパッドやマイクロバンプのパッド座標だけを扱う。 統合設計ツールでは半導体設計データを取り込み、三次元表示して確認したり、上下層チップ 間の接続確認をしたり、解析データを自動生成できることが大きな特長となる。



図Ⅲ-2.1.3-56 チップ積層パッケージ設計フロー



図Ⅲ-2.1.3-57 モチーフ構造

以下、チップ積層の手順を示す。

■IC 設計データのインポート

- IC 設計データの読込み
   GDS II ファイル名、ライブラリ名、セル名、レイヤマップファイル、ピンマップファイル、 テックファイル、マップスキルファイルなどを指定する。
- 2: IC データの設定 読み込んだデータとサイズが一致しているか確認し、違いがあれば修正する。

3:テクノロジ編集

各層間厚を実際の製造ルールに設定する。具体的な設定値は設計情報を参照する。ここで 設定した値は三次元表示に反映される。

- 4: ICの外部端子情報エクスポート ICの外部端子情報をエクスポートする。ICの表裏両面にピンがある場合は表裏別々にエ クスポートする必要がある。
- 5:アライメント情報エクスポート アライメントマークのセル名を指定して、そのセルの配置座標等の情報をエクスポートす る。この情報を参考に、ICの位置合せを行いチップ積層する。
- 6:パッケージ設計前準備

基板外形層とレイアウト領域層に、パッケージ外形を面データとして入力する。

7:パッドスタック登録

パッケージ設計で使用する配線ビアやワイヤーボンドパッドをパッドスタック登録する。

8:設計条件編集

配線幅や配線クリアランス、使用するビアの仕様等、設計ルールに関する設定を行う。

9:ボール部品作成

パッケージ基板のはんだボール部分を部品として作成する。

10:積層部品作成・移動

半導体設計データからエクスポートした IC の外部端子情報を元に積層部品を作成する。 チップ積層する場合は電気的に接続がある面の数だけ部品作成が必要である。なお、積層 部品の部品厚さ、バンプ高さを設定し、アライメントマークを指定することで自動位置合 わせを行うことも可能である。

11:マルチボード設計

パッケージ設計で作成した積層チップ(ここでは IC 設計データが入る箱と外部端子を作成)に対して、1項で取り込んだ IC 設計データをリンクする。なお、この時に IC 設計 データが入る箱と IC 設計データのピン座標を比較して、同一座標にあるものを接続し、 接続に矛盾がないかチェックできる。

12:ワイヤボンド発生

ワイヤ形状等のプロファイル設定を行い、ワイヤボンドを発生する。ワイヤボンドを個別 または一括で移動する。ワイヤのルールに問題がないかチェックする。

13:パターン設計

デザインルールに従い、パッケージの配線設計を行う。自動ファンアウト、自動ファンイン、ネット交換、自動接続などの機能を使う。

14:積層チップ間未結線情報

積層チップ間結線が、論理ネット通りに結線されているかを確認する。結線の判定は上層 チップ、下層チップのマイクロバンプ位置がずれていないか、ネット名に食い違いがない かで行う。

15: パッケージ DRC の実行

パッケージの DRC を実行する。具体的な設定値は設計情報を参照する。

16:LVS 実行

チップ積層部分について、回路図から出力した CDL データとチップ積層配置したパッケージ設計データを比較して、回路図どおりに接続しているかを確認する。

■積層部品作成・搭載位置合わせ

積層部品の作成および積層、積層位置合わせは作業の工程が多く、設計ツールの操作も複雑 で難しい。そこで初心者でも積層部品作成・搭載位置合わせが簡単にできるカスタム機能を開 発した。IC設計データの取り込み時に「ICの外部端子情報ファイル(BGA-F)」、「製造時に位 置合わせに使用するアライメント座標情報ファイル」を出力することで、簡単にチップ積層が できる。

カスタム機能は、専用のダイアログに以下の項目を設定して実行する。設定項目は多いが、 自動設定や自動計算を行い、作業を極力容易にした(図III-2.1.3-59)。

- カスタム機能からダイアログを開く
- ② チップ積層数を選択
- ③ 積層部品作成を新規で行うか選択
- ④ チップ積層がパッケージ基板の表層か内層か選択
- 5 IC 設計データから出力した BGA-F を設定
- ⑥ 積層部品間の接続層を指定
- ⑦ 積層部品の実装種別を選択(フリップチップ/ワイヤーボンド)
- ⑧ 積層部品のフットプリント名を指定(BGA-Fから自動設定)
- ⑨ 積層部品のリファレンス名を設定(BGA-Fから自動設定)
- ⑩ 積層部品の部品厚を設定(BGA-Fから自動設定)
- バンプ高さを設定(BGA-Fの値から自動計算)
- ② 搭載位置合わせの設定(アライメント座標データの値から自動配置)
- 13 アライメント座標データのファイル名を指定

| *             | -0    |                     |        | 3DIC 南岸   | 計解-設定    |         |           |         | 100       |           |                 |       |
|---------------|-------|---------------------|--------|-----------|----------|---------|-----------|---------|-----------|-----------|-----------------|-------|
| 20198 27      | V NAR | 4                   |        |           |          |         |           |         | R dillahe |           | (13             | ,     |
| 10 m          |       | BGA-F:              | 16919  | 東設確認:1    | 28157024 | 1771-22 | 部品筆       | 1027第81 | 1         | TOWNER.   | 754x5F7748 1    |       |
| Pred-Top      | a.    | wil/SENSOR_top.cov  | Liser2 | *         |          |         | 0.03030   |         |           | et ar con | NECO ALANA      |       |
| 2nd-Bottom :  | 1971  | ENSOR_bottom.cov    | 1000   | 111111    | SENSUR   | DENDUK  | 11.02.929 |         | 14        | DENDAR    | ases undron     |       |
| tig-Top: 40   | -     | figat/LOGIC_top.csv | USEC   | 1         |          |         | 6         | 0.00480 | H.        | -         |                 |       |
| list-Bottom r | 80    |                     |        | ONA-WOW - | ROGIE    | LOGIC   | 0.32500   |         |           | LOGIC     | LOGIC_align.txt |       |
|               |       | 5                   | 6      | ) (D      | 8        | 9       | 10        | Ð       |           |           | .ett            | ##>E% |

## 図Ⅲ-2.1.3-59 積層部品作成・チップ積層・搭載位置合わせダイアログ

3-3)解析ツールでのインポート

統合設計ツールにより自動生成した解析用モデルについて、解析ツールへのインポートを確認した。その結果を以下に述べる。

■熱応力解析ツール ANSYS Mechanical でのインポート

統合設計ツールへの IC データのインポートから、熱応力解析ツール Mechanical (アンシス 社) への解析用モデルのインポートまでの一連の流れを図III-2.1.3-60 に示す。統合設計ツー ルから形状データと材料情報をエクスポートする。形状データは、SAT 形式 (3D ソリッド形状 のファイル形式の一種) で出力する。材料情報は、統合設計ツールの 'ANSYS 入出力オプショ ン'により作成する ANSYS Mechanical マクロ用設定ファイルの中に記載される (図III-2.1.3-26)。

ANSYS Mechanical 側で、まず形状データ(ファイル拡張子.sat)をインポートし、次に、 Zuken Design Force I/F (アンシス社)を使って設定ファイルを読み込み、マクロを適用する。

これにより各レイヤ、および TSV に材料情報が自動的に付加されることを確認した(図Ⅲ-2.1.3-61)。



図Ⅲ-2.1.3-60 Mechanical へのデータ出力



図Ⅲ-2.1.3-61 Mechanical への材料情報受渡し

■電磁界解析ツール HFSS でのインポート

統合設計ツールへの IC データのインポートから、電磁界解析ツール HFSS (アンシス社) への解析用モデルのインポートまでの一連の流れを図Ⅲ-2.1.3-62 に示す。

電気系の解析ツールでは、ANF (Ansoft Neutral File)形式が用いられることが多いが、調査の結果、ANF には以下の制約があることがわかった。

・パッド下のビアが接続領域として認識されない(ポリゴンとして認識)

- ・アレイビアを表現できない
- ・言語仕様が非公開のため、TSV の記述法が不明

そこで、形状データのフォーマットとして、STEP 形式(機械設計データ、電子設計データ等で 使用されるデータ形式の規格)を採用した。

材料情報については、物性マッピングファイル(レイヤと材料名とを対応付けた csv ファイル)と python スクリプトを作成し、HFSS 上でスクリプトを実行することで各オブジェクトに材料名が設定される(図III-2.1.3-63)。



図III-2.1.3-62 HFSS へのデータ出力



(b)物性マッピングファイル

(c) スクリプト実行による材料名付加

図Ⅲ-2.1.3-63 HFSS への材料情報受渡し

■その他の電磁界解析ツールでのインポート

ANSYS Mechanical (アンシス社)、ANSYS HFSS (アンシス社) 以外のシミュレーションツー ルでのインポートに関しても評価を行った。図III-2.1.3-64 は ANSYS Q3D (アンシス社)、図III-2.1.3-65 は EMPro (キーサイト社)、図III-2.1.3-66 は ADS-Momentum (キーサイト社)、図III-2.1.3-67 は MW STUDIO (CST 社) でのインポート結果であり、図形として正しい形状で取り込 みができていることを確認した。



図Ⅲ-2.1.3-64 Q3D 読み込み結果



図Ⅲ-2.1.3-65 EMPro 読み込み結果





図Ⅲ-2.1.3-66 ADS-Momentum 読み込み結果

図III-2.1.3-67 MW STUDIO 読み込み結果

3-4)チュートリアル、手順書の作成

開発した統合設計ツールの最終プロト版を使って、三次元積層 IC+パッケージ+基板の統合 設計環境を体験するためのチュートリアル(図Ⅲ-2.1.3-68)および手順書(図Ⅲ-2.1.3-69) を作成した。



図Ⅲ-2.1.3-68 三次元積層 IC 設計のチュートリアル



TSV対応IC設計手順書

チップ積層設計手順書

図Ⅲ-2.1.3-69 三次元半導体積層パッケージ設計手順書

4) 統合設計環境の適用例

ここでは、本プロジェクトで構築した統合設計環境の適用事例を紹介する。事例として「三 次元積層 IC の構想設計」、「三次元積層 IC を用いたパッケージ熱応力設計」、「シリコンイン ターポーザや FO-WLP への適用」である。

4-1) 三次元積層 IC の構想設計

三次元積層 IC 設計の初期段階では、IC やパッケージの様々な構造を比較検討しながら最適 構造を決めることが求められるが、現状ではそれに対応した設計ツールと手法が確立されてい ないため、多くの工数を要する。ここでは、三次元積層 IC 設計における初期段階での構想設 計効率改善手法を説明する。

■三次元積層 IC の構想設計における課題

ここで用いる三次元積層 IC とパッケージ構造を図Ⅲ-2.1.3-70 に示す。搭載する IC は 8×8mm の CPU1 個、5.4×2.7mm のメモリ 2 個、27×27mm の 4 層樹脂パッケージである。積層 形態として例えば、

A. CPUの上にメモリ2個を平置きした構造

B. CPU とメモリ2 個を平置きした構造

C. パッケージ上に Si-IP (Silicon-Interposer)を用いて CPU とメモリ 2 個を平置きした構造 が考えられる (図Ⅲ-2.1.3-71)。構想設計ではこれらの積層形態の比較検討を想定する。



図Ⅲ-2.1.3-70 三次元積層 IC とパッケージ構造



図Ⅲ-2.1.3-71 三次元積層 IC とパッケージ構造の比較

一般的な三次元積層 IC の構想設計では、搭載する IC の情報が与えられ、積層方法やパッ ケージ/基板の検討を行い、設計実現性、電気的特性、熱的特性、製造性、信頼性、コストな どに問題が無いか検証を行う。ここでは熱的特性の検証を例にとって、構想設計の課題につい て説明する。構想設計段階で熱的特性検証をするには、図III-2.1.3-70 と図III-2.1.3-71 に示 すような複数の構造の CAD データを作成し、そこから解析用 CAD データを出力する。そして、 CAE (Computer Aided Engineering) に渡して解析を行い、最適な構造を選び出すというフ ローになる。このように、構想設計では複数の構造を比較検討するために、複数の CAD データ を作成する。さらに前述のように、IC/パッケージ/基板の異なる種類の設計ツールを組合せ て使う必要があるため、設計者には大きな負荷となる。そこで、多くの選択肢の中から最適構 造を選び出すために、構想設計容易化手法が必要となる。

ここで三次元積層 IC とパッケージ構造の構想設計フローについて、簡単に説明しておく。

■三次元積層 IC の構想設計フロー

1: IC の情報を設定する

サイズ、厚さ、材質、マイクロバンプ配置情報、消費電力などその段階で分かっている情報を CAD に与えてデータ化する。

- 2:パッケージの情報を設定する サイズ、基板層数、厚さ、材質、各層の残銅率、BGA 配置情報、IC の積層方法・積層順 序・配置情報、ビアの情報などを CAD に与えてデータ化する。
- 3: 基板の情報を設定する

サイズ、基板層数、厚さ、材質、各層の残銅率、パッケージの配置情報、ビアの情報など を CAD に与えてデータ化する。

- 4:解析用 CAD データを出力する 出力したい構造(例えば三次元積層 IC 単体、三次元積層 IC+パッケージ、三次元積層 IC +パッケージ+基板)を選択して解析用 CAD データを出力する。
- 5 : CAE で解析をする

解析用 CAD データを取り込み、熱解析を行う。

## ■提案の構想設計効率改善手法

前述の三次元積層 IC の構想設計フローに従い、CAD にてマニュアル作業でデータ作成を行う ことは技術的に可能であるが、毎日 CAD を使って設計をしているような専門家でないと操作が 複雑で難しく時間がかかってしまう。そこで CAD 外部にユーティリティを作成し、三次元積層 IC とパッケージ構造の CAD データを自動作成する手法を検討した。今回は表計算ソフトのマク ロ機能を使用することとし、実際にプロトタイプを作って評価した。

■構想設計のための情報の入力

最初にベースとなる基板の基板層数、外形寸法(X,Y)、各層の厚さ、材質、残銅率などを入 力する(図Ⅲ-2.1.3-72)。このとき入力した基板層構成がイメージしやすいように、断面図を リアルタイムに表示する機能を付加した。また残銅率の情報は CAD データ自動作成時に、①ベ タ面として出力し等価熱伝導率として渡す方法、②指定の残銅率となるような井桁状のメッ シュプレーンとして出力する方法(図Ⅲ-2.1.3-73)、③指定の残銅率となるような四角いドッ ト(メッシュプレーンのネガポジ反転パターン)を発生する方法を選択することができる。



図Ⅲ-2.1.3-72 表計算ソフトによる基板情報入力画面



図Ⅲ-2.1.3-73 残銅率を反映したメッシュプレーン

次に基板上に搭載するパッケージのサイズ(X,Y)、基板厚さ、材料、配置座標・角度を入力 する(図Ⅲ-2.1.3-74)。このとき入力したパッケージの配置座標・角度がイメージしやすいよ うに、部品配置図をリアルタイムに表示する機能を付加した。またパッケージのBGA ピッチ、 ボール径、高さ、材料の指定や、基板のビアピッチ、穴径、ランド径、配置エリアを指定でき るようにした。

次にパッケージ上に搭載する IC のサイズ (X, Y)、部品厚さ、材料、配置座標・角度を入力 する。また IC のマイクロバンプのピッチ、径、高さ、材料、積層順序を指定することにより、 CAD データを自動作成することが可能である。表Ⅲ-2.1.3-12 は、出力する三次元積層 IC と パッケージ構造 (IC、パッケージ、基板)の情報である。



図Ⅲ-2.1.3-74 表計算ソフトによる部品情報入力

| 部品          | 項目   | 值           |  |  |  |  |  |
|-------------|------|-------------|--|--|--|--|--|
|             | XY寸法 | 5.4mmX2.7mm |  |  |  |  |  |
| IC(MEMORY1) | 厚さ   | 0.1 mm      |  |  |  |  |  |
|             | 材質   | Silicon     |  |  |  |  |  |
|             | XY寸法 | 5.4mmX2.7mm |  |  |  |  |  |
| IC(MEMORY2) | 厚さ   | 0.1 mm      |  |  |  |  |  |
|             | 材質   | Silicon     |  |  |  |  |  |
|             | XY寸法 | 8mmX8mm     |  |  |  |  |  |
| IC(CPU)     | 厚さ   | 0.2mm       |  |  |  |  |  |
|             | 材質   | Silicon     |  |  |  |  |  |
|             | XY寸法 | 27mmX27mm   |  |  |  |  |  |
| PKG         | 厚さ   | 0.5mm       |  |  |  |  |  |
|             | 材質   | GlassEpoxy  |  |  |  |  |  |
|             | XY寸法 | 100mmX80mm  |  |  |  |  |  |
| BOARD       | 厚さ   | 1.6mm       |  |  |  |  |  |
|             | 材質   | GlassEpoxy  |  |  |  |  |  |

表Ⅲ-2.1.3-12 出力する三次元積層構造の情報

■構想設計用の CAD データ作成

図Ⅲ-2.1.3-75は、構想設計用のCADデータ作成の流れを示したものである。表計算ソフト にて作成したCADデータ自動作成用マクロを元に、CADデータを自動作成する。このまま解析 用CADデータを出力することも可能だが、CAD画面上で配置位置や構造を変更したり、情報を 付加することも可能である。



図Ⅲ-2.1.3-75 CAD データ自動作成フロー
■解析用 CAD データ出力

図Ⅲ-2.1.3-76は、解析用 CAD データ出力パラメータの設定画面である。多くの情報は表計 算ソフトで設定した情報をそのまま引き継いで使えるが、ここで条件を変更して出力すること も可能である。図Ⅲ-2.1.3-77は出力した解析用 CAD データの詳細、図Ⅲ-2.1.3-78 は熱解析 結果である。

|                                                                                                                                                                                           |                                                | 11                     | パラメーターの編集                                         |                                                  |               |                                                | 3 💌 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------|------------------------|---------------------------------------------------|--------------------------------------------------|---------------|------------------------------------------------|-----|
| (ウォーター加か込み) パウォーター<br>素簡<br>モームルビア<br>・ 調査<br>パロケーク形状<br>弱体<br>その形の種<br>弱能の仕様<br>になどの方の<br>になり、<br>この<br>になり、<br>の<br>して<br>の<br>の<br>の<br>の<br>の<br>の<br>の<br>の<br>の<br>の<br>の<br>の<br>の | 9/2                                            | ~                      |                                                   |                                                  |               |                                                |     |
| (平陽時<br>元-4巻冊<br>山力だが                                                                                                                                                                     | 1/276-52<br>• PNS<br>2 CPN<br>3 NEMI<br>4 NEM2 | ※平均調<br>3、5、5<br>5、5、5 | March<br>0.50000<br>1.05000<br>1.22000<br>1.32750 | 536253363<br>73<br>0.00000<br>0.00000<br>0.00000 | NKIROHE<br>MI | SHOURDING<br>M2<br>Comme<br>Silicon<br>Silicon |     |
|                                                                                                                                                                                           |                                                |                        |                                                   |                                                  |               |                                                |     |

図Ⅲ-2.1.3-76 解析用 CAD データ出力パラメータ



図Ⅲ-2.1.3-77 解析用 CAD データ詳細例

図Ⅲ-2.1.3-78 熱解析の結果例

## ■三次元積層 IC の構想設計のまとめ

三次元積層 IC 設計における初期段階での構想設計効率改善手法について提案した。提案手法をベースとした構想設計を行うことで、TSV を利用した三次元積層 IC の構想設計が高精度かつ短時間で完了することが確認できた。構想設計では複数の構造について多くの項目を検証するため、いろいろな工程の設計者が簡単に活用できるシステムである必要があり、効率改善手法は大きな効果を発揮すると考えられる。

4-2) 三次元積層 IC を用いたパッケージ熱応力設計

設計初期段階において IC 設計者が熱を考慮する場合、経験則や大雑把なシステム仕様に基 づくケースが多い。そのため、過剰なマージン見積もりによる製品コスト増大、あるいは不十 分な放熱見積もりによる誤作動を引き起こすおそれがある。前述の通り三次元積層 IC は放熱 が困難であり、従来以上に適切な IC 放熱設計手法が必要とされている。そのために、IC を封 入するパッケージのみならず、基板レイアウトや周辺部品の配置を含め、システム全体の熱を 解析する技術が必要不可欠と考えられる。ここでは、IC の詳細設計前にシステム全体の熱解析 を高速に実現するための統合設計フローを検証した。

■解析モデルと制約条件

ここで使用する解析モデルと制約条件を説明する。新規設計する CPU の他に、DDR など既存 のパッケージ品や受動部品などを組み合わせ、4 層基板上に実装するモチーフデータを作成し た(図Ⅲ-2.1.3-79)。基板データは、JEITA LPB 相互設計 WG の Golden Sample を参照し、IC 部分を三次元積層 IC に置き換えている。基板は4層構造であり、外形 100mm×80mm である。



図Ⅲ-2.1.3-79 基板データ

CPU 部はロジックダイの上にメモリダイを 2 枚積層する三次元積層構造(図Ⅲ-2.1.3-80)で、 ロジックダイはパッケージ基板とはんだボールを介して基板に接続される。CPU はモールド樹 脂で覆われている。ロジックダイとメモリダイは、マイクロバンプと呼ばれる微細なはんだ ボールで接続されている。統合設計ツールでは、三次元積層 IC および、パッケージ基板、 モールド樹脂、基板を1つの画面で表示することができ、さらに三次元表示をして視覚的に構 造を確認することができる。また新規開発した解析モデルの自動生成機能を使うと、ビアやパ ターンが任意の精度で STEP データとして出力することができる。

解析実行の際に与える制約条件は、CPU 端部に与えた 1W の熱流と、外気に触れる部分からの 雰囲気 (22°C) 輻射のみとした。解析ツールは ANSYS Mechanical を利用し、定常熱分布を結 果として得るものとする。利用する計算機のスペックは表III-2.1.3-13に示す通りである。構 想設計段階での解析を想定し、データ作成から解析完了まで要する時間の目標値を最大 1 時間 とした。



図Ⅲ-2.1.3-80 CPU 断面図

表Ⅲ-2.1.3-13 計算機スペック

| OS  | Windows7 Professional 64bit |
|-----|-----------------------------|
| CPU | Intel Core i7-4770 3.40GHz  |
| RAM | 16 GB                       |

■統合設計フローおよび解析手法

前述の解析用モデルをそのまま取り込んで解析した場合、メッシング・解析が目標時間以内 に終了しない。有限要素法の節点数が莫大なためである。節点数を増加させる主な要因はマイ クロバンプおよび基板配線パターンであると考えられる。そこで、計算時間を短くするための 新しく開発した2種類の手法に関して検証した。

1つ目は、マイクロバンプ接合部をボックス形状の物質に置換して解析する手法である。置 換物質は、アンダーフィルとはんだの熱伝導率を基に算出した直交異方性の等価熱伝導率を利 用する。この手法を接合部近傍のみを取り出した小規模モデルにおいて検証したところ、精度 よく近似できることを確認した。

2 つ目は、基板配線パターンをブロック状に近似する手法である。基板を格子状の領域に分割し、導体の占める面積が大きい領域は全体が導体となるような近似を実施する。この近似には、前述の STEP 出力時のパターン精度コントロール機能を利用する。

■解析結果

上記の手法を用いることで、システム全体の解析が実行できることを確認した。詳細モデル に含まれるバンプ接合部をボックス形状に近似し、かつ基板の配線パターンをブロック状に近 似した解析データを自動生成した(図Ⅲ-2.1.3-81)。

この解析データをメッシングしたところ、1分未満で完了し、約17万節点となった(表III-2.1.3-14)。また解析データを用いて伝熱解析を実施したところ、1分未満で結果が得られた

(図Ⅲ-2.1.3-82)。IC内部の温度勾配も確認でき、構想設計段階での熱見積もりに有効利用できるレベルであることが確認できた。

短時間での計算が実行可能であるので、パッケージ・アンダーフィル材・モールド樹脂・基板レイアウトを具体的なレベルまで検討することが可能である。この手法を用いれば、伝熱解析のみならず応力解析の高速化も可能である。解析完了までに要した時間の内訳は、既存基板データの CPU 部修正に 30 分、STEP データ出力に 10 分、解析ツールへの読み込み及び設定に

15分、解析計算に1分であった。以上を合計すると56分であり、目標を達成することができ た。



図Ⅲ-2.1.3-81 基板パターンのブロック近似

| 表Ⅲ-2.1.3-14 | 計算時間   |
|-------------|--------|
| 節点数         | 170572 |
| 要素数         | 23564  |
| メッシング時間     | 42.6秒  |
| 計算時間        | 48.0秒  |



図Ⅲ-2.1.3-82 解析結果(左:基板全体 右:IC内部)

■三次元積層 IC を用いたパッケージ熱応力設計のまとめ

三次元積層 IC を用いたシステムに対し、全体の熱解析を高速に実現するための設計フロー を検証した。統合設計ツールを使用することで、基板全体の熱解析平均的なスペックの計算機 を用いて合計1時間未満で完了できる。

4-3)シリコンインターポーザや FO-WLP への適用

開発した統合設計ツールを評価するため、三次元積層評価用デイジーチェーン TEG チップを 実装できるシリコンインターポーザの設計および製造、FO-WLP (Fan Out Wafer Level Package)の設計および応力解析による検証を行った。

■シリコンインターポーザの設計

三次元積層評価用デイジーチェーン TEG チップを実装できる TSV 付シリコンインターポーザ を設計し、統合設計フローおよび統合設計ツールに問題ないことが確認できた(図Ⅲ-2.1.3-83)。統合設計フローで使用した主な機能は以下である。

- ・GDS II データインポート機能
- ・DRC 機能
- ・TSV 経由のシステムネットハイライト機能

・GDS Ⅱ出力による製造用レチクルマスク作成



図Ⅲ-2.1.3-83 シリコンインターポーザの図面

なお、ここで設計したシリコンインターポーザの設計データから GDS II 出力を行い、i 線ス テッパー用のレチクル作成を行い、8 インチウェハにてビア・ファースト法/ボッシュプロセ スによる TSV 形成、およびデュアルダマシンプロセスによる微細配線形成を行った。また、製 造したシリコンインターポーザに三次元積層評価用デイジーチェーン TEG チップを実装した。 図Ⅲ-2.1.3-84 は実装後の写真である。



図Ⅲ-2.1.3-84 シリコンインターポーザに複数段実装した TEG チップ

■FO-WLPの設計

図Ⅲ-2.1.3-85 は FO-WLP のモチーフ構造である。ダイ① 40um ピッチ uBump:1,996 ピン、 ダイ②40um ピッチ uBump:1,206 ピン、FO-WLP 0.4mm ピッチ BGA:1,750 ピン、3 層配線、 Line/Space=10/10um という設計仕様である。FO-WLP のサイズを 20x14mm から 18x12mm にシュ リンクしたときの熱応力の差を比較検討する。

具体的な FO-WLP および PoP を設計、解析モデル自動出力を実施して、統合設計フローおよび統合設計ツールを検証した。統合設計フローで使用した主な機能は以下である。

・GDS II データインポート機能

・DRC 機能

- ・FO-WLP・PoP (Package on Package) 実装のシステムネットハイライト機能
- ・解析用モデルの自動出力 (ANSYS Mechanical 用 STEP データ)

なお、ここで設計した FO-WLP から STEP 出力を行い、ANSYS Mechanical で熱応力解析を行った。図Ⅲ-2.1.3-86 は解析結果である。



図Ⅲ-2.1.3-85 FO-WLPのモチーフ構造



図Ⅲ-2.1.3-86 FO-WLPの熱応力解析の結果例

■シリコンインターポーザや FO-WLP への適用のまとめ

シリコンインターポーザ、FO-WLPの設計で検証した結果、従来設計フローによる想定工数に 対して、大幅な工数削減効果があることが確認できた。

以上、3 つの事例で示したように、統合設計環境により三次元積層 IC の設計が大幅に効率化 される。 今回開発した統合設計ツールは、TSV を使った三次元積層 IC の設計に限定されない。2.1D インターポーザや様々なタイプの FO-WLP(eWLP、InFO、MCeP 他)に対しても有効と考えられ る。さらに、シリコン・フォトニクス IC の分野でも SOI 基板や TSV を用いた 3D/2.5D 実装が 進むと予想されており、将来的にはこの分野への展開の可能性も有している。

5)まとめ

従来、三次元積層を取り扱う設計ツールがないため、多数のTSV/マイクロバンプを用いて 接続された三次元積層 IC 間の接続検証や、TSV を含む三次元積層 IC の解析モデルの作成を手 作業で行う必要があった。これにより多くの設計工数が発生していた。

本プロジェクトでは、三次元積層 IC を取り扱う統合設計ツールと、TSV 向けの PDK

(Process Design Kit:設計に必要なライブラリ)を開発し、これらを用いた三次元積層 IC 設計フローを構築した。本プロジェクトの成果により、三次元積層 IC 設計の大幅な工数低減 を実現した。 2.1.4 TSV プロセスインテグレーション技術の開発(①-3)

(主担当:ラピスセミコンダクタ株式会社)

(副担当:株式会社デンソー(再委託)、住友精密工業株式会社(再委託)、国立研究開発法人産業技 術総合研究所)

2.1.4.1 研究開発概要

1 万画素を超える大規模 SPAD アレイを実現するためには、各 SPAD 素子から距離換算回路までの信号の遅延時間を均等にしなければならない。

具体的には、各 SPAD 素子から距離換算回路までを物理的に等長配線にする技術が必要である。 実現手段は、大規模 SPAD アレイと距離換算 LSI を三次元に積層し、両 LSI 間を TSV(Through Silicon Via)を介して接続する構造が最も理想的である。

また、本開発製品(測距センサ)は自動車の安全運転等に重要な役割を担うため、従来の TSV が多く用いられている携帯電話用カメラモジュール等の品質(民生・産業用)より高信頼性である車載品質が要求される。

2.1.4.2 目標

将来の超高画素測距センサを実現するため、Ⅲ-2.1.2 節で示した TSV 仕様を満足する三次 元実装技術を開発する必要がある。

本プロセス開発では、SPAD アレイおよび距離換算回路を模した TEG サンプルを用いて、TSV 抵抗1Ω以下、TSV 容量 50 fF 以下、かつ車載レベルの信頼性を有する TSV 構造・形成プロ セスを実現することを目標とした。

2.1.4.3 成果

1) 三次元実装測距センサ形成プロセス

図Ⅲ-2.1.4-1に本プロセス開発により将来的に実現を目指す三次元実装測距センサ IC の構造を示す。上層に1万画素を超える SPAD アレイと信号取り出し回路の一部からなる受光 IC、下層に距離換算 IC を積層する構成となる。TSV は受光 IC 内に配置され、上下層 IC はバンプを介して接合されている。



図Ⅲ-2.1.4-1 三次元実装測距センサ IC の構造

TSV の形成方法は様々なプロセスが挙げられるが、本プロジェクトでは事業化を念頭に置き、 ビアファースト方式やビアミドル方式に比べて、汎用性が高く、比較的加工コストが安いビア ラスト(裏面ビア)方式を採用した。

図Ⅲ-2.1.4-2に、三次元実装測距センサ IC を形成するプロセスフローを示す。

SPAD アレイウェハに対し、テンポラリ接着剤を介してガラス支持体を貼り付け、Si を薄化 した後、TSV を形成する。更に TSV 直上にバンプを形成し、ガラス支持体を剥離した後、ダイ シングによりチップ化し受光 IC を作製する。

一方、距離換算回路用ウェハは、表面側にバンプ形成を行う。その後ダイシングによりチップ化し距離換算 IC を作製する。更に受光 IC を上に、距離換算 IC を下にして、バンプ同士を 接合することでチップ積層を行う。

得られた積層チップは、パッケージ組立を行い、三次元実装測距センサ IC が完成する。



図Ⅲ-2.1.4-2 三次元実装測距センサ IC のプロセスフロー

TSV 構造の検討

表Ⅲ-2.1.4-1 に評価した TSV 断面構造と仕様を示す。TSV 構造は、従来型となるレギュラ構造に加えて、高い信頼性を期待できる側壁絶縁を強化した ATI (Annular Trench Insulator) 構造を試作評価した。TSV 導体には、従来型の Cu めっき充填方式に加えて、低コスト化を期 待できる印刷法のはんだ充填方式を採用した。チップコストを抑制し1万画素を最適配置する ため、TSV ピッチは20 μmで設計した。

TSV ピッチ 20 µm を実現するため、TSV 外径はピッチの 1/2 (10 µm) 以下を目標とし、レ ギュラ構造は TSV 外径 6 µm、ATI 構造は TSV 外径 10 µm、絶縁リング幅 2 µm で設計した。 TSV 長 (Si 厚) は、予想される電気特性および個片化後のチップハンドリング性等を考慮して、 狙い値を 20 µm とした。TSV の電気特性に関するプロセス目標は、仕様より厳しい TSV 抵抗 0.5  $\Omega$  以下、TSV 容量 30 fF 以下を判断基準とした。

| TSV楼选      |                                   |                         |                         |                             |  |  |  |  |
|------------|-----------------------------------|-------------------------|-------------------------|-----------------------------|--|--|--|--|
|            |                                   |                         |                         |                             |  |  |  |  |
| 側壁杷稼材料     | Si                                | 02                      | 回                       | 眉                           |  |  |  |  |
| ビア充填材・方式   | Cu電解めっき                           | はんだ印刷                   | Cu電解めっき                 | はんだ印刷                       |  |  |  |  |
| 縦構造図       | M1<br>金属導体 側壁絶縁<br>(Cuめっき) (SiO2) | 金属導体<br>(はんだ)<br>(SiO2) | 金属導体<br>(Cuめっき)<br>(樹脂) | 金属導体<br>総縁リング<br>(はんだ) (樹脂) |  |  |  |  |
| TSV長(Si厚)  |                                   | 20                      | μm                      |                             |  |  |  |  |
| TSVピッチ     |                                   | 20                      | μm                      |                             |  |  |  |  |
| 導体径 / TSV径 | 5/6                               | 5 μm                    | 4 / 10 μm               |                             |  |  |  |  |
| TSV抵抗      |                                   | ≦(                      | ).5 Ω                   |                             |  |  |  |  |
| TSV容量      |                                   | $\leq 3$                | 30 fF                   |                             |  |  |  |  |

表Ⅲ-2.1.4-1 TSV 構造と目標仕様

3) 評価 TEG

TSV プロセス開発のため、TEG ウェハを作製した。TEG は SPAD アレイを想定した仕様とし、 多層配線層は全てアルミ配線(A1-Cu)である。図Ⅲ-2.1.4-3 に試作した上層用 TEG ウェハ写 真を、図Ⅲ-2.1.4-4 に 1 ショット全体図を示す。ウェハサイズは 8 インチで、電気特性評価 用チップ、機械特性評価用チップおよび積層実装評価用チップから構成される。1 ショットサ イズは縦 22 mm×横 20 mm であり、1 ショット中のチップ数は 20 個である。



図Ⅲ-2.1.4-3 上層用 TEG ウェハ写真

図Ⅲ-2.1.4-4 1ショット全体図

図III-2.1.4-5 に 20  $\mu$ m ピッチ TSV 電気特性評価チップを示す。TSV チェーンパターン、単一/ 並列キャパシタパターン、Kelvin パターンなどの評価パターンから成り、上層用 TEG ウェハに 対し TSV および再配線を形成することで TSV 単体の電気特性評価を行うことができる。図III-2.1.4-6 に積層実装評価チップを示す。上層用 TEG ウェハに対し TSV およびマイクロバンプを形 成後、チップ個片化し、別途作製したバンプ付き下層 TEG チップと積層することで積層実装後の 評価が可能となっている。受光 IC の設計で示した画素配列を反映して、チップサイズは 2 mm×11 mm (TSV 数およびバンプ数;最大 38,000 個=横 500×縦 76) と縦横比を大きく設計した。









4) TSV インテグレーション技術開発

4-1) ガラス支持体貼付け、薄化加工プロセス

特性ばらつきが小さく高歩留まりの TSV 形成を実現するため、Si 厚みばらつきは極力小さく する必要がある。図III-2.1.4-7 に上層用 TEG ウェハ Si 厚 20 $\mu$ m 薄化後の TTV(Total Thick Variation)測定結果を示す。ガラス貼り合わせ加工や薄化加工の条件最適化を図り、Si 厚みば らつきを TTV 2  $\mu$ m (Si 厚みの 10%) 以内に抑制できた。テンポラリ接着剤は、従来より耐熱 性の高いアクリル系樹脂を採用することで、ATI 構造実現のために 250℃以上の高温処理が必要 となる樹脂印刷プロセスやはんだ印刷プロセスを導入することが可能となった。



(a)ブロセス改善前

(bプロセス改善後

図Ⅲ-2.1.4-7 Si 薄化後 TTV 測定結果

4-2) TSV 形成プロセス

4-2-1) TSV 形成プロセスフロー

図Ⅲ-2.1.4-8 にレギュラ構造の TSV 形成プロセスフローを示す。薄化済上層用 TEG ウェハ に対し、TSV 形成用のフォトリソグラフィを行った後、深堀 Si エッチングと層間絶縁膜 (SiO2) エッチングを行う。その後、TSV の側壁酸化膜を低温 CVD により形成した後、酸化膜 エッチバック処理でボトムの SiO2 膜を除去する。次に、Ti/Cu スパッタ後、はんだ印刷ない しは電解めっきで金属を埋め込み、表面の金属膜を CMP 等で除去し、レギュラ構造の TSV が完 成する。

図Ⅲ-2.1.4-9 に ATI 構造の TSV 形成プロセスフローを示す。ATI 構造のプロセスは、絶縁膜を埋め込むアニュラトレンチと金属導体を埋め込むビアを別々に作製するため、レギュラ構造と比較してフォトリソグラフィ工程と Si 深堀エッチング工程が1回多い。

薄化済上層用 TEG ウェハに対し、アニュラトレンチ形成用のフォトリソグラフィを行った後、 深堀 Si エッチングを行う。その後、印刷技術で絶縁樹脂をトレンチ内に埋め込み、表面の残 渣膜を研削、CMP 等で除去して TSV 側壁の絶縁リングを形成する。その後、絶縁リングの内側 にビア形成用のフォトリソグラフィを行った後、深堀 Si エッチングと層間絶縁膜(SiO2) エッチングを行う。次に、Ti/Cu スパッタ後、はんだ印刷ないしは電解めっきで金属を埋め込 み、表面の金属膜を CMP 等で除去し、ATI 構造の TSV 形成が完成する。



図Ⅲ-2.1.4-8 レギュラ構造 TSV 形成フロー



図Ⅲ-2.1.4-9 ATI 構造 TSV 形成フロー

4-2-2) TSV 形成条件の改善

ATI 構造では、絶縁リング加工後にビア加工を行うため、ビアエッチング形状の安定化に課題があった。主要な原因の一つとして、Si に比べて熱容量の大きな絶縁リングによりエッチング時の放熱性が悪化するためと考えられる。図Ⅲ-2.1.4-10 にビア形成 Si エッチング後断面 SEM 像を、図Ⅲ-2.1.4-11 にビア形成ボトム SiO2 エッチング後断面 SEM 像をそれぞれ示す。いずれもエッチング条件の最適化(エッチング方式、ガス種、ガス組成等)することで、ビア形状の改善を行った。



図Ⅲ-2.1.4-10 ATI 構造 TSV のビア形成 Si エッチング後断面 SEM 像



図Ⅲ-2.1.4-11 ATI 構造 TSV のビア形成ボトム SiO2 エッチング後断面 SEM 像

TSV は第 1 メタル層(A1-Cu)に対してコンタクトする構造となるため、適切な界面状態と なるプロセス設定が必要である。ビアエッチング後に露出するメタル表面は、エッチングガス の影響でフッ化アルミニウムを主成分とする高抵抗不純物が生じる場合があった。図III-2.1.4-12に試作した TSV について、TSV と第 1 メタル層界面の EDX 分析結果を、図III-2.1.4-13 に同じサンプルの TSV 抵抗測定結果を示す。ビアエッチング後のメタル表面に対し適切な ウェット洗浄処理を行うことで、アルミ表面からフッ素成分が除去されるとともに、アルミ配 線と TSV のコンタクト性を大きく改善した。



(a) ウェット洗浄を行わない場合
(b) ウェット洗浄を行った場合
図Ⅲ-2.1.4-12 TSV と第1メタル層(A1-Cu)界面の EDX 分析結果



4-2-3) TSV 形状出来栄え

図Ⅲ-2.1.4-14 に試作した TSV 断面 SEM 写真を示す。レギュラ構造、ATI 構造ともにほぼ目 標通りの寸法で加工できた。TSV はすべて第1メタル層でコンタクトできており、第2メタル 層以降への突き抜けはなかった。



図Ⅲ-2.1.4-14 TSV 断面 SEM 像

4-2-4) TSV 単体初期特性

4-2-4-1) TSV 抵抗

図III-2.1.4-15 に試作測定した 20,000 個の TSV を含む TSV チェーンパターンの観察結果を、 図III-2.1.4-16 に 1 ノードあたりの TSV 抵抗評価結果を示す。TSV チェーンパターンの電圧-電 流特性から、TSV 数と累積抵抗値の関係に変換し、1 ノードあたりの抵抗値を算出した。TSV 抵抗値に対するビア充填材/方式の影響について、導体材料の物性差を反映してはんだ印刷が Cu めっきに比べて若干高めの抵抗値を示したが、いずれもプロセス目標の 0.5  $\Omega$  以下を達成 した。また TSV 構造の影響については、レギュラ構造と ATI 構造ともに大きな差異がなく、プ ロセス目標の 0.5  $\Omega$  以下となった。



(a) 光学顕微鏡写真

(b) 断面SEM像





## 4-2-4-2) TSV 容量

図Ⅲ-2.1.4-17 に試作測定した TSV キャパシタパターンの写真を、図Ⅲ-2.1.4-18 に TSV 容量評価結果を示す。アルミ配線+99 個の TSV の試料とアルミ配線のみの試料の静電容量を測定し、その差分から 99 個の TSV のみの静電容量を測定した。なお測定は、蓄積状態 (印加電 圧: -5 V)、周波数:1 MHz で行った。TSV 容量値に対するビア充填材/方式の影響について、はんだ印刷と Cu めっきのいずれも、プロセス目標の 30 fF 以下を達成できなかった。はんだ印刷は、Cu めっきより若干容量が低い容量値(目標仕様の 50 fF 以下)を示したが、これははんだ充填時の熱処理(約 250℃)の影響によると考えられる。また TSV 構造の影響については、ATI 構造のみ TSV 容量値約 4 fF とプロセス目標の 30 fF 以下を大幅に達成できた。これは ATI 構造の絶縁リングの効果を反映したもので、レギュラ構造に比べて絶縁幅ばらつきが小さいため、容量値のばらつきも小さく安定した結果となった。



図Ⅲ-2.1.4-17 20 μmピッチ並列 TSV キャパシタの光学顕微鏡写真



4-3) バンプ形成

上層用 TEG ウェハに TSV 形成した後、TSV 直上に Cu/Ni/はんだ(厚み 3  $\mu$ m / 1  $\mu$ m / 2  $\mu$ m) から成る接合用のマイクロバンプを形成した。下層用 TEG ウェハにはパッシベーション 開口面に同様のバンプを形成した。尚、バンプ開発の詳細はIII-2.1.6 節で述べる。

4-4) 支持体剥離、ダイシング、ピックアップ

上層用 TEG ウェハの TSV およびバンプ加工面側をダイシングシートに貼り付け、ガラス支持体を剥離した。次いでウェハをブレードダイシングした後、ピックアップを行った。図Ⅲ-2.1.4-19 にフローの概略を示す。



図Ⅲ-2.1.4-19 プロセスフロー (バンププロセス〜ピックアップ)

ベーシカルな製造条件としては、2012 年に完了したドリームチッププロジェクトで調査した 10 μm 厚のダイシング・ピックアップ結果を参考にして、ダイシングシートは古河電工製 UC334 を使用した。一方、差異点としては、下記 2 点が挙げられる。

- (1) 本プロジェクトで対象とするチップサイズが 2 mm×11 mm と細長い形状となっており、 チップ剛性が無く割れやすい。
- (2) ウェハ裏面側に 20 µm ピッチのバンプ若しくは再配線が形成されている。

【ダイシングシートマウント】

裏面にバンプが有るウェハをダイシングシートにマウントする場合は、ウェハ裏面およびバ ンプがシート材と隙間なく密着する必要がある。図Ⅲ-2.1.4-20 に密着性が不十分な場合の写 真を示す。ダイシングシート材 UC334-95 (ベース基材厚:80 µm、糊厚:15 µm、UV 照射前接 着強度:1.4-1.7 N/m<sup>2</sup>、照射後接着強度:0.2-0.4 N/m<sup>2</sup>)を常温下でマウントし、チップを ピックアップした後のシート面を観察した。その結果、バンプがシートの接着剤に十分埋まっ ていなかった部分や、バンプが根元から取れてシートに残ってしまったケースが発生した。貼 り合せ実験をした結果、ステージ温度 40℃~50℃で密着性が良いと判明した。



図Ⅲ-2.1.4-20 チップピックアップ後の埋め込み不良状態

【ダイシング】

薄チップのチッピングやクラック対策として、考慮すべき点は (1) ダイシングのカット の順番 (2) カット深さ(シングルカットかステップカットか) (3) カットスピード (4) ブレードの種類 である。ダイシング装置はディスコ製 DFD6361 を使用した。

表Ⅲ-2.1.4-2 に評価結果を示す。ダイシングカットの順番は、長辺側を CH1 の条件で先に カットして、続いて CH2 として短辺側をカットした。これはダイシング中のチップの回転を防 止するためである。次にシングルカットと 2 段階でカットするステップカットを評価した。ス テップカットの目的はチッピングを抑制するためであったが、薄チップでは効果が無く、チッ プ断面形状に影響を及ぼす事が判明した (図Ⅲ-2.1.4-21)。カットスピードについては回転数 を遅くしても効果が明確に出ず、CH1 と CH2 の条件を適正化しながら、ダイシングシートへの 切込み深さやブレード剛性を調整する事により、チッピングやへアークラックを改善させるこ とが判明した。本プロジェクトにおけるダイシング条件は表Ⅲ-2.1.4-2 で記載の条件5を用 いた。



(a) ステップカット時(条件1)
(b)シングルカット時(条件5)
図Ⅲ-2.1.4-21 カット方法の差による断面形状

|                     | 条件1                                                    | 条件2                                                         | 条件3                                                                                                  | 条件4                                    | 条件5                                                            |
|---------------------|--------------------------------------------------------|-------------------------------------------------------------|------------------------------------------------------------------------------------------------------|----------------------------------------|----------------------------------------------------------------|
| カット方法               | Step cut                                               | Single Cut                                                  | Single Out                                                                                           | Single Cut                             | Single Cut                                                     |
| スピンドル回転数<br>[min-1] | 30,000                                                 | 10000~30000                                                 | 30000/30000                                                                                          | 30000/30000                            | 30000/30000                                                    |
| 切り込み深さ<br>[mm]      | 21軸:ウエハヘ<br>10um<br>22軸:テープへ<br>25um                   | テープへ 15um                                                   | テープへ 20um                                                                                            | テープへ CH1<br>20um/ CH2<br>15um          | テープへ<br>CH1 20um/<br>CH2 15um                                  |
| カット速度               | 10mm/s                                                 | 5mm/s-10mm/s                                                | CH1: 10mm/s<br>CH2: 5mm/s                                                                            | CH1: 10mm/s<br>CH2: 10mm/s             | CHI: 10mm/s<br>CH2: 5mm/s                                      |
| プレード                | ZH05-SD4500-N1-<br>50-BB                               | ZHZZ-SD4800-HI-<br>50 AA                                    | ZHZZ-SD4800-H1-<br>50 AA                                                                             | ZHZZ-SD4800-H1-<br>50 AA               | CHI: ZHZZ-<br>SD4800-HI-50 AA<br>CH2: ZH05-<br>SD4500-NI-50 BB |
| 評価結果                | 1CH目:カット時にへ<br>アクラック状のチッピ<br>ング有。<br>町面方向でのチッ<br>ピング大。 | 10日目:カット時にヘ<br>アクラック状のチッピ<br>ングが減少。<br>20日目:コーナー<br>チッピング有。 | 1CH目:カット時にへ<br>アクラック状チッピン<br>グが大幅減少。<br>2CH目:短辺カット時<br>のコーナーチッピン<br>グ減少。短辺中央部<br>にてへアークラック発<br>生半数有。 | 短辺中央のクラック<br>は減少。<br>ユーナー欠けは大幅<br>に改善。 | 短辺中央のクラック<br>は最善。<br>コーナー欠けは大幅<br>に改善。                         |

表Ⅲ-2.1.4-2 ダイシング条件と評価結果

またレーザダイシングについても評価した。外観上のチッピングやクラックは皆無であるが、 図Ⅲ-2.1.4-22 に示すように抗折強度がチップ裏面側から測定した場合で、ブレードダイシン グに比較して約 50%に減少する。これはレーザの熱衝撃による低下と想定されたため、本プロ ジェクトでは採用しなかった。近年では、低熱衝撃のレーザ光の適用も検討されているが、本 チップへの評価時点では、明確な効果がまだ見られていなかった。



【ピックアップ】

ピックアップは、キヤノンマシナリ製 CAP-3500 を用いた。本装置は薄チップのピックアッ プが可能なスライド剥離方式を使用している。スライド剥離の方向は、チップ短辺方向に並行 で、かつコーナー突き上げ無で実施した。表III-2.1.4-3 の条件で、TSV/バンプ付 20 µm 厚の チップを割れ等の発生なくピックアップできた。

| 装置         | CAP-3500(キヤノンマシナリ) |
|------------|--------------------|
| ピックアップ速度   | 1 mm/s             |
| ピックアップ荷重   | 90 g               |
| 吸着時間       | 500 ms             |
| エキスパンド量    | 3 mm               |
| チップコーナ突上げ量 | _                  |
| 突上げピン位置    | _                  |
| スライドスピード   | 200 µm / s         |

表Ⅲ-2.1.4-3 ピックアップ条件

4-5) チップ積層

TSV/バンプ形成済み上層用 TEG チップに対し、同じくバンプ形成した下層 TEG チップとチッ プ積層を行った。図Ⅲ-2.1.4-23 にチップ積層後の写真を、図Ⅲ-2.1.4-24 に TSV およびバン プ接合部の断面 SEM 像を示す。バンプ同士がアライメント精度良く接合されており、接合界面 も良好であることがわかる。38,000 個の TSV/バンプチェーンが電気的にも問題なく導通して いることを確認した。チップ積層開発の詳細はⅢ-2.1.7 節に述べる。



図Ⅲ-2.1.4-23 チップ積層後の写真



図Ⅲ-2.1.4-24 TSV およびバンプ接合部の断面 SEM 像

4-6) 信頼性評価

得られた積層チップについて、パッケージ組立後、下記の信頼性評価を行い、目標とした車 載基準の信頼性を満たすことを確認した。信頼性評価の詳細はⅢ-2.1.10節で述べる。

- ・高温保存(150℃) >1000 時間
- ・高温通電 (150℃@1 mA) >1000 時間
- ・温度サイクル(-40℃~+125℃) >1000 サイクル
- 5) 技術仕様書

本プロセス開発により完成した TSV インテグレーション技術について、チップ設計基準書、 工程仕様書等から構成される技術仕様書(図III-2.1.4-25)を作成した。



図Ⅲ-2.1.4-25 技術仕様書

6) コスト

Yole 社のコストシミュレーションツールである 3D-Package CoSim を使用し、従来技術と本 プロジェクトで開発した各 TSV 構造のコストを比較した。工程の範囲は、薄化から積層までの 工程である。(図Ⅲ-2.1.4-26)

コストを分析した TSV の仕様を表Ⅲ-2.1.4-4 に示す。シミュレーションしたすべての TSV 構造で、コスト目標である従来比 0.7 以下を達成することが確認できた。



図Ⅲ-2.1.4-26 コストシミュレーション解析例

| ビア充填剤・方式 | Cu 電角  | <b>痒めっき</b> | はんた    | ご印刷    |
|----------|--------|-------------|--------|--------|
| TSV 構造   | レギュラ構造 | ATI 構造      | レギュラ構造 | ATI 構造 |
| 縦構造      |        |             |        |        |
| コスト(従来比) | 0.53   | 0.64        | 0.43   | 0.54   |

表Ⅲ-2.1.4-4 コストシミュレーション結果

2.1.5 印刷 TSV 技術の開発(①-4)

(主担当:ラピスセミコンダクタ株式会社、住友精密工業株式会社(再委託)) (副担当:国立研究開発法人産業技術総合研究所、株式会社デンソー(再委託))

2.1.5.1 研究開発概要

TSV 形成処理工程を大幅に短縮・改善するために、TSV 形状に対して適用範囲の広い TSV 用金属充 填技術と絶縁層形成技術および両装置の基盤技術開発を行う。

- TSV 用金属充填技術および装置 流動性の金属材料を真空環境下でウェハ上に導入し、加圧機構等によって TSV に充填したの ちに固化させる技術および装置の基盤技術開発を行う。
- 2) TSV 用絶縁層形成技術および装置 絶縁材料をウェハ上にあけられたリング状他の溝の中に充填した後に焼成することにより、 短時間でウェハ全面に TSV 用絶縁層を形成する技術および装置の基盤技術開発を行う。
- 2.1.5.2 TSV 用金属充填技術および装置
  - 2.1.5.2-1 目標
    - TSV に溶融はんだを充填し固化させる TSV 用金属充填技術を材料・プロセス両面で確立し、 そのための実験機を製作し、装置化の基盤技術開発を行う。
      - 確立する技術には下記項目を含む
        - ・材料の選定
        - ・充填プロセスの確立(ボイドレス充填)
        - ・材料充填後の残渣除去工程の確立
        - ・アルミ配線との安定した電気的コンタクトの確立
        - ・電極形成コストの抑制
  - 2.1.5.2-2 成果

【材料】

本プロジェクトではビアラスト TSV 形成プロセスへの適用を評価する為、250℃前後で溶融 するはんだを選定し充填評価を実施した。評価したはんだ材を表Ⅲ-2.1.5-1 に示す。

その際のウェハテンポラリボンド剤の耐熱性は 250℃程度である。従って、充填処理温 250℃での充填良品率が高く、充填後のウェハの反り量が小さい Sn-0.7Cu-0.05Ni を選択した。

| 组击              | 固相点 液相点 |      | 充填処理温度 | 充填良品          | 率(*1) | ウェハ反り    | (mm)   |
|-----------------|---------|------|--------|---------------|-------|----------|--------|
| 租及              | (°C)    | (°C) | (°C)   | ℃) 選別基準=95%以上 |       | 選別基準=0.8 | 5mm 以下 |
| Sn-5.0Sb        | 240     | 243  | 270    | 94.9%         | Δ     | 3mm      | ×      |
| Bi-2.6Ag        | 262     | 270  |        | 97.0%         | 0     | 1mm      | ×      |
| Bi-2Sn          | 246     | 264  |        | 99.6%         | 0     | 0.5mm    | 0      |
| Bi-1Sn          | 257     | 269  | 200    | 99.1%         | 0     | 0.5mm    | 0      |
| Bi-0.5Sn        | 263     | 270  | 280    | 100%          | 0     | 0.5mm    | 0      |
| Bi-2Sn-2Sb(P)   | 255     | 265  |        | 92.2%         | Δ     | 0.7mm    | Δ      |
| Bi              | 27      | 71   |        | 97.1%         | 0     | 0.4mm    | 0      |
| Sn-3Ag-0.5Cu    | 217     | 220  |        | 61.0%         | ×     | 0.9mm    | ×      |
| Sn-3.5Ag        | 22      | 21   |        | 96.5%         | 0     | 0.7mm    | Δ      |
| Sn-0.55Cu       | 227     | 229  | 250    | 92.6%         | Δ     | 0.6mm    | Δ      |
| Sn-0.7Cu-0.05Ni | 22      | 27   |        | 97.3%         | 0     | 0.2mm    | 0      |
| Sn              | 23      | 32   |        | 98.5%         | 0     | 0.5mm    | 0      |

表Ⅲ-2.1.5-1 金属充填材料 材料選定テスト一覧

(\*1) 径 5µm ビアをダイサーでカットして観察した結果 充填圧力は 0.8MPa で統一

尚、Bi 系材料は凝固時に膨張する特性があり、充填時にボイドを生じ難いという特性を有 するが、延性を示さず脆いという特性に注意が必要である。Bi 系材料の配線とのコンタクト についてはNi 層を介在させることで強固な結合が得られることを確認した。

一方、Sn 系材料は凝固収縮が 3%程度と大きく固相変態も生じるため、これによるボイド生成 を防止する充填プロセスが重要となる。Sn 系材料の配線とのコンタクトはCu、Ni などの金属 層を介在させることで容易に結合が可能である。 【充填プロセス】

ビア加工面を含むウェハ表面側を真空排気して加熱したチャンバ内に溶融金属を流し込み、 その溶融金属に圧力を加えてビアに押込み、溶融金属を冷却固化する充填法の改善プロセス開 発と装置開発を実施した。Sn 系はんだ材料の凝固収縮によるボイドの生成を抑制するため、 溶融金属を加圧補充しながら一方向に固化できる構造とし、処理室空間の気相分の影響も最小 化するためにウェハを縦に配置して真空排気しながら溶融金属を供給できる構造とした。 図Ⅲ-2.1.5-1にウェハを縦配置で処理する装置のプロセスフローを示す。



図Ⅲ-2.1.5-1 金属充填プロセスフロー

本技術の充填性能として、ビア内のボイドサイズをビア径の1/3以下とすることを目標に設定 している。この充填性能に対して、充填処理のパラメータが与える影響を評価した。評価の一覧 を表III-2.1.5-2、評価データの例を図III-2.1.5-2 に示す。これにより充填の加圧力だけでなく、 固化過程の冷却制御が重要であることが明確となった。これは、冷却条件によって Sn はんだの 凝固収縮によるヒケ巣の発生位置やデンドライト生成に影響するためと推定される。

|    |                           |                                           | 充填パ | ラメータ     |                 |                        |  |
|----|---------------------------|-------------------------------------------|-----|----------|-----------------|------------------------|--|
|    |                           | 冷却条件<br>面内方向 <del>▶</del><br>温度傾斜    加圧補充 |     |          |                 | 充填性への                  |  |
| 評個 | TIAT                      |                                           |     | 充填圧力     | ウェハ表面上<br>はんだ厚さ | 効果・傾向                  |  |
|    |                           | 2.1°C/cm                                  |     |          |                 |                        |  |
| 1  | ウェハ面内万向の<br>冷却温度傾斜        | 2.9°C/cm                                  | あり  | 2MPa     | 110µm           | 効果あり<br>傾斜大が良          |  |
|    | 们却加及快乐                    | 3.6°C/cm                                  |     |          |                 | 医赤八花 氏                 |  |
| 2  | ふされるなど言になみ                | 3°C/cm                                    | あり  | 1 6MP2   | 110um           | 効果あり                   |  |
| 2  | 市却時の材料加圧補工                | (±0.1)                                    | なし  | 1.01VIFa | Πομπ            | 加圧補充ありが良               |  |
|    |                           |                                           | あり  |          | 2MPa            |                        |  |
| З  | 充填圧力                      | 3°C/cm<br>(+01)                           |     | 1.6MPa   | 110µm           | 効果あり<br>16MPaまでの範囲で影響大 |  |
|    |                           | (_0.1)                                    |     | 1.3MPa   |                 |                        |  |
|    |                           |                                           |     |          | 60µm            |                        |  |
| 4  | 残渣膜厚                      | 3°C/cm<br>(+01)                           | あり  | 2MPa     | 110µm           | 影響なし                   |  |
|    |                           | (_3.1)                                    |     |          | 160µm           |                        |  |
| 5  | 各パラメータ複合評価<br>(冷却温度傾斜 強化) | 4.7°C/cm                                  | あり  | 1.6MPa   | 110µm           | 複合で効果確認                |  |
| -  |                           |                                           |     |          |                 |                        |  |

表Ⅲ-2.1.5-2 金属充填パラメータ評価一覧

<u>各評価項目における水準を色付けセルで表示</u>

(\* 凝固温度付近でのログ値)





図Ⅲ-2.1.5-3 にパラメータ評価の結果に基づいて充填条件を最適化したサンプルの評価結

図Ⅲ-2.1.5-3 充填パラメータ評価(条件最適化)

【金属充填後の残渣除去】

TSV を完成させるには金属充填処理にてウェハ表面上に形成されたはんだ膜を除去する必要 がある。従って金属膜の除去プロセスを開発した。

①CMP による除去

CMP 加工による Sn はんだの除去加工プロセスを開発した。(図Ⅲ-2.1.5-4)

Sn はんだ用の CMP スラリが存在しないため、Cu めっき膜除去と同等の除去レートは得られ ず、当初は 5~10 倍の加工時間を要していたが、スラリ調整等により 2.5 倍程度の時間まで短 縮された。専用の CMP スラリ開発が進めば同等の加工時間が得られると想定している。



CMP 加工前

CMP 加工品

|    |   |     |    |   |     | 5   | μm  | 径 | 20 | μm | ピッ | <del>チ</del> 酉 | 2列 | 部 |   |       |   |
|----|---|-----|----|---|-----|-----|-----|---|----|----|----|----------------|----|---|---|-------|---|
|    |   |     |    |   |     |     |     |   |    |    |    |                |    |   |   |       |   |
| 0  | • | . 0 | 0  |   |     |     | 0   |   | •  |    | 0  |                |    |   |   | 0     |   |
|    | 0 | 9   | Ö  | • |     |     |     |   |    |    | Ö  | •              |    | 0 | 0 | •     | • |
|    |   | 0   |    | 0 | 000 |     | (0) | 0 |    | 0  | •  |                | 0  | 0 |   | •     | • |
|    | • | 0   | 0  | 0 |     | 0   | 0   | 0 |    |    |    |                | 0  | • | 0 |       | • |
|    |   | ŏ   | Ö  | 0 |     | (ð) |     |   | •  | •  | 0  | •              | 0  |   |   | 0     |   |
| Ó. | 0 |     | 0  |   | 0   | 0   | 0   |   |    |    |    | •              | •  |   |   |       |   |
|    | • | •   | 0  |   |     |     |     | 0 | 0  |    | ۲  |                | 0  | 0 |   | 0     | 0 |
|    |   |     |    | 0 | 00  |     | (0) |   | •  | 0  | ۰  | •              | 00 | 0 | • |       | • |
|    | • | •   | Ū. |   |     | 0   |     |   |    |    |    |                |    | • |   | 0     |   |
|    | 0 | •   |    | 0 | 101 |     | 0   | 0 | •  |    | •  |                |    |   | 2 | 10    | 0 |
| 10 | 0 | 0   | 0  | 0 | 0   | 0   | 0   |   |    |    |    |                | 0  |   | 1 | 50 µm | 1 |

図Ⅲ-2.1.5-4 金属残膜の CMP 除去

②サーフェスプレーナによる切削除去(プロセスコスト削減の検討)

除去加工コストの抑制手段として切削加工による除去プロセスの検討も実施した。

メカニカルな切削加工ではウェハ表面の酸化膜面で加工を停止することが困難であるため、 ビア加工に用いる樹脂マスクを切削代として利用して充填ビアの開口を得る方法を取った。ビ ア加工マスクになど耐熱性を有するレジストマスクを利用することで、金属充填の熱処理にも 耐え、切削加工だけでも容易に充填ビア開口が得られることを確認した。

さらに、Ⅲ-2.1.5.3 節に記載の絶縁層形成プロセスでウェハ上に形成される樹脂膜をビア 加工マスクとして利用し、同様に金属充填後の残膜除去に利用できることも確認した。

(⊠Ⅲ-2.1.5-5)

直径 10μm 以上のビアであれば、この手法で TSV プロセスフローを簡略化することで、ATI 構造 TSV のコストを約 20%削減できる可能性がある。



図Ⅲ-2.1.5-5 金属残膜の切削除去

【アルミ配線とのオーミックコンタクト】

本プロジェクトでは TSV がコンタクトする配線はアルミをターゲットとしている。アルミ配線はビア開口後に表面が酸化するため一般的に Sn はんだとの接合は困難であり、本充填技術でもビア底のアルミ配線と充填金属とで直接のオーミックコンタクトは得られなかった。

対策として Cu めっき充填におけるスパッタ膜(Ti/Cu 膜)をアルミ配線と Sn はんだとのコ ンタクト層として用いることとし、結果として Cu めっき充填と同じ条件で成膜したスパッタ 膜において理論値相当のコンタクトを得ることが出来た。(図Ⅲ-2.1.5-6)

また、このスパッタ膜はビアに対するはんだの濡れ性を付与するため充填性の向上にも寄与し、特にビア底角部において顕著な充填性の改善が確認された。(図Ⅲ-2.1.5-7)



図Ⅲ-2.1.5-6 アルミ配線を用いたケルビンパターンでの IV 測定結果 (200mm ウェハ中央と外周4点の評価データ)





【実験装置】

開発した実験装置の概要を記載する。

充填プロセスの項に記載の通り、Sn 系はんだ材料の凝固収縮によるボイドの生成を抑制す るため、溶融金属を加圧補充しながら一方向に固化できる構造で装置を製作した。同時に、複 数ポイントに処理チャンバの温度モニタを配置し、また、2MPa までの充填圧力に耐える構造 とした。(図Ⅲ-2.1.5-8)



図Ⅲ-2.1.5-8 実験装置の外観とフローシート概略

【装置基本仕様】

本プロジェクトにより得られた充填性能を満たすための装置基本仕様を表Ⅲ-2.1.5-3 に記載する。

|      | 項目        | 仕様                                                  |
|------|-----------|-----------------------------------------------------|
| 温度   | ウェハ冷却温度勾配 | ≧3.6℃/cm(面内方向)                                      |
|      | 温度可変範囲    | 80~250°C                                            |
|      | 面内温度分布    | 昇温完了時∶±10℃                                          |
|      | 冷却速度      | ≧0.4°C/sec                                          |
| 加圧力  | 充填加圧力     | ≧1.6 MPa                                            |
| 真空度  | 処理室真空度    | ≦5Pa                                                |
| 材料   | 材料使用量     | ≦3cc/枚                                              |
| プロセス | プロセスタイム   | 昇温 540sec<br>注湯 120sec 計1080sec(18min)<br>冷却 420sec |
|      | 加圧補充機能    | 供給圧力 ≧1.6MPa                                        |
| その他  | エッジ除外領域   | ウェハ外周より 6mm                                         |

表Ⅲ-2.1.5-3 溶融金属充填装置の基本仕様

【ビア充填コストの抑制効果】

本技術の TSV 充填コストを試算した結果、本プロジェクトのターゲットビアサイズにおいて はめっき充填法に対して 10%程度の改善しか得られない結果となった。これはターゲットビア サイズが微細なため、めっき充填法でも比較的短時間での処理が可能となるためである。

しかし、めっき充填法はビアサイズが大きくなるにしたがって処理時間が増大し、材料使用 量も増大するためコストが増加する傾向がある。一方、溶融金属充填法のプロセスコストは基 本的にビアサイズの影響を受けずに一定のため、大きなビアであるほどめっき充填法に対する コストメリットが大きくなる傾向を示す。図III-2.1.5-9 に両技術のビアサイズとコストとの 関係を示す。このコストはアスペクト比を4に固定して独自に試算した結果である。



図Ⅲ-2.1.5-9 めっき充填法とのコスト比較

- 2.1.5.3 TSV 用絶縁層形成技術および装置
  - 2.1.5.3-1 目標

TSV 電極を取囲むリング状の溝に液状の絶縁材料を充填して固化させる TSV 用絶縁層形成技術を材料・プロセス両面で確立し、装置化の基盤技術開発を行う。

確立する技術には下記項目を含む

- ・材料の選定
- ・充填プロセスの確立(ボイドレス充填)
- ・材料充填後の残渣除去工程の確立
- ・絶縁層形成コストの抑制
- 2.1.5.3-2 成果

【材料】

開発を開始した当初は絶縁層形成材料としてシリカ系材料を選定し、スキージ等によりア ニュラトレンチに充填する手法を開発していたが、固化させるための焼成温度を 250℃以下に することが当初想定以上に困難であることが明らかになり、シリカ系材料の適用を断念した。

代替手段として液状の樹脂系絶縁材料中に浸漬してこれをアニュラトレンチに充填した後に 250℃以下で焼成固化する手法の開発に着手。樹脂系絶縁材料の候補は 8 種類ほどあり、これ らについて充填性能、発生膜応力、物性値実測結果等の評価を行った。またこれらのデータを 使用して産業技術総合研究所でシミュレーションによる TSV 構造解析を行い、その結果から材 料を選定した。(表Ⅲ-2.1.5-4)

| 評価項目  | 物性値                              | TSV構造応力<br>解析シミュレーション                   | 絶縁性能                 | 充填良品率                      | 密着性    |      |
|-------|----------------------------------|-----------------------------------------|----------------------|----------------------------|--------|------|
| 判定基準  | TMA引張モ─ド<br>変位量<10%<br>(室温⇔350℃) | デバイス領域への応力<br>(硬化温度→室温時)<br>SiO2=186MPa | 比誘電率<8.1<br>(SiN膜同等) | ≧95%                       | テープテスト | 判定結果 |
| フッ素系  | 0                                | ∆<br>(391MPa)                           | O<br>4.3~5.8         | O<br>100%                  | 0      | 採用   |
| всв   | 0                                | O<br>( — )                              | 0                    | O<br>100%                  | 0      | 採用   |
| シリコーン | х                                | O<br>(1.8MPa)                           | X<br>測定できず           |                            |        | 採用不可 |
| PI系_1 | Δ                                | ے<br>(601MPa)                           | O<br>4.2~5.4         | X<br>0%                    | 0      | 採用不可 |
| PI系_2 | 0                                | X<br>(907MPa)                           | O<br>4~5.4           | X<br>Siホ <sup>°</sup> スト変形 |        | 採用不可 |

表Ⅲ-2.1.5-4 絶縁層形成材料の絞込み

( ○=適合 △=改善余地あり X=対策不可 )
# 【絶縁層形成プロセス】

候補材料を使用して充填試験を重ね、基本プロセス技術を確定した。(図III-2.1.5-10) また、選定した材料は幅 1 $\mu$ m 深さ 25 $\mu$ m のアニュラトレンチにおいても良好な充填性を示し た。(図III-2.1.5-11)



図Ⅲ-2.1.5-10 基本プロセス技術の確立(特許出願)



図Ⅲ-2.1.5-11 充填したサンプルの断面の電子顕微鏡写真 (絶縁層形成材料をアニュラトレンチに充填)

【ボイドレス充填】

さまざまなトレンチ形状に対して充填評価を実施したところ、トレンチサイズの拡大および開 ロ率が高くなるとベーク過程での充填材料の体積減少によってトレンチ内の充填不足を発生する 事が判明した。この問題の解消には、材料塗布の過程でウェハ上にトレンチ深さの 1~1.5 倍の 厚膜形成が必要であることを明らかにした。これに対し、スピン塗布方式ではウェハ上に十分な 材料(膜厚)を形成する事が出来ない為、厚膜を形成できる塗布方式を開発し、ボイドレス充填 に必要な塗布膜厚を確保する事で充填良品率 95%以上を達成した。(図Ⅲ-2.1.5-12)



図Ⅲ-2.1.5-12 塗布方式と充填結果(充填材焼成後の ATI 断面 SEM 像)

【実験装置】

実験装置の概要を記載する。

ウェハは搬送台車にセットし、搬送台車から塗布充填装置およびプリベーク&バッチ焼成炉 に投入できる構造とした。プリベーク&バッチ焼成炉内では枚葉式でプリベーク処理された ウェハが自動で石英カセットに収納され、石英カセットでバッチ焼成した後、石英カセット毎 取出しステージに移載されて絶縁層形成処理が完了する構造となっている。(図III-2.1.5-13)



図Ⅲ-2.1.5-13 実験装置外観

【絶縁材料充填後の残渣除去】

次工程に渡す条件として、ウェハ表面の酸化膜を残した状態で絶縁樹脂残渣を完全に除去す るプロセス要求があり、グラインドによる粗加工と CMP 仕上げによる残渣除去の評価を実施し た。

CMP スラリの配合を調整し、絶縁樹脂材と酸化膜の選択比を高くする事で絶縁樹脂残渣を完全に除去する事ができた。(図Ⅲ-2.1.5-14)





また、ガラスサポートウェハの場合、ガラス貼合せ部分に付着した絶縁材料は CMP 加工で除 去できず、サポートガラスからのウェハデマウント工程で不具合を生じる。従って、ガラス貼 合せ部分への絶縁材料の付着を回避する必要があり、実験装置の塗布充填装置はスプレッド方 式から、塗布範囲の設定が可能な描画塗布方式に構造を変更することで対策を施した。 【熱プロセス耐性の確認】

絶縁材料を充填したアニュラトレンチの上に酸化膜を成膜した場合に、充填材のポップアッ プ現象などによる不具合を生じることが無いかを確認した。

絶縁材料が充填されたアニュラトレンチ上に CVD 酸化膜を 500nm 成膜した後、260℃で 10 分間の加熱処理を行ったサンプルを作成し、CVD 酸化膜/絶縁充填材の界面周辺の断面観察を実施した結果、変形・クラック等の不具合を生じないことが確認された。(図Ⅲ-2.1.5-15)



図Ⅲ-2.1.5-15 後工程温度耐性評価結果

【絶縁層形成コストの抑制】

Ⅲ-2.1.4.3節-6)項のATI構造TSVコストシミュレーションでは、絶縁層形成プロセスの材料消費量は2g/枚、処理能力は1時間当たり6枚と設定しており、これを目標性能として実験装置の開発を進め、下記の対応によって目標を達成した。

- 材料消費量の削減 -

アニュラトレンチを絶縁材料で完全に充填するには、前述の通り、ウェハ上の絶縁材料の塗 布膜厚はトレンチ深さの 1~1.5 倍必要であり、例えばトレンチ深さが 20µm の場合は塗布膜 厚が 20~30µm 必要となる。これに対して、絶縁材料の塗布方式としてスプレッド方式では塗 布膜厚のばらつきが大きく、ウェハ全面で完全な充填を達成するにはトレンチ深さの 2 倍以上 の塗布膜厚設定が必要であった。そこで描画塗布方式を開発することで塗布膜厚のばらつきを 改善し、材料消費量を 2/3 以下に削減することで材料消費量の目標を達成した。(表III-2.1.5-5)

| 方式   | スプレッド方式(特許出願)                                              | 描画塗布方式(特許出願)                                            |  |
|------|------------------------------------------------------------|---------------------------------------------------------|--|
| 構造   | ウェハ<br>スプレッド板<br>スプレッド板<br>スプレッド板<br>れ<br>スプレッド板<br>スプレッド板 | ウェハ<br>旋回アーム<br>絶縁材(塗布部)                                |  |
|      |                                                            | 旋回アーム<br>42<br>4(3)<br>12<br>62<br>62<br>62<br>62<br>62 |  |
|      | ウェハ中央に供給した液体をスプレッド                                         |                                                         |  |
|      | 板で塗り広げることで膜を形成する方法                                         | ウェハ表面に渦巻き状の軌跡を描くように                                     |  |
|      |                                                            | 液体を塗布することで膜を形成する方法                                      |  |
| 設定膜厚 | 60µm                                                       | 30µm                                                    |  |
| 生成膜厚 | 60±30µm                                                    | 35±5µm                                                  |  |
| 塗布量  | 2.4g                                                       | 1.3g                                                    |  |

表Ⅲ-2.1.5-5 材料消費量削減効果検証結果

(ウェハサイズ=8インチ)

- 処理能力の向上 -

熱硬化性樹脂材料は概ね 1~2 時間程度の焼成時間を必要とする。これに対し、本プロジェクトではウェハ 25 枚のバッチ焼成炉を適用することにより、1 時間当たり 6 枚の処理能力を 達成した。(図Ⅲ-2.1.5-16)



図Ⅲ-2.1.5-16 処理能力(25枚処理時間)

2.1.6 印刷等によるマイクロバンプ形成技術・反り対策技術の開発(①-5)

(主担当:ラピスセミコンダクタ株式会社、株式会社デンソー(再委託)) (副担当:国立研究開発法人産業技術総合研究所)

2.1.6.1 研究開発概要

本プロジェクトでは、印刷法等による新しいバンプ形成プロセスを開発し、従来のめっきによ るバンプ形成のプロセスよりも、プロセス時間の削減を実現する。

2.1.6.2 目標

本プロジェクトでは、Ⅲ-2.1.4 節に記載した TSV 仕様を満足するため、目標とするバンプ径を 直径 10µm 以下とし、対応する関連技術の開発を行う。

2.1.6.3 成果

本プロジェクトでは、従来のめっきによるバンプ形成のプロセスよりもプロセス時間を削減し、 直径 10µm 以下の微細バンプ形成を実現するために、印刷方式の検討、印刷材料の選定、TEG によ る印刷技術の技術的検討、反り対抗層の検討を行った。

まず、バンプ形成プロセス時間の削減について説明する。従来の Cu-TSV を用いた構造と、本プ ロジェクトのはんだ-TSV を用いた構造を図Ⅲ-2.1.6-1 に併記した。(a) に示す従来品では、上 チップに形成された Cu-TSV および Cu-マイクロバンプと、下チップに形成された Cu-マイクロバ ンプを接合することで積層構造を提供する。(b) に示す開発品では、上チップに形成されたはん だ-TSV と、下チップに形成された Ni-マイクロバンプを接合することで同様に積層構造を提供す ることができる。これらの違いとして、上チップの Cu-マイクロバンプ形成工程が削減できるこ とで、ウェハ加工の一部工程が減少し、大幅なコストダウン効果が見込める。さらに下バンプ材 料を、従来の Cu から Ni に変更することで、車載信頼性を兼ね備えた構造を提供することが可能 となる。

以下に詳細を説明する。



図Ⅲ-2.1.6-1 TSV 断面構造



本プロジェクトの開発品と従来品の製造工程フローを図Ⅲ-2.1.6-2に示す。

図Ⅲ-2.1.6-2 製造工程フロー

従来品の製造工程では、 ビアをエッチング後、スパッタ膜形成工程を経て Cu めっき、CMP

(Chemical Mechanical Polishing) 工程後には TSV 形成後、バンプを形成するための UBM (Under Bump Metal) 成膜およびフォトリソ、Cu/Ni/SnAgCu めっきを施した後、レジスト剥離、UBM 除去 工程を経て、上チップのウェハ工程を完了する。このように、従来品の Cu めっき法では、TSV と バンプが別工程のため工程数が多いという問題がある。

これに対し工程削減によるコスト低減を狙った製造工程では、 ビアをエッチング、スパッタ膜 形成後、溶融金属を充填、金属研削、CMP を行う。その後エッチバック工程を追加することで、 高さ 1µm 以下のはんだ突起構造を形成することができた。ただし開発工程の溶融金属を充填する 際、大気中の印刷法において、直径 20µm 以下では空隙が発生し、微細な TSV 径の埋め込みができ ないという課題が挙げられる。

この課題を解消するため、III-2.1.5 節にて記載の印刷 TSV 技術を用いることで、従来の大気中 での印刷法と比べ、より狭小ビアへの充填が可能になった。図III-2.1.6-3 に従来工法と開発工法 を比較して図示する。図III-2.1.6-3 (a) は、従来の印刷工法での溶融はんだ充填を示しており、 ビアの上部からはんだを充填するため、ビア中の空気が閉じ込められボイドとなる。一方、図III-2.1.6-3 (b) の真空中加圧印刷法では、印刷時に溶融はんだがウェハを覆った後、加圧機構では んだを加圧し、ビア内のボイドを最小化することができる。また印刷時にビア内も減圧状態にな るため、外圧による圧縮効果が期待でき、よりボイドを抑制可能な工法である。



はんだ充填工法を用い、バンプ径に対する充填率の関係を調査した結果を図Ⅲ-2.1.6-4 に示す。 従来工法では、バンプ径 20µm 以下になると溶融はんだがビアに充填できず、ビア内にボイドが多 発したのに対し、開発工法を用いた場合には、7µm のバンプ径でも 100%の充填率を確保できてい る。



図Ⅲ-2.1.6-4 バンプ形成結果

本開発の製造工法を用いて製作したはんだ-TSV 一体構造の概要図、および鳥瞰図を図III-2.1.6-5 に示す。同図にはバンプ径 7µm の試作品を掲載しており、積層に適するようバンプ高さ を 1µm 以下にした。



このように、真空加圧法を用いた製造工程の採用により、従来の大気中での印刷では達成し得な かった狭小ビアの電極埋め込みは、目標とする 10µm 以下となる 7µm のバンプ径をボイドレスで製造す ることができ、従来工程より 4 工程少ない工程で製造することを可能にした。

以上より、はんだ充填工法を用いることで、図Ⅲ-2.1.6-6 に示すように、従来の TSV 工程と比べ、 バンプ製造工程に要する時間を 30%削減することに成功した。



図Ⅲ-2.1.6-6 プロセス時間削減効果

次に、新構造であるはんだ TSV バンプー体型構造の早期課題抽出のため、工程条件検討を進め ながらウェハ試作、チップ化、パッケージ実装を行い、高温保存試験(HTST:High Temperature Storage Test)、温度サイクル試験、高温通電試験などの信頼性試験を早期に行った。

まず信頼性試験から、TSV を構成するはんだと、被接合体であるマイクロバンプを有する下配 線基板との接合部の課題として、従来構造からの変化点である、はんだ-Cu マイクロバンプ間の 相互拡散速度差によるカーケンダルボイド発生が接合部に与える影響を抽出した。これは、接合 工程や車載条件において高温に曝される場合、更には熱応力によるせん断/引張り応力が接合部に 印加され、接合寿命を低下させる懸念がある。カーケンダルボイドの発生時の模式図を図Ⅲ-2.1.6-7 に示す。実際に同構造の試作品にて高温保存試験を行った結果、図Ⅲ-2.1.6-8 に示すよ うに、接合部にカーケンダルボイドが発生しており、これらが繋がる、もしくは熱応力が加わる ことで界面に亀裂が入り、TSVの断線に至る不具合が発生した。



図Ⅲ-2.1.6-7 カーケンダルボイド発生メカニズム



図Ⅲ-2.1.6-8 カーケンダルボイドによるクラック

このような現象に対し、カーケンダルボイドの抑制するため、バンプ材料を拡散しにくい材料 に変更する対策方針とし、現行の Cu 材料に比べ、はんだ材料の主元素である Sn との相互拡散係 数差が小さく、かつ安価であり電極として抵抗が小さい Ni 材料を選定し、図III-2.1.6-9 の模式 図に示すように、Cu に代えて Ni マイクロバンプを形成した。図III-2.1.6-11 は、実際に製作した 試作品の高温保存試験後の状態を示している。対策前の Cu-マイクロバンプ接合品と比較すると、 拡散による合金層 IMC (Intermetallic Compound)の形成は確認できたがボイドの発生は見られ ず、界面のクラックの発生も見られなかった。



図Ⅲ-2.1.6-9 カーケンダルボイド対策

また、バンプ材料を Cu から Ni に変更することで、高温保存時のくわれ量が変わることになる ため、初期 Ni の厚さを規定しておく必要がある。ただし、熱履歴や使用する材料純度や成分等に より、くわれ量が変化するため、工程を変える際は、再設計する必要がある。

以下に本開発工程のNi 厚を設計する。

まず、Ni めっきのはんだに対するくわれ量(はんだ材とNi の合金化に伴うNi 減少量)を実験 で求めた。ここで、本プロジェクトで使用するはんだは、Ⅲ-2.1.5 節 印刷 TSV 技術の開発にて 記載する Sn-0.7Cu-0.05Ni である。図Ⅲ-2.1.6-10 には、150℃環境で経過した時間に対する Ni のくわれ量を示している。初期のくわれ量は、製造工程およびはんだリフロ工程(260℃、 1min×3 回)を経たことによるものである。500 時間、1,000 時間,2,000 時間におけるくわれ量 の平均値にばらつき 5.2  $\sigma$  (不良率発生推定:0.1ppm 以下)を含めた点を結んだ線を設計値とし た。同図より、150℃環境下で 1,000 時間の保存に耐えるためには、時間余裕度 2 倍を確保して Ni バンプの厚さを 2 $\mu$ m 以上とした。実際に接合品を用いて 150℃、1,000 時間の高温保存試験を 実施した結果、図Ⅲ-2.1.6-11 右の拡大図に示すように、Ni は残存し、カーケンダルボイドは見 られなかった。



図Ⅲ-2.1.6-10 高温保存時のNi めっきくわれ量



図Ⅲ-2.1.6-11 カーケンダルボイド対策結果

また構造上の課題として、はんだ TSV マイクロバンプー体構造を採用することにより、同接合体をプリント基板へはんだ実装する際、ビア内に充填されたはんだが再溶融し、ビア内から漏れ出し、空隙が発生することで電極オープン不良となる懸念がある。

この懸念に対し、TSV 電極を構成するはんだと、被接合体であるマイクロバンプの界面に Sn-Ni からなる IMC 層を形成することで融点を高め、はんだ直径リフロー時の熱による再溶融をさせな い構造とする工法を採用した。具体的に、はんだ主成分の Sn の融点は約 233℃に対し、Ni3Sn4 の 融点は 794℃となるため IMC は再溶融しない。なお、従来の Cu-マイクロバンプ品と比較して、 IMC 形成時の破壊靱性は Ni > Cu であり、本プロジェクト構造の方が優れる。

実際に本構造にて、はんだリフロー工程相当の熱履歴を通した結果、図Ⅲ-2.1.6-12の断面像 に示すようにビアからのはんだ漏れは見られず、TSV内の空隙の発生もなく良好な接合状態を維 持していることが確認できた。



図Ⅲ-2.1.6-12 はんだ TSV バンプ一体型の断面

上記懸念点の対策を施した工程で作製した試作品にて、温度サイクル試験、高温通電試験、高 温保存試験の信頼性評価を実施した。初期抵抗値は、実装のため、はんだリフローを 3 回処理し た後の抵抗値を測定しており、図には初期抵抗値からの変化率をプロットした。

| (1) | 温度サイクル試験 | :条件  | -40⇔+125°C | (各 5min) | 、結果 図Ⅲ-2.1.6-13 |
|-----|----------|------|------------|----------|-----------------|
| 2   | 高温通電試験   | :条件  | 150°C、1mA  | 、        | 結果 図Ⅲ-2.1.6-14  |
| 3   | 高温保存試験   | : 条件 | 150°C      |          | 、結果 図Ⅲ-2.1.6-15 |

温度サイクル試験について、目標とする 1,000 サイクルの 2 倍まで確認したが、抵抗率の変化 が微量であり、良好な接合状態を維持することが分かった。

高温保存試験について、試験時間経過とともにビアに充填したはんだの主成分である Sn と被接 合体の Ni マイクロバンプからなる IMC 層が成長する。この IMC 層である NiSn 合金は、Sn 単体お よび Ni 単体より抵抗値が高いため、成長とともに TSV の抵抗が上昇することになる。また IMC 層 の成長は Sn の粒界等に沿って不均一な面で成長するため、抵抗変化率にばらつきが生じた。

高温通電試験について、低融点である Sn のマイグレーションを懸念したが、結果は高温保存試

験とほぼ同様であり、今回の電流値 1mA 程度での通電による影響は少ない結果となった。

以上、本開発によるはんだ TSV-マイクロバンプ一体構造により、低コスト化と信頼性を兼ね備 えた接合体を提供することができた。



図Ⅲ-2.1.6-13 温度サイクル試験結果



図Ⅲ-2.1.6-14 高温保存試験結果



図Ⅲ-2.1.6-15 高温通電試験結果

2.1.7 低応力積層/接続技術の開発(①-6)

(主担当:ラピスセミコンダクタ株式会社、株式会社デンソー(再委託)) (副担当:国立研究開発法人産業技術総合研究所)

2.1.7.1 研究開発概要

測距誤差を小さくし、測距センサの距離性能を向上させるためには、SPAD アレイチップと距離 換算 LSI チップを上下に配置し、各画素からの信号を TSV とバンプを介して縦方向に最短結線す る方法が理想である。その実現のためには、チップ同士を上下に積層し、電気的に接続するチッ プ積層/接続技術が必要である。本プロジェクトでは、信頼性を有する 1 チップあたり 10,000 個 以上の接続バンプを持つ積層/接続技術を開発する。さらに、積層工程の低コスト化実現にあたり、 コストダウンアイテムを抽出し、その効果を検証する。

#### 2.1.7.2 目標

本プロジェクトでは、信頼性を有する 1 チップあたり 10,000 個以上のバンプを持つ積層/接続 技術を開発するために、一般的に用いられている可視光カメラ認識によるアライメント法に代わ る技術を導入してチップの積層/接続を検討し、車載信頼性を担保する接合品質を得る。

2.1.7.3 成果

まず本プロジェクトに用いた TEG における接合に関わる工程フローを図Ⅲ-2.1.7-1 に記載する。 ウェハ薄化からバンプ加工までは、前節まで(~Ⅲ-2.1.6節)に記載されているため割愛し、そ の後の工程から記載した。

- ダイシングシートマウント ウェハを個片化するダイシング工程前に、チップ固定のためのダイシングシートにウェハを 接着する。
- ② ガラス/接着剤剥離 薄化したウェハを固定するためのガラス台座からウェハを剥離する。
- ダイシング
  所望のチップサイズにするためダイシングによりウェハを切断する。
- ④ ダイピックアップ個片化したチップをダイシングテープからピックアップする。
- ⑤ チップ接合/UF (Under Fill) 注入 本開発に用いた接合法を用いて上下チップを接合する。次にアンダーフィルを注入し、 上下チップを固定する。
- ⑥ ダイボンド

測距センサ製品を想定したセラミックパッケージに、前記接合済みのチップを接着する。

- ワイヤボンド
  チップの電極パッドとセラミックパッケージの電極パッドをAu ワイヤで接続する。
- ⑧ ガラス封止

チップ雰囲気が窒素になるようにガラスで封止する。

⑨ 基板はんだ付け

前記までの形成したガラス封止セラミックパッケージをプリント基板にはんだ実装する。

⑩ 信頼性試験

プリント基板およびセラミックパッケージに実装した状態で、各種信頼性試験を実施する (図Ⅲ-2.1.7-2)。



図Ⅲ-2.1.7-1 接合評価 TEG 工程フロー



図Ⅲ-2.1.7-2 基板はんだ付け状態

図III-2.1.7-1の⑤チップ接合工程において、本プロジェクトのターゲットである 7µm 径以下の バンプの接続では、従来の可視光を使用したカメラの代わりに、赤外光とレーザセンサによる新 制御法を用いた。制御の概要を図III-2.1.7-3に示す。本プロジェクトの制御法により、従来のカ メラ認識による機械精度誤差を解消できることで高精度なアライメントを実現した。本プロジェ クトの制御方式を用いることで、従来のカメラ認識法ではアライメント精度 ± 2µm あったが、 赤外光がシリコン基板を透過することから、上下のシリコン基板に設けたアライメントマークを ダイレクトに合わせることが可能となり、そのアライメント精度は ± 0.5µm を実現し、目標と するバンプ径 7µm に対して 10%以下の精度となった。



7ライメント精度: ±2μm アライメント精度: ±0.5μm

図Ⅲ-2.1.7-3 アライメント方法比較

本プロジェクトに用いた制御法を用いて積層した結果、従来 10,000 個のバンプ接合であったが、 従来比にて約5倍の49,000 個のバンプ接続を達成し、より高精細な接続が可能となった(図Ⅲ-2.1.7-4)。



図Ⅲ-2.1.7-4 微細バンプ接続結果

なお本項の開発に用いた構造は、図III-2.1.7-4 左に示す断面 SEM (Scanning Electron Microscopy) 写真のように、シリコン基板上に接合部の導通が確認できるようデイジーチェーン 電極を形成、接合部には 7µm 径の Cu ポスト電極を形成後、Ni めっきを介してはんだめっきを施 したものとし、積層試験専用に製作したテストサンプルとした。

また、チップ接合部の保護および補強のために用いるアンダーフィルについて、シリコンの線 熱膨張係数 CTE (Coefficient of Thermal Expansion) に近付けることで冷熱時のせん断応力低 減効果を狙った。ナノサイズのシリカフィラを用いてアンダーフィル材の線熱膨張係数を、従来 の CTE=48 に対し、フィラ高充填化することで CTE=28 とした。このアンダーフィル材を用いる ことで、シリコン基板の CTE≒3 に近付けることができ、低応力な積層構造体を提供した(図Ⅲ-2.1.7-5)。



図Ⅲ-2.1.7-5 低応力実装

このように、接続部に加わる構造起因の熱応力を、アンダーフィルの物性値を調整することに より低減させることができ、温度サイクルに対する信頼性を確保した。



図Ⅲ-2.1.7-6 には、CTE を変えて積層した構造体を用いて、-40℃/+125℃の温度サイクル試験の結果を示す。CTE=45 のアンダーフィルを用いた場合には、10 サイクル程度で接続部の抵抗が 大きく変化し始め、100 サイクル以下で接合部のクラック発生によるオープン不良となった。

一方、CTE=28のアンダーフィルを用いた場合には、2,000サイクル経過後においても接続部の

抵抗上昇は 5%以下と僅かに上昇した程度であり、良好な接合状態を維持できることが分かった。 また、高温通電試験を実施した結果を図Ⅲ-2.1.7-7 に示す。図Ⅲ-2.1.7-4 の赤線に示す電流経 路に、0.66mA、3.1mA、19.5mA を通電し、150℃の雰囲気にて試験を行った。2,000 時間経過後も 抵抗変化は僅かであり、良好な接合状態が維持できたといえる。



図Ⅲ-2.1.7-7 高温通電試験結果

次に、積層コスト(ダイシング、接合、アンダーフィル注入)を削減する検討を行った。その中 でもコストへの影響が大きいチップ接合工程の低コスト化を実施した。



図Ⅲ-2.1.7-8 チップ接合工程フロー

チップ接合工程の詳細フローを図Ⅲ-2.1.7-8 に示す。これらのうち、まず、従来工法 C2C (Chip to Chip) を説明する。

- ① 接合する下チップをステージ上方に搬送する。
- ② 搬送した下チップを予熱されたステージ上に設置する。
- ③ 搬送した下チップの上方に上チップを搬送する。
- ④ 搬送した上チップと下チップの位置合わせを行い、荷重を印加してチップ同士を接合する。
  接合後に上チップを加熱・保持・冷却を行う。
- ⑤ 接合されたチップを取り出し搬送する。

接合工程は、チップセットと加熱/冷却/加圧の工程に分解でき、それぞれの工程で時間短縮を 図った。チップセットは C2W (Chip to Wafer)方式の採用、加熱/冷却/加圧工程は接合温度を低 温化して加熱/冷却時間を短縮することで実現する (図Ⅲ-2.1.7-9)。

まず、C2W 方式を用いたチップ接合時間短縮について説明する。なお、C2W 法では、全ての上 チップをウェハに接合した後、ウェハを接合装置から取出し、ダイシング工程を経てチップ接合 体を得る。

接合する下ウェハを搬送・設置する。

- ② 上チップを接合する下ウェハ位置の上方に上チップを搬送する。
- ③ 搬送した上チップと下チップの位置合わせを行い、荷重を印加してチップ同士を接合する。

C2C 方式では、搬送・設置および接合体の取出し時間は 5.6sec/チップであり、ウェハ上に 525 チップ搭載する場合には、上チップの搬送時間 2sec チップと接合時間の 5sec/チップを併せて 6,615sec かかっていた。これに対し C2W 方式では、従来下チップの搬送・設置に要した時間を削 減できるため、ウェハ搬送の 60sec に上チップ搬送・設置および接合時間の 5sec/チップの時間 の 3,735sec となるため、接合に要する時間を大幅に削減可能となる。

また接合の温度に関して、ピーク温度を低温化することで、加熱時間および冷却時間を短縮可 能であり、これにより接合時間を大幅に削減できる。



図Ⅲ-2.1.7-9 低温化による時間短縮

低温接合と従来の接合との違いは、TSV とバンプの接合部の状態である。この場合、懸念点として以下の3点が挙げられる。

- ① 熱処理が短くなるために TSV を形成するはんだとバンプを形成する Ni からなる合金層形成が 不十分となることから、Ⅲ-2.1.6 節で記載した TSV からのはんだ漏れ出し防止効果を期待す る合金層キャップの形成が不完全となり、はんだ漏れが発生する可能性がある。
- ② C2W 工程への変更時、最初のチップ接合と最後のチップ接合までにウェハが放置されることから、バンプの表面酸化により接合時に酸化物界面の存在による初期抵抗値異常が発生する可能性がある。
- ③ 合金層形成状態の変化による熱応力に対する信頼性の低下が懸念される。

これらの懸念に対する検証試験を実施した。

なお、本検証に用いるサンプルは、懸念される内容が TSV に充填するはんだの漏れ出しである ため、上側のチップをはんだ TSV 加工品、下側チップは Ni バンプ品を用いて積層、評価した。な お、低温化の効果を確認するため、従来法で接合した比較サンプルを同時に同 Lot のチップを用 いて作製し、同時期にチップ積層、および評価を行った。

図Ⅲ-2.1.7-10 に低温接合後、はんだリフロー工程相当の熱履歴を印加した後の接合断面を示 したものである。低温接合においてもはんだ漏れは発生せず、良好な接合状態が維持できること が分かった。また、接合荷重による接合部付近のクラック等の異常も見られなかった。



図Ⅲ-2.1.7-10 低温接合のはんだ漏れ確認結果

次に、バンプ放置時間に対する接続抵抗異常について評価を行った。前述のように、C2W 方式 にすることで、チップ接合するウェハ側のバンプの放置時間が著しく長くなる懸念がある。例え ば本開発に用いたチップサイズであれば、525 チップを 5sec/チップで接続できた場合、各チップ 搬送時間 2sec/チップを含めて所要時間は 62min 以上となる。この間、バンプ表面が大気に曝さ れることではんだの表面酸化が進み、還元し難い Sn02 が形成されることになる。

Sn02 層が薄い場合には、積層時の荷重によって層が破壊されることで導通が確保できるが、厚 くなってくると酸化層が残存する可能性があり、接続時に抵抗異常が発生する懸念がある。そこ で、接合待ち状態と同じ大気環境下で下バンプを放置した後チップ積層し、抵抗値を測定した結 果を図Ⅲ-2.1.7-11に示す。大気放置時間3時間においても通常の抵抗値と同等であり、最大24 時間放置しても抵抗値の変化が見られないことから、はんだ表面酸化の接続抵抗への影響はない ものと考えられる。



図Ⅲ-2.1.7-11 接合待ち時間に対する接続抵抗値

実際に、C2W法にて低温接合後、図Ⅲ-2.1.7-2に示すパッケージングまで行ったもので、電流-電 圧特性を計測した結果を図Ⅲ-2.1.7-12に示す。同図では、TSVをデイジーチェーンで76本つないだ 状態で測定した。この結果から、良好な接合状態を示すことが分る。更に、同測定方法にて 80 か所の 測定した結果、平均値 0.33Ω/TSV、ばらつき 3σ=0.13Ω/TSV が得られ、安定した抵抗値を得ることが 確認できた(図Ⅲ-2.1.7-13)。

したがって、C2CからC2W工程への変更による初期抵抗値への影響はないものと思われる。



図Ⅲ-2.1.7-12 C2W 低温接合品の電流-電圧特性





最後に、熱応力に対する耐久性の試験を実施した結果を図III-2.1.7-14 に示す。先に記載したように、 比較用に従来法の結果も併記した。なお本評価では、低温化による信頼性の差異を確認するため、前 述の温度サイクル試験条件の  $\Delta T = 165$  より厳しい条件である  $\Delta T = 190$  にて評価を実施している ため、従来法の結果が前述の結果と異なっている。



図Ⅲ-2.1.7-14 低温接合の温度サイクル試験結果

温度サイクル試験結果から、低温接合品および従来品共に目標値である抵抗変動率 10%以下(1,000 サイクル後)を達成しており、それらの間には差異は認められなかった。このことから、低温化によ る接合品質の低下はないものと考えられる。 以上の取組みにより、接合コストのコストダウンに成功し、従来と比較し 32%の大幅なコストダウン を実現した(図Ⅲ-2.1.7-15)。



図Ⅲ-2.1.7-15 コストダウン結果

2.1.8 三次元実装検査技術の開発(①-7)

担当:ラピスセミコンダクタ株式会社、ルネサスエレクトロニクス株式会社(再委託)、 株式会社デンソー(再委託)、国立研究開発法人産業技術総合研究所、

2.1.8.1 研究開発の内容

イメージセンサや次世代のネットワークデバイス、車載情報システム分野など高速データ処理に対応して、三次元構造のパッケージの適用が必要となってきている。三次元実装品の歩留向上によるコストダウンや製品の垂直立上げを実現するためには、TSV の検査技術(マイクロバンプへの直接プロービング)、三次元実装品の非破壊検査技術(パッケージ状態での不良モード解析)が必要となる。

しかしながら、現状、バンプ対応のプロービングピッチは、80µm ピッチのプローブカードが製品開 発に導入されている状況である。また、実装品の不良解析においては、実装品を加工して SEM 等によ る2次元の解析を実施しており、解析時間も1日以上要している状況である。

このような現状に対して、20µm ピッチのマイクロバンプへの直接プロービングおよび実装状態での 非破壊による検査技術を開発する。

基本計画として、以下のステップで開発した。

①マイクロバンプ接合に支障ないようバンプ潰れがなく、電気的コンタクトが可能なプローブ材料等 プロープピン仕様を設計する。プローブピン仕様設計に当たっては、TEG ウェハを用いて、コンタ クト荷重、接触抵抗等の初期特性を測定し、成立性の見通し判断を行う。また、マイクロバンプの 直接プローブ検査に必要な検査設備の仕様を検討する。

非破壊測定技術に関しては、現状技術の調査、デモによる課題抽出を実施し、目標技術の実現性に ついて見通し判断を行う。

②プローブピン仕様を用いて、20µm ピッチのバンプにコンタクト可能なプローブカードの構造設計、 開発をする。プローブカードの構造設計、開発に当たっては、20µm ピッチバンプ形成、且つ、ディ ジーチェーンまたは配線ショート構造の TEG ウェハを試作し、接触抵抗、耐久性等を評価する。ま た、20µm ピッチ/φ5µm 以下のマイクロバンププローブ検査に対応した高精度な自動位置合わせ機能 や支持体付きウェハの搬送機能を備えた検査設備を導入し、実現性を評価する。 非破壊測定技術に関しては、①で成立性の見通しが立った場合、抽出した課題の対策を検討し、対

策実現性の評価を進める。具体的には、TSV 付きチップを組み込んだ PKG で、基板-チップ間やチッ プチップ間の接続部のオープンやショート、TSV 内部のオープンを非破壊で確認できることを目的 に、その実現性を評価する。

③プローブカード構造を改良して、マイクロバンプからの信号入出力で電気的特性試験を可能とする。 電気的特性試験の評価には専用の TEG ウェハを試作し、評価を行う。また、必要に応じてプローブ カードと検査設備間の中継配線基板の改良・開発を行い、20µm ピッチ/φ5µm 以下のマイクロバンプ 直接プロービング技術を確立する。

非破壊測定技術に関しては、②で開発した技術に改良を施し、評価を行う。具体的には、更なる高 精細部分確認、例えば不良に至る前の前兆の判別や、検査時間の短縮などの可能性を追求する。

2.1.8.2 開発成果の要約

三次元実装品のマイクロバンプへの直接プロービング技術開発は、20µm および 40µm ピッチのプロー ブカードを開発し、TSV バンプへのプロービングが可能となった。 多ピン(1 万ピン相当)の 40µm ピッチプローブカードは、量産対応の TSV 導通テストを目的に、20µm ピッチの TSV に対し、X/Y に 20µm ずらすことで数回のコンタクトで全ピンテストする。少ピン(36 ピ ン)の 20µm ピッチプローブカードは、隣接ピン間シュートなど初期評価および詳細解析に用いる。

三次元実装品の非破壊検査技術の開発は、X線 CT 検査装置を用い条件を適正化することで、非破壊 で基板-チップ間やチップチップ間の接合部の不良モード解析が可能であることを確認し実用化可能な 見込みを得た。

2.1.8.3 成果の意義

従来不可能であった、20µm ピッチのマイクロバンププロービング開発および非破壊での三次元実装 品の検査技術開発により、TSV やその接合部などの不良を早期に発見し、製造工程へのフィードバック が可能となり、三次元実装品の歩留向上によるコストダウンや製品の垂直立上げに貢献できる。

2.1.8.4 達成度

最終目標である 20µm ピッチのマイクロバンプ直接プロービング技術は、40µm ピッチおよび 20µm ピッチのプローブカードを開発完了した。評価 TEG により電気的接触性と、直接プローブ後のバンプ に対する接合性を確認し、バンプ潰れと接触安定が両立でき、実用化可能な結果を得た。これにより、 20µmピッチ/φ5µm以下のマイクロバンプへの直接プロービング技術を確立した。更に、その成果を プローブカード仕様書としてまとめた。

また、三次元実装品の非破壊検査技術は、平成26年度に導入したX線CT装置を用いた最先端の立体構造解析技術により、TSVによる三次元実装を行ったTEGにおいて1.5µmサイズの不良検出を可能とした。更に、不良に至る前兆の判断とCT検査時間を短縮化する手法を確立し、それらの成果をCT検査手順書としてまとめた。



図Ⅲ. 2. 1. 8-1 20µm/40µm ピッチプローブカード開発



図Ⅲ.2.1.8-2 20µm/40µm プローブカードの接触安定性評価結果



図Ⅲ.2.1.8-3 X線CT装置による非破壊でのTSV/接合部の不良モード分類

2.1.9 三次元実装評価技術の開発(①-8)-三次元実装構造の電気・熱・応力特性解析評価-

(主担当:国立研究開発法人産業技術総合研究所)

(副担当:ラピスセミコンダクタ株式会社、株式会社デンソー)

2.1.9.1 研究開発概要

三次元実装技術を車載センサシステムに応用に向けた、開発する TSV 技術及び超多ピン接続の 積層実装システムに対応する電気・熱・応力評価技術の開発を行う。

電気設計・計測評価技術としては、当該三次元実装技術に対応する電源安定化技術に対応する電 源評価技術の開発を行う。三次元実装技術では、積層化された多数の LSI チップへ一括して大電 流を電源供給する必要があり、単一 LSI チップへ電源供給する場合に比べて、電流変化 di/dt が 積層数倍に大きくなるため、ノイズ抑制能力の高い、広い周波数範囲で低インピーダンス化され た電源供給ネットワーク構築が求められる。電源供給経路における寄生インダクタンスは、高周 波領域のインピーダンス特性に反映しており、電源供給経路に挿入されるデカップリングコンデ ンサは、低周波領域のインピーダンス特性に反映している。高周波ノイズを抑制するためには、 デカップリングコンデンサによって低インピーダンス化される周波数領域をできるだけ高い周波 数まで広げていく必要がある。デカップリングキャパシタが持つ寄生インダクタンスを小さくす るためには、デカップリング用チップキャパシタを多数個並列搭載して寄生インダクタンスを低 減させることにより、広い周波数範囲で低インピーダンス特性を示す受動部品内蔵型インター ポーザの利用が考えられる。システム系における電源ネットワークインピーダンスで 10 GHz で 1Ω 以下を達成できるデカップリングキャパシタ内蔵インターポーザ等の電源安定化技術及びその 評価技術を開発し、三次元 LSI 積層実装システム全体で車載センサシステムに対応する 100 GB/s ~1 TB/s 程度の高速動作の安定化を目指す。

また、車載センサシステムに対応する放熱・冷却を実現する設計・評価技術を実現する。この とき、三次元積層実装 LSI におけるトランジスタ動作時に発生する局所熱であるホットスポット の抑制を目的に、ホットスポットの解析・計測評価技術の開発を行う。さらに、三次元積層実装 LSI 内から外への放熱経路の解析・計測技術の開発を行う。

また、新規 TSV 及び微細超多ピン接続による積層構造の不良評価技術を開発する。これは、TSV 製造プロセス時や積層接続プロセス時の不良を明らかにすることで、プロセス工程の高信頼性化 を実現する。三次元実装時における微細な TSV 及びバンプ接続部では熱・応力による変形が無視 できない。このため、微小構造体における熱・応力の連成解析技術の開発を行う。

2.1.9.2 目標

当該三次元実装技術に対応する電気・熱・応力それぞれの解析評価環境を構築し、本プロジェ クトの成果物に対応する評価 TEG を設計・製造したうえで、構築した環境を用いて電気・熱・応 力特性の実サンプル評価と解析による検証を実施する。また、本プロジェクトの成果物に有用な 電気・熱・応力に関する設計又は製造指針を導出する。

2.1.9.3 成果

以下1)、2)、3)項にて、電気特性解析評価、熱特性解析評価、応力特性解析評価の成果を 示す。

## 1) 三次元実装構造の電気特性解析評価

### 1-1)三次元実装構造の全体解析に向けた電気特性の解析評価環境の構築

三次元実装構造の全体解析に向けて、電磁界解析ソフトウェア Keysight EMPro を導入し、TSV の電気的特性評価環境を構築した。EMPro は有限要素法(Finite Element Method, FEM)を用いた解 析が可能であり、時間領域差分法(Finite Difference Time Domain, FDTD)法に対して大規模・複 雑構造の解析において有利である。図III-2.1.9-1-1(a)に示される直径 50 µm、高さ 400 µm の既存 TSV について図III-2.1.9-1-1(b)に示される同寸法 TSV・同レイアウトのモデルを作成し、実測結 果と EMPro を用いた解析結果を比較(図III-2.1.9-1-2)、S11 パラメータにおける一致を確認した。

上記結果を基に TSV の電気的特性評価の一環として本プロジェクトにおいて導波路を搭載した 評価チップを作成し、実測結果と EMPro による解析を比較した。評価チップの TSV の径は 6 µm(導体径 5 µm)であり、Si 基板厚は 20 µm となっている。導波路は接地・信号・接地の GSG タイ プであり、並行平板のみで構成された導波路(図Ⅲ-2.1.9-1-3(a))と TSV チェーンを含む導波路 (図Ⅲ-2.1.9-1-3(b)、信号線部分で切断した断面図)が存在する。図Ⅲ-2.1.9-1-4 に解析結果と 実測結果の比較を示す。TSV 無し並行平板と TSV 有り並行平板では明らかな特性変化があり、実 測結果が解析結果により再現されており、精度の高いモデル化手法の開発・解析評価環境の構築 を達成した。このとき、EMpro で 3 次元電磁界モデルを作成し Keysight ADS により解析を行って いる。



図Ⅲ-2.1.9-1-1 (a)既存 TSV の構造および(b)構築したモデル



図Ⅲ-2.1.9-1-2 (a) S21 パラメータ実測結果、(b) S21 パラメータ解析結果、 (c) S11 パラメータ実測結果、(d) S11 パラメータ解析結果



図Ⅲ-2.1.9-1-3 (a) 並行平板 GSG 導波路モデル、 (b) TSV チェーン有り GSG 導波路モデル及び断面図



図Ⅲ-2.1.9-1-4 TSV なし/あり導波路の電気的特性実測・解析比較結果

1-2) 車載センサシステムにおける PI (power integrity)、SI (signal integrity)解析評価技術 の研究

TSV を持つ車載センサシステムにとって、図Ⅲ-2.1.9-1-5 のような TSV と回路、TSV と TSV の間 に発生する相互干渉(クロストーク)が PI 及び SI など動作安定性を劣化させる原因となる。これ らはシステムの安定動作を妨げる大きな要因であるため、TSV を考慮した SI、PI の解析評価技術 を開発した。

SI、PIの解析評価技術開発として、図III-2.1.9-1-6 に示される複雑な不純物濃度を持つシリコン基板を表現可能なシリコン基板格子モデル、及び図III-2.1.9-1-7 に示されるように TSV モデル をシリコン基板格子モデルに含めて回路解析ソフトウェア Keysight ADS 上で解析するシステムを 構築した。車載センサシステムにおいては SPAD(single photon avalanche diode)素子を用いて測 距センサを構築するが、SPAD 素子の形成には複雑な不純物濃度を持つシリコン基板が必須である。 通常の 2 次元的なメッシュの場合、シリコン基板の深さによって異なる電気特性を表現できない ため、SI、PI の解析が困難であるが、構築したシリコン基板格子モデルは 3 次元的なメッシュを 作成することで深さによって異なる電気特性を表現可能である。また、TSV 導体と周辺基板モデル を絶縁体容量を介して接続することで基板に形成された TSV を再現した。これにより TSV 間の干 渉・TSV とシリコン基板間の干渉を解析出来る為、三次元実装構造内部の SI、PI の解析に有用で ある。



図Ⅲ-2.1.9-1-5 TSV と回路、TSV と TSV 間の相互干渉



図Ⅲ-2.1.9-1-6 複雑な不純物濃度を再現するシリコン基板格子モデル



図Ⅲ-2.1.9-1-7 TSV を含むシリコン基板格子モデル

- 1-3) 微細 TSV と積層構造を含むシステムの電源安定化解析評価技術の開発及びシステムレベル TEG 評価による製品 TEG の設計指針導出
- (1) PI・SI 評価システムの開発

本プロジェクトで開発する微細 TSV と積層構造を持つセンサデバイスの設計指針導出のため、微細 TSV と積層構造を持つシステムの電源・信号・基板等、任意の点の電圧を評価可能な PI・SI 評価システム(図Ⅲ-2.1.9-1-8(a))を開発した。このシステムでは図Ⅲ-2.1.9-1-8(b)に示されるオンチップ評価回路で保持した電圧をチップ外の ADC(analog-digital converter, アナログデジタル変換回路)によりデータ化する為、面積コストが小さく、従来のデジタル化機能の一部をチップに搭載するシステムに比べて 1000 倍以上の高速化が可能である。(NEDO P08009 超ワイドバス SiP 三次元集積化技術の研究開発の評価システムと比較)



図Ⅲ-2.1.9-1-8 (a) PI・SI 評価システム全体図、(b) オンチップ評価回路

PI・SI 評価チップの開発

PI・SI 評価のため、0.18 µm CMOS プロセスで PI・SI 評価チップの開発を行った。チップ 内には様々な電源パターンから発生する電源ノイズを評価可能な PI 評価ブロック、TSV から 基板に漏出する信号強度を評価可能な SI 評価ブロックが搭載されており、前述の PI・SI 評 価システムにより PI・SI 評価が可能である。図III-2.1.9-1-9 に PI・SI 評価チップのレイア ウトを示す。評価チップは PI 評価パターン、SI 評価パターン、後述する TSV 積層前評価シ ステム評価パターンから成り、チップオンボード実装による評価、プローブによる評価が可 能である。



図Ⅲ-2.1.9-1-9 PI・SI 評価チップレイアウト

# (3) PI・SI のための TSV 周辺ノイズ実測の実現

PI・SI 評価のため、開発した PI・SI 評価チップを用いた TSV 周辺ノイズ実測環境を構築 した。構築した環境を図Ⅲ-2.1.9-1-10 に示す。PI・SI 評価チップは PCB 上にチップオン ボード形態で実装され、ADC 及び FPGA を含むバックエンド処理系と接続することでチップ内 部電圧の実測を可能にしている。実測原理としては図Ⅲ-2.1.9-1-11(a)に示すように、信号 を TSV に入力し、TSV の側壁絶縁膜を通してシリコン基板に漏出するノイズを基板に接続し た電極から検知し、オンチップ評価回路で観測するものとなっている。図Ⅲ-2.1.9-1-11(b) に TSV 周辺ノイズ実測のための評価ブロックレイアウト及びチップ写真を示す。評価対象と した構造は図Ⅲ-2.1.9-1-12 に示す 4 種であり、TSV の有無によるノイズ増加や、増加した ノイズを低減させる手法の効果を確認可能となっている。

図Ⅲ-2.1.9-1-13(a)に TSV 周辺ノイズ実測結果を示す。縦軸がノイズの振幅を示し、図 Ⅲ-2.1.9-1-12に示す4種の構造について TSV 周囲4点でのノイズ観測結果を示している。 これらの実測結果より、何もない配線構造に対して TSV が加わることで周辺へのノイズ漏出 が2倍程度に増加すること、ガードリング等のノイズ抑制手法が劇的なノイズ抑制効果を持 っことが重要な知見として得られた。また、1-2)にて開発した解析手法を用いると図 Ⅲ-2.1.9-1-13(b)の結果となり、実測と高い整合性を持っていることが確認できた。これら 実測・解析結果から、アナログ回路等のノイズに敏感な回路に対してはガードリングを敷設 してノイズを低減させるなどの設計指針を立てることができ、解析モデルを用いることで効 果の見積もりが可能となった。



図Ⅲ-2.1.9-1-10 TSV 周辺ノイズ実測環境


図Ⅲ-2.1.9-1-11 (a) TSV 周辺ノイズ実測手法、(b) 測定ブロックレイアウト及び写真



図Ⅲ-2.1.9-1-12 TSV 周辺ノイズ実測用パターン



図Ⅲ-2.1.9-1-13 (a) TSV 周辺ノイズ実測結果、(b) TSV 周辺ノイズ解析結果

(4) PI・SI 評価システムを用いた TSV 積層前評価システムの開発

PI・SI 評価システムが TSV からシリコン基板への信号漏出という形で SI を評価出来るこ とから、TSV の積層前評価システムを開発した。図Ⅲ-2.1.9-1-14 に TSV 積層前評価システ ムの全体図を示す。TSV 積層前評価システムは TSV に信号が入力された際のシリコン基板へ の漏出ノイズが TSV の電気的特性に依存することを利用し、シリコン基板の電位を評価する ことで TSV の良・不良を判断する。TSV に対し直接回路を接続する必要が無いため負荷無し で TSV 評価が可能であることが利点である。PI・SI 評価チップに TSV 積層前評価システムの 評価パターン(図Ⅲ-2.1.9-1-15)を搭載しており、実測による検証が可能である。



図Ⅲ-2.1.9-1-14 TSV 積層前評価システム全体図



図Ⅲ-2.1.9-1-15 TSV 積層前評価システム評価パターンレイアウト

1-4) 製品チップのための設計指針

測距デバイスの PI・SI を議論する指標として、受光素子搭載チップから距離算出チップへの出 力信号のタイミング変動の影響が最も大きいと考えられる。これは容量の大きい TSV を多数駆動 する必要がある上に、高密度に集積された受光素子により配線可能領域が制限されるためである。

製品チップのための設計指針を導出する為に図Ⅲ-2.1.9-16 に示される解析モデルを作成し、 解析を行った。解析において TSV の容量は 5 µm 径かつ高さ 20 µm の電極が比誘電率 3.9 で 200 nm 厚の絶縁体で覆われている場合を想定し 56 fF とする。一度に動作する受光素子数が 160 のと き、最も電源電圧変動が激しくなるのは 160 素子が全て同時動作する場合(図Ⅲ-2.1.9-16(b))と 考えられるため、単一素子が動作する場合(図Ⅲ-2.1.9-16(a))に対し最も誤差が大きいと言える。



図Ⅲ-2.1.9-1-16 (a)単一素子が動作する場合、(b)160素子が同時動作する場合のイメージ、解析モデルブロック図、信号遅延予想

解析モデルを用いた設計指針の確からしさを、図III-2.1.9-18 に示す解析結果と比較しつつ確認した。TSV を駆動する回路が 1.8 V で動作し、1 つあたりプロセスで提供される高耐圧インバータと同様の駆動力(出力抵抗 9.76 kΩ)を持ち、PDN(power delivery network,電源網)のインピーダンスを VDD/VSS ともに 10 Ω と仮定すると、I=V/R より 1.8/(9760/160 + 10)=25.4 mAの電流が流れ、回路の電源電圧は抵抗比(9760/160:10)より抵抗分圧で 254 mV の電圧降下が見積もられる。(実際は電圧降下により回路の駆動力が低下する為、図III-2.1.9-1-18(a)の解析例では203 mV 程度の電圧降下となっている。)

このとき、後に続く回路の入力閾値を 0.9V(電源電圧/2)とするとバッファに論理が伝達される までの時間 t は図III-2.1.9-1-17(a)に示される関係になる。C=駆動される TSV の合計容量、R=駆 動されるインバータの出力抵抗と PDN の合成抵抗とすると、図III-2.1.9-1-17(b)より 1 素子駆動 時の t と 160 素子駆動時の t の誤差は 175 ps となる。(実際は前述の電圧降下緩和により遅延量 も緩和される。図III-2.1.9-1-18(a)の解析例では 148 ps 程度に収まる。)



図Ⅲ-2.1.9-1-17 (a) 閾値(電源電圧/2)に到達するまでの時間 t の図、 および(b) 時定数より導出される時間 t

本プロジェクトの測距センサに搭載された時間-デジタル変換回路の最小分解能を 208 ps、許 容誤差を最小分解能の 1/4 とした場合、許容できる時間誤差は 52 ps である。その為、見積もら れた 175 ps および解析例の 148 ps では許容範囲を超えるため改善の必要がある。

1 素子駆動時と 160 素子駆動時の誤差は RC 時定数と電圧降下量によって決定されるため、PDN のインピーダンスを下げ PI を改善することが測距精度の確保に繋がる。例えば PDN のインピーダ ンスを 3  $\Omega$  にまで下げることで回路の電源電圧は 160 素子駆動時でも 84 mV に収まり、遅延の差 は 47.3 ps となる為、許容範囲に収まる。(図Ⅲ-2.1.9-18(b)解析例では電圧降下は 76 mV となり、誤差は 47 ps となっている。)

計算および解析より、仮定する条件下においては少なくとも PDN のインピーダンスを 3Ω 以下 にするという設計指針が示された。



図Ⅲ-2.1.9-1-18 (a) PDN インピーダンスが 10 Ω である場合、 および(b) PDN インピーダンスが 3 Ω である場合の解析結果

## 2) 三次元実装構造の熱特性解析評価

2-1)三次元実装構造の全体解析に向けた熱の解析評価環境の構築

三次元実装構造の全体解析に向けた熱の解析評価環境の構築として、LSI 熱解析ソフトウェアの比較評価を行った(表III-2.1.9-2-1)。三次元積層実装 LSI におけるトランジスタ動作時に発生する局所熱であるホットスポットの抑制を目的に、ホットスポットの解析・計測評価技術の開発のため、LSI の全エリアでナノレベル位置分解能での、熱過渡解析が可能なツールが必要である。従って、表III-2.1.9-2-1 より LSI の精密な熱解析が可能な Keysight Heatwave を導入した。図III-2.1.9-2-1 に Keysight Heatwave の解析事例を示す。

|                               | ANSYS  | Keysight |
|-------------------------------|--------|----------|
|                               | Icepak | HeatWave |
| Full-chip analysis            | Δ      | 0        |
| Full-chip at nanometer scales | ×      | 0        |
| Transient analysis            | 0      | 0        |

表Ⅲ-2.1.9-2-1 熱解析ソフトウェアの比較





図Ⅲ-2.1.9-2-1 Keysight HeatWave による三次元集積回路熱解析事例

2-2) トランジスタ動作によって生じるホットスポットの解析評価技術の開発

車載センサシステムに対応する三次元 LSI 積層実装システムのチップレベルおよびパッケージ レベルによる放熱解析評価技術の開発の第一歩として、放熱特性評価チップを設計した(図Ⅲ-2.1.9-2-2)。図Ⅲ-2.1.9-2-3 に示したように、熱評価 TEG には、100 x 100 µm 角内に、5 本の 並列抵抗を設置しており、抵抗に電流を流すことで発熱・抵抗値を測定することで温度計測可能 である。また、温度センサとしてダイオードを搭載しているものはダイオード配置位置の温度を 測定可能である。温度センサつき放熱特性評価チップ(図Ⅲ-2.1.9-2-2 の④、図Ⅲ-2.1.9-2-3) の、ダミーメタル、全てのレイアウトを含めた統合的な解析を行った(図Ⅲ-2.1.9-2-4、図Ⅲ-2.1.9-2-5)。



図Ⅲ-2.1.9-2-2 温度センサ付き放熱特性評価チップ



図Ⅲ-2.1.9-2-3 温度センサつき放熱特性評価チップの拡大写真



図Ⅲ-2.1.9-2-4 Keysight HeatWave で解析されたヒーター発熱による熱分布図



図Ⅲ-2.1.9-2-5 解析に用いた構造のレイアウト(ダミー非表示)



図Ⅲ-2.1.9-2-6 (a) 一般的 TSV 付き三次元実装構造、(b) キャリブレーション用単純構造の2種の実装形態



## 図Ⅲ-2.1.9-2-7 4端子測定可能な評価システムに接続された熱特性評価チップ

また、温度センサによる温度実測を行った。測定対象となるサンプルは図Ⅲ-2.1.9-2-6(a)に示 す一般的な TSV 付き三次元実装構造と図Ⅲ-2.1.9-2-6(b)に示す解析とのマッチング用単純構造の 二種類の実装形態で実装されている。単純構造においてはアンダーフィルとバンプ接合の代わり に die attach filmにより Si とヒートシンクの間に断熱層を形成した。さらに熱伝導率の低い石 英を用いることで発熱に対する温度応答を向上し測定感度を高めている。

まず図III-2.1.9-2-5(b)に示す単純構造を用いて実測とシミュレータの結果を比較する。これら のサンプルをプリント基板に実装し、4 端子評価により温度センサ及びヒーター部の温度を評価 した。図III-2.1.9-2-7 に実装したサンプルの写真を示す。薄化による上昇率を評価するため、厚 み 725、200、100、50、20 µm の 5 種類とした。解析結果と実測結果の比較を図III-2.1.9-2-8(a) に示す。このとき熱解析はダミーメタル・ダミーアクティブを含めた全レイアウトを考慮した条 件である。また、実測において熱源の出力は 200 mW とした。Y 軸は K/W で表されるヒーター出力 に対する温度上昇率で、X 軸は各温度センサとヒーターの中心との距離である。マーカーは実測 結果で破線は Keysight Heatwave による解析結果を示す。X 軸は図III-2.1.9-2-8(b)の破線上のも のである。このとき、チップ中央の温度測定はヒーターの抵抗値測定で算出した。実測では 5 本 の抵抗それぞれの温度変化は区別できないためヒーター3 か所の実測値は同一値である。解析結 果においてはヒーター3 か所の温度は中心部ほど高くなりやすい様子が現れている。





図Ⅲ-2.1.9-2-8 (a) 上層チップ厚み 725、200、100、50、20 µm の 5 種類の 実測/解析による温度上昇率、(b) 測定/解析点の位置関係

グラフより、実測と解析が高い精度で一致していることが確認できた。このことから、解析モ デルが正確であり、様々なチップ厚における温度分布が本解析手法により予測可能であるといえ る。本解析手法を用いて図Ⅲ-2.1.9-2-6の(a)(b)の実装方式における温度上昇率(K/W)を解析し た結果を図Ⅲ-2.1.9-2-9に示す。グラフより、下層基板が伝熱性の高いシリコン基板である場合 と断熱性の高い石英基板である場合の違いが明確に表れている様子が示された。放熱環境として は、シリコン基板上に実装した場合は良好な放熱特性を示し、石英基板上に実装した場合悪い方 熱特性を示しているといえる。

また、同じ解析結果について上層チップ厚 725 μm を基準にした場合薄化に応じて温度上昇が何 倍になるかを石英基板実装、シリコン基板実装についてそれぞれ表Ⅲ-2.1.9-2-2、表Ⅲ-2.1.9-2-3 に示す。これらの表より、725 チップ厚を 725 μm から 10 μm へ薄化したことによって温度がシ リコン基板の場合では 6.17 倍、石英基板の場合では 8.03 倍上昇した。実際のホットスポットは チップ上の位置関係、材料等による変わるが、この結果から上層チップの厚さと許容できる最大 電力などの総合的なガイドラインが得られる。また、三次元 LSI 積層実装システムにおける薄化 による温度上昇が設計時に無視できないもので、動作または信頼性のために設計に考慮する必要 性が示された。



図Ⅲ-2.1.9-2-9 上層チップ厚み 725、200、100、50、20、15、10 µm の 7 種類の温度上昇 解析結果

| Substrate thickness | Change vs. |  |
|---------------------|------------|--|
| (um)                | unthinned  |  |
| 10                  | 8.03x      |  |
| 15                  | 5.69x      |  |
| 20                  | 4.48x      |  |
| 50                  | 2.25x      |  |
| 100                 | 1.52x      |  |
| 200                 | 1.19x      |  |
| 725                 |            |  |

表Ⅲ-2.1.9-2-2 上層チップ厚みに対する温度上昇比較(石英基板上実装)

表Ⅲ-2.1.9-2-3 上層チップ厚みに対する温度上昇比較(シリコン基板上実装)

| Substrate thickness | Change vs. |  |  |
|---------------------|------------|--|--|
| (um)                | unthinned  |  |  |
| 10                  | 6.17x      |  |  |
| 15                  | 4.51x      |  |  |
| 20                  | 3.62x      |  |  |
| 50                  | 1.95x      |  |  |
| 100                 | 1.40x      |  |  |
| 200                 | 1.14x      |  |  |
| 725                 |            |  |  |

2-3) サーモカメラによる車載センサシステムに対応する

三次元 LSI 積層実装システムのホットスポット評価の検討

電気的な温度センサ(ダイオード)の搭載で特定の箇所の温度を測定することが可能になるが、 温度分布を詳細に全面把握するため、サーモカメラ(赤外線カメラ)を導入した。表面温度分布 を観察的に取得する装置は主に2 種類の測定方法がある。サーモカメラはサンプル表面の温度に より変化する熱放射を検出することで温度を測定する。放射量は温度および材質の放射率により 決定され、表面の材質を考慮する必要がある。表面に複数の材質があるセンサデバイスを想定し、 表面材料の放射率補正において、2 種類の材料以上に対応するものが重要である。また、サーモ リフレクタンス法による温度観察装置は、レーザなど光源の光をサンプルの表面に当てて、反射 の強度による温度を検出するものである。レーザ放射から反射検出の周期に物理的な制限がある ため、回路と観察装置の動作時の同期(ロックイン機能)が重要である。しかし、マイクロプロ セッサ等、複雑な論理回路で構成している半導体チップでは、ロックインが困難なため、マイク ロプロセッサを搭載した車載センサデバイスを測定できる赤外線カメラを検討することとなった。 比較検証の結果、高速な検出ロックイン機能不要で、2 usec の過渡現象測定が可能、世界最小の 赤外線空間分解能である約3 µm を実現し、放射率の全自動補正機能が可能でかつ放射率補正が2 つの温度点で可能となっており、2 種類の材料以上の表面材料の放射率補正に対応し、液体窒素 によるセンサの冷却時の振動の影響が無い等の理由により、QFI 社の InfraScope II を導入した。 装置の仕様を表Ⅲ-2.1.9-2-4に示す。

| 装置外観    | 多素子検出     単素子検出     単素子検出     日本     日本 |
|---------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| センサ:画素数 | InSb:1024x1024<br>(液体窒素冷却)                                                                                                                                                                                                                                                                                                                                                                            |
| 位置分解能   | 3 μm (時間分解能:12.5ms)<br>21 μm (時間分解能:3μs)                                                                                                                                                                                                                                                                                                                                                              |
| 時間分解能   | 12.5 ms<br>3 µs                                                                                                                                                                                                                                                                                                                                                                                       |
| 温度分解能   | 0.05 ℃(時間分解能:12.5ms)<br>0.1 ℃(時間分解能:3µs)                                                                                                                                                                                                                                                                                                                                                              |

表Ⅲ-2.1.9-2-4



дш-2.1.9-2-10 (a) 729.2 μш 厚基板・ビーター田万 260 шм・塞準温度 80 С、 (b) 24.2 μш 厚基板・ヒーター出力 240 шพ・基準温度 80℃での実測結果

サーモカメラによる、温度センサつき放熱特性評価チップ(図III-2.1.9-2-2 中の④)の表面温 度の観察を行った(図III-2.1.9-2-10)。ヒーターを中心とした十字の部分は、ダミーメタルが配置 されなかった領域であり、温度が周囲よりも低く見えている。これは、ホットチャックからシリ コン基板を通過している赤外線の影響で、温度が低く見えるためと考えられる。太い配線では、 測定の精度が高くないため、低い放射率になっているが、ダミーメタルが配置されている領域の 放射率は想定より高いかつ、一定になっている。そのため、ダミーメタル配置領域を利用するこ とで測定の検証が容易になると考えられる。このことから車載センサデバイスを含む、一般的な LSI 回路の赤外線カメラによる測定確度向上のためのダミーメタル領域の必要性についての指針 を得ることができた。

2-4) 三次元実装構造の過渡熱解析に向けた解析評価環境の構築

三次元実装構造の過渡的熱特性の解析に向けた解析評価環境の構築のために、三次元的な TNM(thermal network method, 熱回路網法)のためのモデル構築手法を開発した。TSV を用いる三 次元実装構造においては、TSV 形成のためのチップの薄化が必須であるが、放熱特性評価チップの 温度上昇特性評価及び解析結果から、薄化されたチップにおいては熱伝導体となるシリコンが薄 くなるため熱が逃げにくく集中することが予想される。そのため、通常厚みのシリコン基板では ピーク温度が低くても薄化シリコン基板ではピーク温度が高くなると考えられる。また薄化シリ コン基板においては熱が周辺に拡散するまでに時間が必要なため、瞬間的な温度の上昇等の過渡 的な特性が変化することも考えられる。温度はデバイスの特性及び寿命に密接に関わるため、精 度と信頼性を求められる車載センサシステムにおいては重要課題である。

三次元実装構造ではチップを積層することから平面的な熱の拡散だけでなくチップ間の熱の拡

散も考慮する必要があり、三次元的な熱の挙動を解析可能なモデルが必須である。そこで、図Ⅲ-2.1.9-2-11 に示される立体的メッシュ構造を持つ熱回路網モデルを提案、構築手法を開発した。 薄化チップと通常厚みチップの熱特性を比較するために水平方向メッシュ寸法 40 μm、図Ⅲ-2.1.9-2-12 に示す材料及び垂直方向メッシュ寸法で熱回路網モデルを生成し、図Ⅲ-2.1.9-2-13 に示すように 50 μs 加熱(66mW)・150 μs 休止の条件で過渡的な熱の広がりを解析した。熱回路網 モデルは SPICE に代表される一般的な回路シミュレータで解くことが可能であり、本プロジェク トでは Keysight ADS を用いた。それぞれの解析結果を図Ⅲ-2.1.9-2-14 に示す。過渡解析結果よ り、通常厚み基板において 1.8 K しか温度上昇が見られず、周辺領域への温度変化も殆ど見られ なかった。一方で薄化基板においては 3.1 K の温度上昇が確認され、31 μs 遅れて 80 μm 離れた領 域に温度ピークをもたらすことが解析により示された。これにより、薄化されたチップ上では温 度に対する感度が高い回路を熱源から 80 μm 以上離すことで瞬間的な温度変化から逃れることが できるなど、設計指針を立てることが可能になった。



図Ⅲ-2.1.9-2-11 三次元実装構造をモデル化可能な熱回路網モデル



図Ⅲ-2.1.9-2-12 解析に用いた薄化チップと通常厚みチップの断面構造



図Ⅲ-2.1.9-2-14 (a) 通常厚み基板と(b) 薄化基板における過渡熱解析結果

2-5) 三次元実装構造の過渡熱解析に向けた解析評価環境の構築

三次元実装構造の過渡的熱特性について、解析結果を実測により検証するための評価チップ及 び評価構造を図III-2.1.9-2-15 に示す。提案する構造においては、80 µm 角のセンサ領域を 5x3 個 配置しており、そのうち左側 9 領域については電流消費で発熱するヒーターを搭載している。図 III-2.1.9-2-16 に評価構造とオフチップ系のブロック図を示す。ヒーターは CMOS スイッチに電流 を流すことにより発熱するものであり、外部からオン・オフ信号を入力することで高速な発熱・ 休止の切り替えが可能である。センサは温度を電圧に変換するダイオードベースの回路構造であ り、駆動開始から 1 µs 以内に目標値の±1%の電圧に到達するよう、急な温度変化を観測するの に十分な駆動力を有する。

図Ⅲ-2.1.9-2-17 に過渡的熱分布の実測条件を示す。通常厚み基板と薄化基板を用いたサンプ ルで解析に用いた条件と同規模の熱を発生させ、温度センサにより過渡的な変化を実測した。図 Ⅲ-2.1.9-2-18 に示すように実測結果は解析結果(図Ⅲ-2.1.9-2-14)と高い整合性を示しており、 開発した解析手法の確からしさが示された。



図Ⅲ-2.1.9-2-15 三次元実装構造における熱測定のための評価構造



図Ⅲ-2.1.9-2-16 過渡的熱分布を評価するための評価回路とオフチップ系



図Ⅲ-2.1.9-2-17 過渡的熱分布の実測条件



図Ⅲ-2.1.9-2-18 (a)通常厚み基板と(b)薄化基板における過渡的熱分布の実測結果

三次元実装構造の熱特性解析評価に際して、三次元実装構造の全体解析に向けた熱の解析評価 環境を構築した。また、車載センサデバイスを積層したことを想定するヒーター付きチップを搭 載したテストモジュールに対する電気的温度測定および赤外線カメラによる温度の測定を行い、 実測とシミュレーションを比較し、測定精度の向上に向けた検討を行った。さらに、PDK-TEG を 設計・過渡的熱特性の評価を実施した。

以上より、車載センサデバイスの製品 TEG としては、(1)三次元集積回路における抜熱にアン ダーフィルと伝熱性の良い下層基板が不可欠、(2)温度上昇が大きい回路における、精密な温度分 布を得るために、ダミーメタルおよび材料の熱伝導率依存性を考慮したシミュレーション環境が 必要、(3)薄化したチップをサーモカメラでの測定を可能にするには、赤外線の通過を制御する、 計画的ダミーメタル配置など、設計の工夫が重要、(4)過渡的な熱の集中を避けるためにヒーター となる回路間に一定の距離が必要である、という設計指針が得られた。

## 3) 三次元実装構造の応力・熱解析評価

3-1) ラマン分光法による応力分布測定と解析結果の検証

FEM シミュレーション解析検証のために、ラマン分光法による応力分布測定した。シリコン貫通 電極つきチップに対して、断面加工を行ったのち、ラマン分光法を用いて、TSV 近傍の応力および その温度変化を測定した。図Ⅲ-2.1.9-3-1 に示される測定箇所は TSV 端より 1 µm、3 µm、5 µm の CVD-Si02直下 (Si02/Si 界面より 0.5 µm 下方の位置)の Si 領域 の 3 点とする。また、測定温度は、 -55℃、常温、125℃の 3 水準とする。なお、偏光測定により、応力は、TSV の半径方向(x 方向)と垂 直方向(z 方向)の成分に分離する。TSV 断面の二分の一解析モデルを図Ⅲ-2.1.9-3-2 に示す。表Ⅲ-2.1.9-3-1 に示される材料パラメータ使用し、測定と同じ状態で TSV が 25℃から-55℃と 25℃から 125℃へ温度変化させた熱応力を解析した。



図Ⅲ-2.1.9-3-1 TSV サンプルの横断面



図Ⅲ-2.1.9-3-2 TSV 断面の 1/2 の解析モデル

| Material         | Young' Modulus (GPs) | Poisson Ratio | CTE (ppm/°C) |
|------------------|----------------------|---------------|--------------|
| copper           | 121                  | 0.34          | 17           |
| Si               | Ex=Ey=170            | YZ: 0.28      | 2.8          |
|                  | Ez=131               | XZ: 0.36      |              |
|                  | shear-modulus        | XY: 0.064     |              |
|                  | Gyz=Gzx=79.83        |               |              |
|                  | Gxy=51.13            |               |              |
| SiO <sub>2</sub> | 70                   | 0.16          | 0.6          |
| Polymer          | 2.9                  | 0.4           | 50           |

表Ⅲ-2.1.9-3-1 シミュレーション用材料パラメータ

125℃および-55℃で TSV の断面の半径方向(x 方向)と垂直方向(z 方向)の変形が図Ⅲ-2.1.9-3-3 に示す。常温から 125℃まで 100℃の昇温では、TSV モデルが正の熱膨張を示す。常温から-55℃ まで-80℃の降温は、TSV モデルで負の熱膨張(収縮)を示す。最大膨張(収縮)は、TSV の上端 中央エリアで発生する。125℃および-55℃で TSV の断面の半径方向(x 方向)と垂直方向(z 方向)の 応力は図Ⅲ-2.1.9-3-4 に示す。TSV 金属材料の Cu の線膨張係数(CTE)は、シリコン基板より約 5 倍大きいので、昇温の場合は、CuTSV はシリコン基板によって収縮する。また降温の場合は、 TSV が膨張する。半径方向(x 方向)の応力の最大値が、TSV 上端周辺部にある。最大軸方向(z 方向)応力は、Cu/Si0<sub>2</sub> 界面で観察される。Cu/Si0<sub>2</sub> 界面での熱の変化による収縮膨張が大きい ので、熱サイクルを繰り返すと TSV ポップアップ障害等が発生する。



図Ⅲ-2.1.9-3-3 (a) 125℃および (b) -55℃で TSV の断面で TSV の半径方向(x 方向)と垂直方向(z 方向)の変形





温度変化させた時、TSV XZ 断面が変形する。三箇所の測定ポイントの位置も変形するが、図Ⅲ-2.1.9-3-5 に示されるように変形後の応力値は測定ポイントの元の座標と同じ位置の応力値を採用 した。解析では常温でストレスフリーとして計算したが、実測では常温で残留応力があるため、 図Ⅲ-2.1.9-3-6 に示すように、結果のオフセット付与処理を行った。図Ⅲ-2.1.9-3-7 に示される シミュレーションの 3 ポイントの半径方向および軸方向の熱応力は、測定データと比較してよく 一致していた。これにより FEM シミュレーション解析方法を検証できた。検証済みのモデルは、 構造および材料物性値分析のために使用する。



図Ⅲ-2.1.9-3-5 正確な解析データを取り出す方法



図Ⅲ-2.1.9-3-6 常温で測定された残留応力を用いた解析結果オフセット付与処理



図Ⅲ-2.1.9-3-7 応力の測定と解析結果比較

ATI TSV 構造の熱応力の評価のために、図III-2.1.9-3-8 に示される三種類の TSV について図III-2.1.9-3-9 に示される 1/4 モデルを作成し、表III-2.1.9-3-1 に示される材料パラメータを使用し て、三種類の TSV モデルを解析した。25℃から 125℃へ温度変化させた時の三種類の TSV のスト レス分布結果について図III-2.1.9-3-10 に示す。ATI TSV の Si 基板の応力は他の 2 つの構造より 小さいことが分かった。図III-2.1.9-3-11 に示される Path A でのストレス分布を示す (図III-2.1.9-3-12)。Cu-Si 間の熱膨張率が Si-SiO<sub>2</sub> 間の熱膨張率より大きいとき、ATI TSV 構造はスト レスを Cu-Si 間の接触面に集中させ、Si リングの外側で緩和させることが分かった。図III-2.1.9-3-11 に示される Point 1 における TSV 端での TSV 直径に対するストレスを図III-2.1.9-3-13 に示す。ATI TSV は他の 2 つの構造の TSV (Regular および Annular)と比較してストレスが小さ いと推測される。TSV 直径 20µm の時に、ATI TSV の Si 基板のストレスは、従来型の TSV と比較し て 30%減少した。TSV 直径が最小値 5 µm の時には、ATI 構造は Si 基板のストレスは 30MPa 未満で、 従来型の TSV より 80%小さいことが分かった。

| TSV type | Diameter D | Pitch      | Height H | SiO <sub>2</sub> thickness |                        |
|----------|------------|------------|----------|----------------------------|------------------------|
| ATI TSV  | 5, 10,     | twice of D | 40       | 1                          | Si ring thickness: 0.5 |
| Regular  | 15, 20     |            |          | 0.5                        |                        |
| Annular  |            |            |          |                            | Cu thickness: 1        |

表Ⅲ-2.1.9-3-2 解析モデル(単位: µm)



図Ⅲ-2.1.9-3-8 三種類のTSVの構造



図Ⅲ-2.1.9-3-9 三種類の TSV 構造のシミュレーションモデル



図Ⅲ-2.1.9-3-10 25℃から125℃へ温度変化させた時のストレス分布(単位: Pa)



図Ⅲ-2.1.9-3-11 TSV 断面の Path A と Point 1の位置



図Ⅲ-2.1.9-3-12 Path A でのストレス分布



図III-2.1.9-3-13 Point 1における TSV 端でのストレス

ATI TSV 相互間での熱応力影響の評価のために、図III-2.1.9-3-14 に示される 49 個の TSV と、 単体の TSV (6 µm 径、20 µm ピッチ)の解析について比較検証した。25℃から 125℃へ温度変化させ た時の対角線 Path B で 49 個の TSV と単体 TSV ストレス分布比較結果が図III-2.1.9-3-15 のよう に示される。ATI TSV 端#7 は解析空間の端面の効果のため、ATI TSV 端#1~6 に比較して応力が大 きく発生していると考えられる。また、応力値のピークも、解析空間の端面の効果により、変化 している。1 の TSV 解析は 5.5%応力が大きい。そのため、TSV の解析には、1 個の TSV の解析では なく、解析空間の端面効果が無い TSV が含まれる、9 個以上の TSV の解析にて行う必要があると 推測される。



図Ⅲ-2.1.9-3-14 49 個 (7×7)の TSV (6µm 径、20µm ピッチ)の 1/4 モデル



図Ⅲ-2.1.9-3-15 25℃から 125℃へ温度変化させた時の対角線 Path B における 49 個 TSV と単体 TSV ストレス分布比較結果

3-3) ATI TSV の材料とプロセス決定のための諸諸絶縁材料と
金属材料の ATI TSV プロセスフローの熱応力解析

図III-2.1.9-3-16 に示される材料 2 が element death 機能を使用したモデルと材料 2 を削除し たモデルの二つのケースについて解析を行った。25℃から 200℃へ温度変化させた時の TSV の変 形とストレス分布結果を図III-2.1.9-3-17 と図III-2.1.9-3-18 に示す。材料 2 を削除した場合と、 element death 機能を使用した場合の差異を比較し、変形と応力の解析結果において、2 つの解 析結果の差異は無かった。図III-2.1.9-3-19 に示される材料 2 がある場合は、変形も応力も大き く変化することが分かった。



図Ⅲ-2.1.9-3-16 element birth/death 機能検証のための2ケース解析 (材料1: Cu, 材料2: Insulator Ea, 材料3: Si)



図Ⅲ-2.1.9-3-17 25℃から200℃へ温度変化させた時の TSV の変形解析結果(単位:um)



図Ⅲ-2.1.9-3-18 25℃から200℃へ温度変化させた時の TSV のストレス分布解析結果(単位:Pa)



図Ⅲ-2.1.9-3-19 材料2がある場合の(a)変形(単位:µm)と(b)応力(単位:Pa)

以上より、element death 機能を使用したモデルを使用することで、TSV における作製プロセス を考慮した材料とプロセス温度を決定するための解析手法について構築できることが分かった。 特にこの解析手法を用いることで、ATI TSV のような複雑な形状・プロセスの構造体についての熱 応力解析も可能になると考えられる。 残留応力の分析のために、解析モデルを用いてレギュラ TSV と ATI TSV の製造プロセスの解析 を行った。図Ⅲ-2.1.9-3-20 のレギュラ TSV の製造プロセスを考慮して、element death/birth 機 能を使用して図Ⅲ-2.1.9-3-21 に示す解析モデルを作った。



図Ⅲ-2.1.9-3-20 レギュラ TSV の製造プロセス



図Ⅲ-2.1.9-3-21 レギュラ TSV の製造プロセスの解析モデル

図Ⅲ-2.1.9-3-22のATI TSVの製造プロセスを考慮して、element death/birth機能を使用して 図Ⅲ-2.1.9-3-23に示す解析モデルを作った。



図III-2.1.9-3-22 ATI TSV の製造プロセス



図III-2.1.9-3-23 ATI TSV の製造プロセスの解析モデル

図Ⅲ-2.1.9-3-24 は室温の時のレギュラ TSV の残留応力の分布を示す。レギュラ TSV について、 表面配線層の製造時の温度が高いため、表面配線層に残留応力が集中する。



図Ⅲ-2.1.9-3-24 レギュラ TSV の残留応力の分布

故に図Ⅲ-2.1.9-3-25 に示されるように表面配線層と近い Si 基板の上部の残留応力が大きい。



図Ⅲ-2.1.9-3-25 レギュラ TSV の Si 基板の残留応力の分布

ATI TSV の残留応力の分布を図Ⅲ-2.1.9-3-26 に示す。表面配線層の製造温度が高いので、表面 配線層に残留応力が集中して図Ⅲ-2.1.9-3-24 のレギュラ TSV とほぼ同じレベルの応力が発生し ている。



図III-2.1.9-3-26 ATI TSV の残留応力の分布

ATI TSV の Si 基板の残留応力の分布を図Ⅲ-2.1.9-3-27 に示す。レギュラ TSV と比較して絶縁 膜の製造温度が高い(250℃)ために、ATI TSV の Si 基板界面の残留応力が大きい。しかしデバ イスの形成箇所(表面配線層の近傍)の ATI TSV の残留応力レベルはレギュラ TSV と同程度に収 まっている。



図Ⅲ-2.1.9-3-27 ATI TSV の Si 基板の残留応力の分布

TSV 周辺の Si 基板(SiO<sub>2</sub>/Si 界面より 0.5 µm 下方)の残留応力を分析した。図Ⅲ-2.1.9-3-28 に 示す TSV 中心距離に対する応力プロットのとおり ATI TSV の残留応力がレギュラ TSV よりも緩和 されており、応力が高い箇所においてもレギュラ TSV と同程度に収まると結論できる。



図Ⅲ-2.1.9-3-28 ATI TSV の Si 基板の残留応力とレギュラ TSV の比較

熱サイクル中の残留応力の分析のために、製造プロセス後の熱サイクル中の残留応力解析を 行った。ATI TSV とレギュラ TSV の熱サイクル中の残留応力の比較を図III-2.1.9-3-29 に示す。 TSV 周辺 Si 基板(SiO<sub>2</sub>/Si 界面より 0.5 µm 下方)の ATI TSV の残留応力は、室温又は高温の時レ ギュラ TSV より小さく、低温の時レギュラ TSV と同じレベルに収まる。



図Ⅲ-2.1.9-3-29 熱サイクル中 ATI TSV の残留応力とレギュラ TSV の比較

製造プロセスを考慮した残留応力解析により、残留応力の原因を特定することができた。また、 ATI TSV の熱応力が絶縁層の内側に集中しており、周辺 Si 基板の応力レベルがレギュラ TSV より も優れていると結論づけることができた。

3-5) ATI TSV 構造のラマン分光法による応力分布実測

ATI TSV 構造の応力分析のために、ラマン分光法により応力分布を実測した。TSV つきチップに 対して、断面加工を行ったのち、ラマン分光法を用いて、温度変化に対する TSV 近傍の応力変化 を測定した。図III-2.1.9-3-30 に示される測定箇所は TSV 端より 1  $\mu$ m、2  $\mu$ m、3  $\mu$ m 離れた Si 基 板 (Si0<sub>2</sub>/Si 界面より 0.5  $\mu$ m 下方) 3 点とする。また、測定温度は、-55℃、室温、125℃の 3 水準 とする。なお、偏光測定により、応力は、TSV の半径方向 (x 方向)と垂直方向 (z 方向)の成分に分 離する。



図III-2.1.9-3-30 ATI TSV サンプルの横断面

比較のために、レギュラ TSV もラマン分光法により温度変化に対する TSV 近傍の応力変化を測 定した。図Ⅲ-2.1.9-3-31 に示される ATI TSV と同様に測定箇所は TSV 端より 1 µm、2 µm、3 µm 離れた Si 基板(SiO<sub>2</sub>/Si 界面より 0.5 µm 下方) 3 点とする。



図Ⅲ-2.1.9-3-31 レギュラ TSV サンプルの横断面

ATI TSV とレギュラ TSV の実測応力の比較結果を図Ⅲ-2.1.9-3-32 に示す。それぞれの測定点に おいて室温を基準とした-55℃、125℃での半径方向(x 方向)と垂直方向(z 方向)応力変化を比較 した。



図III-2.1.9-3-32 ATI TSV とレギュラ TSV の実測応力の比較

ATI TSV の半径方向(x 方向)応力はレギュラ TSV より大きい傾向にあるが、原因として 10 µm pitch の ATI TSV が隣の ATI-TSV から x 方向応力の影響をうけて応力が大きくなるのに対して、 100 µm pitch のレギュラ TSV は周辺 TSV からの x 方向応力の影響が無いためであると考えられる。 ATI TSV の垂直方向(z 方向)応力については解析と同様にレギュラ TSV より緩和されており、ATI TSV は応力の観点からレギュラ TSV よりも優位であると結論が出た。

2.1.10 三次元実装評価技術の開発(①-8)-初期特性評価と信頼性評価-

(主担当:国立研究開発法人産業技術総合研究所)

(副担当:ラピスセミコンダクタ株式会社、株式会社デンソー)

2.1.10.1 初期特性評価

今回の測距センサシステムは、図Ⅲ-2.1.10-1-1 のように、受光用の上層チップと、距離演算用下 層チップを、TSV+バンプで積層接続したものである。上層チップには、各画素ごとに TSV が形成さ れるので、その形成工程の熱履歴で発生する残留応力によって、回路素子の電気特性の変動が生じ る懸念がある。また、下層チップには、チップ直上でバンプ接続によるチップ積層を行うために、 その際の印加荷重で、バンプ直下にある多層配線がダメージを受ける可能性がある。

本節では、3 次元構造の測距センサシステムを想定し、TSV 形成工程やチップ積層工程を行い 3 次 元構造となった場合にどのような電気特性となるか(TSV 形成工程やチップ積層工程を行うことで、 回路素子や多層配線の電気特性が、ウェハ状態からどの程度変動するか)を検討した。



図Ⅲ-2.1.10-1-1 3 次元構造の測距センサシステムにおける懸念点。

2.1.10.1-1 上層チップ側の初期特性評価

上層チップ側では、TSV と各回路構成要素(MOSFET と多結晶シリコン抵抗とキャパシタと SPAD)を 近接配置する場合、TSV 周辺で発生する残留応力の影響を受けて、電気特性の変動が発生する可能性 がある。特に、MOSFET では、ピエゾ抵抗効果(応力によってエネルギーバンド構造が変化し、キャ リア移動度が変化する現象)により、大きな特性変動が発生する懸念がある。そこで、TSV 周辺で発 生する残留応力が MOSFET に与える影響を調査するとともに、その影響が大きい場合には、MOSFET を 配置できない配置禁止領域 (Keep out zone)を決定することとした。なお、ここでの Keep out zone の定義は、以下のとおりとする。

Keep out zone = ドレイン電流 I<sub>D</sub>の変動率が 5%以上となる領域。 (TSV や 1M パッド領域も含む。)

また、TSV は、図Ⅲ-2.1.2-5 で TSV 配置領域として規定されている 8 µm 角以内に配置できている レギュラ構造の Cu-TSV とはんだ-TSV のみを対象とし、ATI 構造の TSV は対象外とした。

この TSV 周辺の残留応力が MOSFET に与える影響の調査は、(1) 直接測定法、(2) 応力感度係数を 用いた推定法、の2通りで実施した。以下に評価結果を示す。

[A] 直接測定法での評価

直接測定法は、MOSFET を作製したウェハに対して、MOSFET 近傍に TSV を作製して、3 次元積層 した後でのドレイン電流 I<sub>D</sub>の変化率を直接測定する方法である。具体的な手順としては、以下の とおりである。

- (1) 図Ⅲ-2.1.10-1-2 のような、ゲート幅 W 0.50 µm/ゲート長 L 0.18 µm の nMOSFET とゲート幅 W 0.42 µm/ゲート長 L 0.18 µm の pMOSFET を準備し、初期状態のドレイン電流を測定した。
- (2) 次に、(a) エッジトリミング、(b) サポートガラス貼り付け、(c) TSV 形成、(d) サポート ガラス剥離、(e) ダイシング、(f) チップ積層を実施した後で、半導体パラメータアナライ ザー 4156C (Keysight 社製)を用いて、ドレイン電流 I<sub>D</sub>を測定し、変化率 Δ I<sub>D</sub>/I<sub>D</sub>を求めた。

しかしながら、実施の途中の段階で、ゲートリークが発生し、数十%程度のドレイン電流の変動 が生じた (図Ⅲ-2.1.10-1-3 参照)。これは、MOSFET のゲート端子に保護ダイオードがついてお らず、各種工程で発生した静電気が、測定用のパッドを通じて、ゲート酸化膜に流入したためで ある。それゆえ、この手法を用いて、TSV 周辺の残留応力が MOSFET に与える影響を調査すること を断念した。



図Ⅲ-2.1.10-1-2 ゲート幅 W 0.50 µm/ゲート長 L 0.18 µm の nMOSFET と ゲート幅 W 0.42 µm/ゲート長 L 0.18 µm の pMOSFET の光学顕微鏡写真。



[B] 応力感度係数を用いた推定法

応力感度係数を用いた推定法は、「MOSFET のドレイン特性の応力感度係数」と「有限要素解析 で求めた残留応力」からドレイン電流の変動率を求めて、KOZ を規定する方法である。この手法 は、間接的な手法であるものの、静電気ダメージの影響はなく、残留応力のみによる MOSFET の特 性変動量を求めることができる。具体的な手順は、以下のとおりである。

- (1) ゲート幅 W 0.50 µm/ゲート長 L 0.18 µm の nMOSFET とゲート幅 W 0.42 µm/ゲート長 L 0.18 µm の pMOSFET をもつ短冊状のチップを準備した。
- (2) 短冊状のチップに対して 2 点曲げ試験(図Ⅲ-2.1.10-1-4 参照)を実施し、既知の応力に対する MOSFET のドレイン電流の変動率(応力感度係数)を求めた。なお、ドレイン電流の測定条件は、nMOSFET の場合、ゲート-ソース間電圧 V<sub>GS</sub>=1.8 V、ドレイン-ソース間電圧 V<sub>GS</sub>=0.1 V であり、pMOSFET の場合、ゲート-ソース間電圧 V<sub>GS</sub>=-1.8 V、ドレイン-ソース間電圧 V<sub>GS</sub>=-0.1 V であった。また、この2点曲げ試験において、
  - (a) 短冊状のチップの幅と厚さを、チップの長さより大きくする
  - (b) Si (100) 面の<110>方向に MOSFET を配置する

とした場合には、印加している応力 σ は、以下の式から算出できる。

 $\sigma = 1.5hwE\frac{(1-x)}{x^3}$ 

ここで、hはチップの厚み、wはチップのたわみ、1: 固定点から作用点までの距離

x: 固定点から MOSFET までの距離、E: Si のヤング率 である。なお、応力感度係数は、チャ ネルの種類(nMOSFET と pMOSFET)、電流方向と応力の方向の関係に大きく依存するため、それぞれ 求めた。

(3) 有限要素解析により、Cu-TSV とはんだ-TSV 周辺に発生する残留応力を計算した。なお、Cu-

TSV の場合は、(a) A1 パッド形成、(b) Si・SiO2 エッチング(100℃以下)、(c) CVD (150℃)、 (d) エッチバック(100℃以下)、(f) Cu 電解めっき・CMP (25℃)をモデル化し、(f)の応力-(a)の応力を発生応力とした。はんだ-TSV の場合は、(a) A1 パッド形成、(b) Si・SiO2 エッ チング(100℃以下)、(c) CVD (150℃)、(d) エッチバック(100℃以下)、(f) はんだ充填 (227℃) ・CMP (25℃)をモデル化し、(f)の応力-(a)の応力を発生応力とした。

(4) 図Ⅲ-2.1.10-1-5 のような TSV と MOSFET の位置関係を想定し、その場合の応力感度係数と残 留応力からドレイン電流の変化率を以下の式から求めて、KOZ を検討した。

 $\frac{\Delta I_D}{I_D} = A_x \sigma_x + A_y \sigma_y + A_z \sigma_z$ 

ここで、Ax は x 方向の感度係数、 $\sigma$  x は x 方向の応力、Ay は y 方向の感度係数、 $\sigma$  y は y 方向の応力、Az は z 方向の感度係数、 $\sigma$  z は z 方向の応力である。



## 図Ⅲ-2.1.10-1-4 2 点曲げ試験法の概略図

短冊状のチップに対して一端を固定し、もう一端に荷重を加え、 曲げ変形を発生させて既知の応力を印加する手法。 この手法により、既知の応力に対する MOSFET の特性変動量(応力感度)を導出可能。



図Ⅲ-2.1.10-1-5 TSV と MOSFET の位置関係

図Ⅲ-2.1.10-1-6 に、応力とドレイン電流変化率の関係の例を示す。印加応力とドレイン電流 変化率がほぼ線形関係があることが分かる。これより、各方向における感度係数を表Ⅲ-2.1.10-1-1のように求めることができた。





(a) 電流方法と応力方向が平行で nMOSFET の場合、

(b) 電流方法と応力方向が平行で pMOSFET の場合。
# 表Ⅲ-2.1.10-1-1 ドレイン電流の応力感度係数のまとめ

# (MOSFETの電流方向=x方向の場合)

|    | nMOSFET       | pMOSFET        |  |
|----|---------------|----------------|--|
| Ax | 5.5×10-3%/MPa | -1.3×10-2%/MPa |  |
| Ay | 3.5×10-3%/MPa | 5.7×10-3%/MPa  |  |
| Az | 3.2×10-3%/MPa | 1.1×10-3%/MPa  |  |

# (MOSFETの電流方向=v方向の場合)

|    | nMOSFET                    | pMOSFET        |  |
|----|----------------------------|----------------|--|
| Ax | 3.5×10-3%/MPa              | 5.7×10-3%/MPa  |  |
| Ay | 5.5×10 <sup>-3</sup> %/MPa | -1.3×10-2%/MPa |  |
| Az | 3.2×10-3%/MPa              | 1.1×10-3%/MPa  |  |

※Azについては、過去の文献値より計算した。

図Ⅲ-2.1.10-1-7 に、有限要素法で計算した残留応力の計算結果を示す。これより、はんだ-TSV の 方が、発生応力が高いことが分かる。これは、はんだ-TSV の方が、Cu-TSV よりも高温プロセスである ためと考えられる。



(a) Cu-TSV の場合、(b) はんだ-TSV の場合

図Ⅲ-2.1.10-1-8 と図Ⅲ-2.1.10-1-9 に、Cu-TSV とはんだ-TSV の場合でのドレイン電流変化率の推 定結果を示す。これより、Cu-TSV とはんだ-TSV の両者で、TSV 周囲の残留応力による nMOSFET・ pMOSFET のドレイン電流変動率が 5%より小さく、TSV や A1 パッド (1M)がない部分であれば、配置上の 制約はないこと(KOZ = 8 µm 角の領域)がわかった。



図Ⅲ-2.1.10-1-8 Cu-TSV の場合でのドレイン電流変化率の推定結果

nMOSFET・pMOSFET のドレイン電流変動率は 5%より小さく、 TSV や Al パッド (1M)がない部分であれば、配置上の制約はなかった。





2.1.10.1-2 下層チップ側の初期特性評価

下層チップには、チップ積層時の荷重が、バンプを介して多層配線層に印加される。それゆえ、 多層配線層(特に、機械的に脆弱な Low-k 膜)への機械的ダメージが懸念される。そこで、チップ 積層前後での、多層配線パターン(平行平板キャパシタ・櫛形配線パターン)の特性変動量を測定 した。

図Ⅲ-2.1.10-1-10 は、評価に用いた多層配線パターン(M5-M6の平行平板キャパシタ、M5 櫛形 配線、M6 櫛形配線)の概略図である。平行平板キャパシタアレイでは、10 µm 角の M5-M6 平行平板 キャパシタが 400 個 (20 個×20 個)でアレイ配置されている。M5 櫛形配線では、100 nm のライン アンドスペースの M5 パターンが 10 µm 長で 25 ペア有する櫛形配線が 400 個 (20 個×20 個)でア レイ配置されている。M6 櫛形配線では、100 nm のラインアンドスペースの M6 パターンが 10 µm 長で 25 ペア有する櫛形配線が 400 個 (20 個×20 個)でアレイ配置されている。

このような多層配線パターンを有する下層チップ (チップ幅:5 mm、チップ長さ:13 mm、チッ プ厚み:0.775 mm、バンプサイズ: 直径 8 µm)に対して、上層チップ (チップ幅:2 mm、チップ 長さ:11 mm、チップ厚み:0.02 mm、バンプサイズ:直径 7 µm)を積層し、多層配線パターン (平行平板キャパシタ・櫛形配線パターン)の静電容量・リーク電流の変動量を測定した。なお、 チップの積層条件は、前処理:アルゴンの高速原子ビームを用いたバンプ表面清浄処理、印加荷 重:3 mN/bump、接合温度:160℃、時間:2.5 min、雰囲気:大気中であった。

図Ⅲ-2.1.10-1-11 に、チップ積層後の平行平板キャパシタ・櫛形配線の断面 SEM 像を示す。 M5-M6 平行平板キャパシタ・M5 櫛形配線・M6 櫛形配線で、チップ積層後において、Low-k 膜に、 機械的な変形やクラックが生じていないことが分かる。

図Ⅲ-2.1.10-1-12 と図Ⅲ-2.1.10-1-13 に、各種パターンの静電容量とリーク電流の評価結果を それぞれ示す。なお、測定個数は 30 個で、エラーバーの範囲は最大値と最小値である。これを見 ると、各種パターンにおいて、チップ積層前後での静電容量およびリーク電流の変動量は小さい ことが分かる。このことから、下層チップの多層配線層(Low-k 膜)へのダメージは小さいといえ る。



図Ⅲ-2.1.10-1-10 評価に用いた多層配線パターンの概略図

(a) M5-M6 平行平板キャパシタ



図Ⅲ-2.1.10-1-11 チップ積層後の多層配線パターンの断面 SEM 像。

- (a) M5-M6平行平板キャパシタ (b) M5櫛形配線 (c) M6櫛形配線 15 N=30 N=30 N=30 Input signal bias: 5V Input signal bias: 5V Input signal bias: 5V Frequency: 1 MHz Frequency: 1 MHz Frequency: 1 MHz Capacitance [pF] Capacitance [pF] Capacitance [pF] Ŧ ī 30 10 25 before stacking after stacking before stacking after stacking before stacking after stacki Ī Ŧ ł ł 25 20
  - 図Ⅲ-2.1.10-1-12: 各種パターン((a) M5-M6 平行平板キャパシタ、 (b) M5 櫛形配線、(c) M6 櫛形配線)におけるチップ積層前後の静電容量の測定結果

測定装置は LCR メーター 4284A (Keysight 社製)であり、印加バイアスは 5 V、印加 AC 信号の 振幅と周波数はそれぞれ 200 mV と 1 MHz であった。グラフのエラーバーとプロットは、30 試料 の測定結果の最小値・最小値・平均値を示している。これらのグラフより、チップ積層前後で、 静電容量に大きな変動は見られなかった。



図Ⅲ-2.1.10-1-13 各種パターン ((a) M5-M6 平行平板キャパシタ、(b) M5 櫛形配線、 (c) M6 櫛形配線)におけるチップ積層前後のリーク電流の測定結果

測定装置は半導体パラメータアナライザー 4156C (Keysight 社製)であり、印加電圧は 5 V で あった。グラフのエラーバーとプロットは、30 試料の測定結果の最小値・最小値・平均値を示し ている。これらのグラフより、チップ積層前後で、リーク電流に大きな変動は見られなかった。

2.1.10.2 信頼性評価

本プロジェクトの目標である車載用信頼性の確認について、(1) TSV 単体、(2) 積層接合品の2項目 に分類した。車載用信頼性基準としては、AEC-Q100 をベースとして、項目を決定した。またその中で、 本プロジェクトのアプリケーションであるセンサモジュールはセラミックパッケージへの中空封止で あることから、耐湿性に関する項目を除外した。

TSV 構造としては、レギュラ構造の Cu-TSV、レギュラ構造のはんだ-TSV、ATI 構造の Cu-TSV、ATI 構 造のはんだ ATI の 4 種類があるが、構造への影響が想定される代表的な構造に限定して環境試験を実 施した。従って ATI 構造のはんだ TSV については、評価を省略した。表Ⅲ-2.1.10-2-1 にその内容を示 す。積層品は、本アプリケーションの場合ははんだを使用しているため、設定温度を-40℃以上とした。 また TSV 単体においては、他のアプリケーションでの必要性も想定して、厳しい条件を適用した。

| 35,36,71 | 試験条件と目標 |                                                          |             | 対象構造            |                  |               |
|----------|---------|----------------------------------------------------------|-------------|-----------------|------------------|---------------|
| 試験項目     |         |                                                          |             | レギュラー<br>Cu-TSV | レギュラー<br>はんだーTSV | ATI<br>Cu-TSV |
| E        | 積層      | -40°C~125°C                                              | ≥ 1000 サイクル | 0               | 0                | 0             |
| 温度サイウル   | 単体      | -55°C~125°C                                              | ≥ 2000 #19/ | 0               |                  | 0             |
|          |         | -65°C~150°C                                              | ≥ 500 9 49/ | 0               | -                | 0             |
| 高温保存     | 積層      | 150°C                                                    | ≥ 1000時間    | 0               | 0                | 0             |
|          | 単体      | 150°C                                                    | ≥ 2000時間    | 0               | -                |               |
|          |         | 175°C                                                    | ≥ 700 時間    | 0               | <b>—</b>         | -             |
| 振動試験     | 積層      | 20 Hz ~ 2 KHz ~ 20 Hz >4minutes,<br>X/Y/Z方向に4回,最大荷重50g印加 |             | 0               | 0                | -             |

表Ⅲ-2.1.10-2-1: 信頼性試験項目と目標値

\* 合格判定基準:抵抗変化率≦10% であること

評価サンプルは図Ⅲ-2.1.10-2-1 に示すように TEG チップを 64 ピンセラミックパッケージにダイボ ンド、ワイヤボンドして中空封止した。測定ボードにはんだ付け後、環境試験を実施し、TEG チップ内 のデイジーチェインパターンとケルビンパターンを用いて、抵抗変化率をモニタし、抵抗変化率 10%以 下を合格とした。



図Ⅲ-2.1.10-2-1: 評価サンプルの写真 (a) TEG チップの組み立て後(b) 測定ボードへの実装後

2.1.10.2-1 温度サイクル試験結果

【単体チップの試験結果】

TSV チップの試験として、レギュラ構造の Cu-TSV での温度サイクル試験を実施した。試験条件は、 -55℃<sup>125</sup>℃及び-65℃<sup>150</sup>℃で、その結果を図Ⅲ-2.1.10-2-2 に示す。抵抗値変化率 10%を超えないサ イクル数は、それぞれ 4000 サイクルと 1500 サイクルである。どちらも車載用信頼性の基準である 1000 サイクルと 500 サイクルを十分クリアしている。また、この結果を、温度差加速モデル(アイリ ングモデル)

 $N = C (\Delta T)^{-n}$ 

(N:寿命、C:定数、n:故障モード、∠T:環境における温度差)
に適用すると、4000 = C(180)<sup>-n</sup> および 1500 = C(215)<sup>-n</sup> となり、C=1.0×10<sup>16</sup>、n=5.5 となった。本式に適用する事により、任意の温度差のヒートサイクル試験印加時の寿命推定が可能となった。





同様に、ATI 構造の Cu-TSV での試験結果を図Ⅲ-2.1.10-2-3 に示す。-65℃~150℃は、1500 サイクル で抵抗変化率も少なく判定基準をクリアした。



図Ⅲ-2.1.10-2-3: ATI 構造の Cu-TSV の温度サイクル試験結果

-65℃~+150℃の条件でレギュラ構造の Cu-TSV (図Ⅲ-2.1.10-2-2(b))は、1500 サイクルの抵抗変化率 が 10%は超えていないが、最大 8%変化している。 一方、ATI 構造の Cu-TSV (図Ⅲ-2.1.10-2-3(b))は、 1500 サイクルの抵抗変化率は 1%以下となっている。従って、ATI 構造の方が温度サイクル耐性は高い と考えられる。これはシミュレーション結果が裏付ける通りである。ただ現状の結果からは加速係数を算 出するに至らなかった。

【積層品の試験結果】

レギュラ構造のはんだ-TSV チップの積層品の信頼性については、既にIII-2.1.7 節にて紹介済である が、ここでは合わせて、レギュラ構造の Cu-TSV チップの積層品、ATI 構造の Cu-TSV チップの積層品に ついても同様に評価した。図III-2.1.10-2-4 にその結果を示す。いずれの構造においても表III-2.1.10-2-1 に示した判定基準をクリアしている。それぞれのデータから外挿した場合、本プロジェクトにおけ る上下チップの組み合わせからは、TSV 構造の差が顕著に影響しない事が判明した。



図Ⅲ-2.1.10-2-4 チップ積層品の温度サイクル試験結果(-40~+125℃)

以上について次節にて、各種 TSV 構造における積層品でのはんだ接合部に関する応力のシミュレー ション結果を用いて検証する。 2.1.10.2-2 積層品の応力シミュレーション結果

図Ⅲ-2.1.10-2-5 に示すように、20µm 厚の TSV 付チップを厚さ 775µm の下チップ上に実装し、





-40℃~125℃温度差によって発生したはんだ接合部への歪量をシミュレーションした。シミュレー ションツールとしては MSC 社の Marc MENTAT を用いた弾塑性解析を実施、またバンプ数が約 40K 個と 多いため、ズーミング解析法を用いて計算が収束するようにした。また TSV としてレギュラ構造 Cu-TSV、レギュラ構造はんだ-TSV、ATI 構造 Cu-TSV、ATI 構造はんだ-TSV の 4 構造、バンプとしては Cu ピラー、オールはんだの 2 構造とした。代表的な 1 接続部の応力分布の計算結果を図Ⅲ-2.1.10-2-6 に 示す。レギュラ構造 Cu-TSV における-40℃及び 125℃の場合の結果である。



(a) -40℃ (b) 125℃ 図Ⅲ-2. 1. 10-2-6 接合部における応力分布図

本シミュレーション結果より、はんだ接続部への歪量(温度差-40℃/25℃)を表Ⅲ-2.1.10-2-2にまとめた。材料物性値及び TSV 内への充填プロセス温度の差からはんだの歪量が Cu に比べて高い。

| TSV構造    | バンプ構造  |         |
|----------|--------|---------|
| レギュラーCu  |        | 0 00941 |
| レギュラーはんだ |        | 0.05008 |
| ATI Cu   |        | 0.00597 |
| ATIはんだ   | オールSAC | 0.02363 |

表Ⅲ-2.1.10-2-2 各構造における接続部歪量

また構造の差から ATI の方がレギュラよりも歪量が低くなった。以上の結果と実際の試験結果から想 定すると、ATI はんだ-TSV 構造においても、耐ヒートサイクル性は判断基準を満足する事が判明した。 ただ TSV としては、はんだよりも Cu の方が接続部に対する寿命が更に長いという事が言える。

# 2.1.10.2-3 高温保存試験結果

【単体チップの試験結果】

レギュラ構造の Cu-TSV での高温保存評価結果を図Ⅲ-2.1.10-2-7 に示す。150℃及び 175℃で抵抗変 化率 10%以下であった時間を測定した結果、それぞれ 4500 時間と 3600 時間以上となり、車載用として の判定基準である 2000 時間及び 700 時間以上を遥かに満足している事が確認できた。これらのデータ から変化率 10%を超える時間を外挿しようとしたが、抵抗変化率が小さく想定できないため、アレニウ スモデルからの活性化エネルギーの算出が出来ない。ただ表Ⅲ-2.1.10-2-1 の基準を充分にクリアして おり、車載用途として問題無い事が確認できた。



(a) 150℃

(b) 175℃

図Ⅲ-2.1.10-2-7 レギュラ構造の Cu TSV 高温保存試験結果

【積層品の試験結果】

レギュラ構造のはんだ-TSV の積層品の信頼性については、既にⅢ-2.1.7 節にて紹介済であるが、ここでは合わせて、レギュラ構造の Cu-TSV の積層品及び ATI 構造の Cu-TSV の積層品についても同様に評価した。図Ⅲ-2.1.10-2-8 に評価結果を示す。TSV 形成プロセスに差が有るもののはんだ接合部の合金化に対する高温保存の影響は同じであり、いずれの構造においても表Ⅲ-2.1.10-2-1 に示した判定基準をクリアした。



図Ⅲ-2.1.10-2-8 チップ積層品の高温保存試験結果(150℃)

また、レギュラ構造のはんだ-TSV との違いだが、積層接合部の合金化状態と TSV ビア底における UBM との合金化状態の 2 点が有るが、この 1000<sup>~</sup>2000 時間では顕著に現れなかった。

## 2.1.10.2-4 振動試験結果

レギュラ構造の Cu-TSV とはんだ-TSV の 2 種類について、実モジュールに近いパッケージに組み立て た。チップ積層条件は、160℃、25 MPa、30 sec で、チップ間にはアンダーフィル材を注入し、160℃、 2 時間のキュアを実施した。パッケージとしては 256 ピンのセラミック QFP を使用した。TSV の形成さ れた上チップから外部へは 25µm 直径の Au 線でワイヤボンディングした。前処理として 260℃ 3 回の リフローを印加後、PCB 上に実装してから、振動試験を図Ⅲ-2.1.10-2-9 に示す測定装置と測定条件に て評価した。判定基準としては、デージーパターンの抵抗値変化率が 10%以下である。

各 TSV 構造とも 3 パッケージずつ評価し、いずれの抵抗値変化も初期値の 98.4%~102.5%の間に有り、 車載用基準をクリアしていることを確認した。

| 111    |                   |                       |                   |                   |  |
|--------|-------------------|-----------------------|-------------------|-------------------|--|
| サンプル   |                   |                       | 正弦波振動試験           | ランダム振動試験          |  |
|        | ロックス サンプル<br>固定治具 | 周波数                   | 20-2000Hz         | 8-500Hz           |  |
|        |                   | 加速度                   | 1.5mm(20-80Hz)    | 6 370             |  |
|        |                   |                       | 20G(80-2000Hz)    | 0.270             |  |
|        |                   | 振動軸                   | 3軸(x,y,z)         |                   |  |
|        |                   | 試験回数                  | <b>4</b> 回(4分×4回) | <b>1</b> 0(30min) |  |
|        |                   | 判定基準:抵抗変化率が10%以下であること |                   |                   |  |
|        |                   |                       |                   |                   |  |
| 振動ステージ |                   |                       |                   |                   |  |

(a) 振動試験へのセット状態

(b) 詳細な振動試験条件



## 2.1.10.3 設計仕様を決めるための特性評価

本節では、実使用上必要なエレクトロマイグレーション特性および絶縁膜絶縁破壊 TZDB (Time Zero Dielectric Breakdown)特性についての評価結果を報告する。この目的は、対象となるデバイスの仕様 (例えば TSV1 個当たり、あるいは 接続バンプ1 個当たりの許容電流密度や許容電圧)を決める上で大変重要なファクタとなる。まず、レギュラ構造の Cu-TSV にて基礎評価を行い、その他の構造に展開してガイドラインを決定する指標を求める。

2.1.10.3-1 エレクトロマイグレーション特性

【単体チップでの試験結果】

TSV に一定電流密度を印加し、TSV 内のエレクトロマイグレーションの発生により、抵抗変化率が 10%以下である時間を計測することにより、TSV の許容電流値を決定する事が出来る。

模式図を図Ⅲ-2.1.10-3-1に示す。



図Ⅲ-2.1.10-3-1 TSV 単体の EM 測定模式図

本プロジェクトにおけるレギュラ構造 Cu-TSV の Cu 径が 5 µm である事を考慮して TSV1 個当たりに 印加する電流値を 50 mA と設定し、また温度加速条件として 150℃で抵抗値変化をモニタした。5000Hr で、抵抗値変化率は 10%未満で有り、不具合は無い。加速係数を算出のため、温度及び電流条件を変更 した。175℃ 100mA 時で 3200Hr、200℃ 100mA 時で 1000Hr では不具合は無く、車載用として充分な EM 耐性を保有する事が確認できた。

一方 200℃ 120mA 印加時には、約 500Hr で抵抗値変化率が 10%を超える事から、Ea=0.85eV、n=3.8 と想定される。



図Ⅲ-2.1.10-3-2 エレクトロマイグレーション(50mA 150℃)



図Ⅲ-2.1.10-3-3 エレクトロマイグレーション(100mA 175℃)



【積層接合品】

同様にはんだにて低温接合したチップ間のパスを経路としたエレクトロマイグレーションの測定結果をまとめる。図Ⅲ-2.1.10-3-5に模式図を示す。



図Ⅲ-2.1.10-3-5 積層接合品のEM測定模式図

レギュラ構造の Cu-TSV の積層品の評価結果が図Ⅲ-2.1.10-3-6 である。



図Ⅲ-2.1.10-3-6 レギュラ構造の Cu-TSV 積層品のエレクトロマイグレーション

エレクトロマイグレーションの反応式として

 $MTTF = A \cdot J(-n) \cdot \exp(Ea/kT)$ 

MTTF: 平均故障時間(h)、A: 材料定数、J: 電流密度(A/cm<sup>2</sup>)、n: 定数、

Ea: 活性化エネルギー(eV)、k: ボルツマン定数 (eV/K)、T: 絶対温度 (K)

本図(a)(b)から抵抗値変化率 10%を超える最短時間で判断すると 175℃/100mA の寿命が 65 時間、 175℃/50 mA の寿命が 450 時間、同様に 150℃/100mA の寿命が 360 時間であったことから、n 及び Ea を算出すると、n=2.79、Ea=1.1 eV となった。本結果より、車載用として、100℃、10 年を保証する ための最大許容電流密度としては、直径 5µm での 61 mA なので、3.1×10<sup>5</sup> (A/cm<sup>2</sup>)となった。

# 2.1.10.3-2 TZDB 特性

TSV のライナー酸化膜の最適化を行うため、直径 400 µm の平行平板キャパシタを作製し、TZDB 特性 を測定して破壊電圧を求めた。その結果を図III-2.1.10-3-7 に示す。ライナー酸化膜の成膜条件として、 外部機関の成膜装置 PD-200STP (SAMCO 社製)または産業技術総合研究所の成膜装置 PD-330STC (SAMCO 社製)を用いて、目標の膜厚は 500 nm とし、成膜温度は 80°C~200°Cとした。結果として、PD-330STC での成膜条件では、成膜温度 150°C以上、PD-200STP での成膜条件の場合は 190°C以上が必要な事が判 明した。また、均一に成膜されたライナー膜は、室温において 450V 以上の耐圧があることも判明した。



図Ⅲ-2.1.10-3-7 TSV のライナー酸化膜の成膜条件と破壊電圧(測定温度:常温)

この成膜条件で作製した TEG 中に形成した TSV 単体チップを用いて評価した。温度サイクル試験同様に 64 ピンパッケージに組み立てて、単一 TSV に電圧を印加し、漏れ電流を測定する(図Ⅲ-2.1.10-3-8)。漏れ電流値が 1 µA を超えた電圧値を絶縁破壊電圧と定義した。また加速するために測定環境温度を 150℃とした。



図Ⅲ-2.1.10-3-8 破壊電圧の測定箇所

測定結果を図Ⅲ-2.1.10-3-9 に示す。常温での破壊電圧は 350 V、150℃では 65 V である事が判明した。平行平板キャパシタの場合と比較して破壊電圧が 150V と低い理由は、TSV 内の CVD による Si0₂膜 厚ばらつきがあり、500nm より薄い部分が存在するためである。



図Ⅲ-2.1.10-3-9 (a)常温、(b)高温時の絶縁破壊電圧

連続的に 150℃下で動作する事をプロセスのばらつきも含めて考慮すると、許容最大電圧としては 50V 以下で使用する事が望まれる。

同様にして ATI 構造での TZDB 特性の測定結果を図Ⅲ-2.1.10-3-10 に示す。パルス的なノイズが見ら れるものの 1000V 以上の耐圧があることが確認できた。漏れ電流 1µA 以下を合格とするとばらつきを 考慮しても 650V の耐圧が有ると推測される。本結果より 高耐圧用途の製品群に置いて、TSV 形成が 必要なデバイスでも ATI 構造の適用が有効であることが検証できた。



図Ⅲ-2.1.10-3-10 ATI 構造における TZDB 特性

- 2.1.11 三次元実装評価技術の開発(①-8)-標準化活動-
- (主担当:株式会社デンソー、ラピスセミコンダクタ株式会社、 国立研究開発法人産業技術総合研究所)

本プロジェクトに置いては、プロセス面からは SEMI 3DS-IC 委員会(現 3DP&I 委員会)の中で、電気特性面からは JEITA の半導体実装・製品技術専門委員会の集積回路製品技術小委員会 3D 半導体 Sub-Committee (SC)(現 3D 半導体/モジュール SC)の中で活動している。

SEMI

ワールドワイドな TSV を用いた三次元実装化の動向に基づき、北米・台湾・日本を3軸として標準 化活動が行われてきた。本プロジェクトにおいても、その開発研究の中での知見を標準規格とすべく 委員会内において産総研が主査を務めながら中心的な推進役を果たしてきた。その中で以下の3項目 が成果となった。

(1) G96-1014 「薄チップの抗折強度測定方法」 2014年4月制定

- (2) G97-0116 「薄チップハンドリング用粘着トレイ規格」 2016年1月制定
- (3) Doc. 5836 「薄チップ粘着トレイ用接着強度の測定法」2018年3月原案英文化が完了し、
   2018年中に Ballot に提出して、承認を受ける予定

これらは本プロジェクトの中で 20µm という薄チップをハンドリングするというテーマから派生した。 SEMI 3DS-IC 委員会は Fanout Wafer Level Package (FO-WLP)の拡大に伴い、新たに 3D Packaging & Integration (3DP&I)委員会に名称を変更し、引き続き産総研が主査の一役を担いながら標準化活動 を継続していく。

# JEITA

前プロジェクトであったドリームチッププロジェクトの成果を具現化するために IEC への提案を本プロジェクトの中で推進してきた。その結果として、IEC 63011-3 「TSV の電気特性モデルと測定方法」を 2017 年 5 月 委員会原案承認、2018 年 5 月 委員会投票予定で、2019 年 7 月に国際規格化予定である。

JEITA 3D 半導体 SC から 3D 半導体/モジュール SC に名称変更し、現在は JTAG を用いたアナログ BIST を外からプローブの当たれない接続部分の良否判定に導入する手法の規格化を主たるテーマにし ながら、継続して活動を進めている。本方法は多数の TSV を有する IC の積層接続部の接続性検証のた めに大変重要な技術となる。 2.1.12 センシングデバイス、三次元積層技術に関する動向調査(①-9)

(主担当:株式会社デンソー、ラピスセミコンダクタ株式会社) 国立研究開発法人産業技術総合研究所)

2.1.12.1 市場動向(センシングデバイス)

民間調査会社の活用、および各種展示会、企業・研究機関への訪問などを通じてセンシングデバイスの技術・市場動向の調査を継続して進めた。

2020 年以降の車載センシングシステムの市場予測は、調査会社によりバラツキはあるものの、自動 運転技術の進展に伴い、カメラ、ミリ波レーダ、レーザレーダなどを合わせて 2020 年ごろに概ね 1 兆 円規模の大きな市場になると予想されている。現在はカメラ、ミリ波レーダ、超音波センサが大半を 占めるものの、前述のように本格的な自動運転の実現に向けてレーザレーダへの期待が大きいことは 動向調査の結果でも裏付けされ、2020 年以降センシングシステムにおけるレーザレーダの割合は急速 に拡大するものと予想されている。

レーザレーダは検出方式によって ①ダイレクト ToF 式 (Time of Flight) ②位相差 ToF 式 に 大きく分類される。

① ダイレクト ToF 方式

レーザ光を発射し、検知対象に反射した光を受光するまでの時間から距離を算出する方式。 車載用として量産されるものは衝突防止用途に前方近距離の車両を検知するものが主で、画 素数も数画素と少ない。この数年、部品メーカー、ベンチャー、研究機関などで、検知対象 範囲を径を絞ったビーム光でスキャンして遠方まで検知するレーザレーダの開発が活発に なっている。本プロジェクトではこの方式の性能向上に取り組んだ。

② 位相差 ToF 方式

複数に変調をかけたレーザ光を照射し、その反射光との位相差から距離を求める方式。 イメージャ技術の応用で高画素センサを実現できるが、レーザ光を広範囲に拡げて照射する ため、遠距離の検知には向かない。車載用としては車室内のジェスチャ認識用途に一部採用 されるのみで、車両周辺を監視するセンサへの適用は、まだ開発段階である。

今後は自動運転の実現に向けて、車両周辺の障害物を近距離から遠距離まで高画素で検出するレー ザレーダが求められ、ダイレクト ToF 方式と位相差 ToF 方式の使い分けで自動運転レベル 3 の普及と ともに市場は大きく拡大するものと予想される。またこの技術は走行ロボット、ドローンなどの自律 移動体分野にも適用され、市場はさらに大幅に拡大していく。

センシングデバイスはダイレクト ToF 方式の場合、現状では PD もしくは APD が採用されているが、 高画素化とレーザレーダ体格が比例関係にあり、小型化が必須要件である車載用途でのネックとなっ ている。本プロジェクトで開発した SPAD は、前述のように高感度であること、CMOS プロセスを用いて 高画素化が容易であること、デジタル出力で後段回路との親和性が高いことなどから、近年注目が高 まっており、半導体メーカー、研究機関での取り組みが始まっている。既に製品化されている例とし ては、数画素センサがスマートフォンに搭載されている他、軍事用で高出力レーザと組み合わせて 1 km 以上遠方を検知するもの、および医療用途などがあるが、まだ適用分野が限られており車載用途で の量産例はない。

本プロジェクトでは、いち早く SPAD に着目し性能向上に取り組んだことにより、高性能・小型・高

信頼性・低コストの車載レーザレーダの実現めどが立ち、今後量産開発を進めることにより、上述の 市場拡大に大きく貢献するものと期待される。

2.1.12.2 市場動向(三次元積層技術)

三次元積層技術の市場動向調査において半導体パッケージの切り口で調査を実施した。一般に半導体パッケージトレンドは高機能化、小型化の流れで開発され、昨今ではウェハレベルの配線加工を施したウェハレベル CSP (WL-CSP)の技術応用で TSV を施した 3D パッケージが最先端パッケージとして 量産化されている。(図III-2.1.12-1)これら三次元積層技術の市場は年々増加傾向であり、数量増加 率は年 87%、市場金額増加率 46%となっている。(図III-2.1.12-2、図III-2.1.12-3) その中でも数量増 となっているのは小型センサ(照度センサや指紋認証センサ)でスマートフォンを主としたモバイル 機器への採用が進むと考えられる。

高付加価値のメモリ用途や SoC 用途は小型センサほどではないが着実に今後拡大していく市場である。本プロジェクトも高付加価値商品に含まれ、今後の拡大が期待される。商品単価が高く、商品寿命が長い用途で使われるのでさらなる高信頼性化が要求され、より多くの商品展開にはコストダウンが必須となると思われる。



図Ⅲ-2.1.12-1 最先端パッケージ技術



図Ⅲ-2.1.12-2 三次元積層技術市場・数量変動



図Ⅲ-2.1.12-3 三次元積層技術市場・市場金額変動

# 2.1.12.3 TSV プロセス技術動向

TSV プロセスにて製品化されている代表例が Sony の CMOS センサ及び Samsung、SKHynix、Micron 等の DRAM メーカーが提供する Hiperformance Memory Cube (HMC) や High Band Memory (HBM) である。 各社の調査結果を図III-2.1.12-4 に示す。比較のために両端に本スマートデバイス PJ の構造と同じ国 プロで既に完了したドリームチップ PJ の構造を掲載した。



図Ⅲ-2.1.12-4 本プロジェクトの構造と量産中の製品との構造比較

Sony については W2W を中心としたプロセスで、積層した 2 枚のウェハをビアラストにて配線接合を 実施している。TSV 径としては 3 µm と小さいがウェハ厚みとしても 10 µm と薄く、TSV 密度としては DRAM よりは高いが、本プロジェクトに比較すると 1/4 程度の密度しかない。一方 DRAM 関係については、 ビア径は本プロジェクトに近いがウェハ厚が 40 µm と厚い分アスペクト比が高い。TSV 形成はビアミド ルであり、デバイスメーカーにしか TSV を形成できない構造となっておりアプリケーション拡大に制 約が発生する。また、本プロジェクトでは、チップ全面に TSV が形成されているのに比較して、TSV 密 度も低く、ある領域も限定されている。

次に、他の研究機関との比較を実施した。世界的にはアメリカの IBM、ベルギーの IMEC、フランス の Leti、シンガポールの IME 等が TSV プロセスの開発をリードしている。そことの比較表を図III-2.1.12-5 に示す。IMEC、A\*STAR (IME) は共にビアミドルである。TSV 径のサイズ的には A\*STAR が 3 µm と小径でかつ TSV 密度も高いが、あくまでもプロセス評価用のサンプルであり、半製品でしかない。 また Leti は W2W に焦点を絞って開発しており、TSV 密度は高いがアプリケーションが限定される。そ の観点からも本プロジェクトの目標値は、実用化という観点からは意義のある構造と考えられる。

|          | 本プロジェクト                                                    | IBM                       | A*STAR                                                                      | IMEC                       | Leti                                |
|----------|------------------------------------------------------------|---------------------------|-----------------------------------------------------------------------------|----------------------------|-------------------------------------|
|          | TSV後<br>再配線加工したサンブル<br>↓ 20<br>↓ µm<br>Bump - →<br>積層済サンプル |                           | eninger die internet<br>kolf voor eninger<br>kolf voor eninger<br>Daten web |                            | 请                                   |
| 方式       | Via Last                                                   | -                         | Via Middle                                                                  | Via Middle                 | W2W                                 |
| TSV径     | 6 μm<br>(2x11=22mm²)                                       | 10∼15 µm?<br>(6x12=72mm²) | 3 μm<br>(8x8=64mm²)                                                         | 5 µm<br>(15.2x15.2=231mm²) |                                     |
| TSV数     | 909個/mm <sup>2</sup>                                       | 25個/mm <sup>2</sup>       | 27,777個/mm <sup>2</sup>                                                     |                            | 10 <sup>4-5</sup> 個/mm <sup>2</sup> |
| ピッチ      | 20 µm                                                      | 184 µm                    | 6 µm                                                                        | 20 µm                      | 3~8 µm                              |
| Si厚      | 20 µm                                                      | 50 µm                     | 20 µm                                                                       | 50 µm                      |                                     |
| バンプ<br>径 | 7 µm                                                       | 20 µm                     | 3 µm                                                                        | 10 µm                      |                                     |

図Ⅲ-2.1.12-5 他の研究機関との構造比較

## 2.1.13 測距センサモジュールの開発(①-助成)

(担当:株式会社デンソー)

測距センサの原理は、レーザダイオード(LD)から出射されたパルス光が物体に当たって戻ってき た光をフォトダイオードで受光し、出射から受光までの時間を計測する。本開発では、委託事業で開 発した高画素・超高感度の受光 IC を用いて、レーザダイオードの高出力発光制御、MEMS スキャナの 高精度駆動制御、これらを高精度に同期制御する回路を組み合わせた測距センサモジュールを開発し た。その結果、高性能レーザレーダの性能、体格に関する具体的な目標値に対して、目標値を上回る 成果を上げた。測距モジュールでの性能評価および構築したシミュレーション技術により、現在自動 車メーカー他が実施する公道実証試験において採用されているレーザレーダと同等以上の性能を小 型・低コストで実現することが可能となった。実際の量産設計においては、自動車メーカーの多種多 様なニーズに応じて、その要求にあったレーザレーダを設計することになる。車両前方を遠方まで、 車両側方・後方を広範囲に、などカメラ、ミリ波レーダとの組み合わせで、レーザレーダに求められ る仕様が異なるが、本プロジェクトで取得したデータおよびシミュレーション技術によって、要求に 合致する製品の設計・提案が可能となった。

# 2.2 研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

2.2.1 障害物検・危険認識アプリケーションプロセッサの開発

(担当:ルネサスエレクトロニクス株式会社)

図Ⅲ.2.2.1-1 に「障害物検知・危険認識アプリケーションプロセッサの開発」の各研究開発項目 の関係を示す。「障害物検知・危険認識アプリケーションプロセッサの開発」は将来の各種センサを 装着した自動車システムを想定し、本事業で開発するハードウェア技術/開発ツール技術に基づき、 本事業で開発するアルゴリズム技術/ソフトウェア技術を実装検討する。本事業では、電装品サプラ イヤと半導体デバイスメーカーが共同提案者として異業種の垂直連携体制を構築する。これにより、 デバイス、アルゴリズム、システム利用方法のそれぞれの要求仕様や特性、さらには性能限界などを 共有することが可能となり、世界トップの画像意味理解プロセッサプラットフォームならびにアプリ ケーションソフトウェアの開発が可能となる。自動車システムは「画像意味理解リファレンスデータ 取得システムの設計(2-1-4)」で実施し、ハードウェア技術やソフトウェア技術の実証のためのリ ファレンスデータ取得システムを開発し、精度改善策をまとめる。ハードウェア技術/開発ツール技 術は「画像意味理解プロセッサプラットフォーム技術の開発(②-1)」で実施し、ハードウェア技術で ある「画像意味理解プロセッサ技術(2)-1-1)」で電力性能比に優れたプロセッサ技術を開発し、開発 ツール技術である「画像意味理解プロセッサに向けたソフトウェア開発環境技術(2)-1-2)」でプロ セッサを効率良く動かすための AC-FW 対応ランタイムマネージャ技術と OpenVX を含む API ライブラ リ技術を開発する。そして、アルゴリズム技術/ソフトウェア技術は「周辺監視用画像意味理解アプ リケーションソフトウェアの開発(2)-2)」と「前方監視用画像意味理解アプリケーションの実時間動 作実証(2)-1-3)」で実施し、前者では周辺監視用のソフトウェア技術の開発とアプリケーション性能 評価を行い、後者では前方監視用の処理を想定してアプリケーション性能評価を行い、開発技術の有 効性を実証する。



図Ⅲ.2.2.1-1 障害物検知・危険認識アプリケーションプロセッサの開発の各研究開発項目の関係

プロセッサによる処理は「命令を届ける」、「データを届ける」そして「データを演算する」の3 つの作業に大きく分けられる。各作業に向けた回路を、画像意味理解処理が有する特徴にそれぞれ特 化し設計を行うことによって、専用設計に匹敵する優れた電力性能比とメモリスループットが得られ ると考える。

まず、電力性能比(1000GOPS/W以上)と96 GByte/sのメモリスループットを目標にして、「用意周 到型アーキテクチャ」のプロセッサの命令セットアーキテクチャを設計した。

次に、プロセッサの詳細設計を実施した。開発した命令セットアーキテクチャの具現化を進め、 「命令を届ける」、「データを届ける」「データを演算する」の各種機能を実現する RTL (Register Transfer Level)設計を行った。RTL 記述に対しては、検証項目を抽出するとともに、各項目に対し て、動作確認用入力データ(検証パタン)を作成し、妥当性の検証を行った。

そして、画像意味理解プロセッサ技術の評価用チップとして、開発 TAT(Turn Around Time)が短 くアーキテクチャ実証に適した FPGA(Field Programmable Gate Array)を選定し、実装を進めた。

さらに、画像意味理解プロセッサ技術を実装した FPGA を含む評価システムを用いて、前方監視用 と周辺監視用の画像意味理解アプリケーションソフトウェアの性能評価を実施した。

本開発で目標としている 1000GOPS/W 以上の電力性能比に対しては、その到達度を評価すべく、電力見積りを実施した。その結果、1900GOPS/W の見積値であり、目標性能を達成した。メモリスルー プットの見積値も 96GByte/s 以上であり、目標性能を達成した。

図Ⅲ.2.2.1-2 に電力性能比のベンチマーク結果を示す。本事業により得られた電力性能比は高い 電力性能比を誇る競合他社製品に対して、同一プロセス換算で 3.8 倍を達成し、他社を凌駕する製品 競争力を獲得した。早期の実用化、事業化が望まれる。



図Ⅲ.2.2.1-2 電力性能比のベンチマーク結果

2.2.1.2 画像意味理解プロセッサ用ソフトウェア開発環境の開発

1) 画像意味理解プロセッサ向けプログラミングフレームワーク AC-FW の開発

用意周到型アーキテクチャに基づくメニーコアのピーク性能を、メニーコア利用熟練者でない画像 意味理解処理アルゴリズム開発者であっても、容易に引き出せるプログラミングフレームワーク(AC-FW: Automated Chaining Framework)について、フレームワークを構成するツール群として、アセン ブラ、逆アセンブラ、リンカ、シミュレータの開発を実施した。そして、画像意味理解プロセッサに 向けた AC-FW 対応ランタイムマネージャの開発を完了した。

また、標準化団体 Khronos にて進められている CV (Computer Vision)の業界標準開発環境 OpenVX 策定活動へ参画し、当社が提案した本開発フレームワークの一部仕様の OpenVX 正式版仕様への採用 を働きかけ、OpenVX 1.0 仕様に採用された。

本規格では、従来に対して、APIの階層を引き上げてハードウェア依存を無くすとともに、競合他 社規格の標準化の動きに対抗し、当社製品の性能を引き出す有利な仕様の採択を実現した。

図Ⅲ.2.2.1-3と図Ⅲ.2.2.1-4に OpenVX の API の階層と標準化に向けた取り組みをそれぞれ示す。



図Ⅲ.2.2.1-3 OpenVXのAPIの階層

#### ◆標準化に向けた取り組み 平成25年度9月24日 OpenVX 1.0 Tiling Extensionリリース、平成26年度1月 改版 Khronos web(https://www.khronos.org/registry/vx/)掲載 ADAS分野のイニシアチブをとるために、画像 ~キなスケジュール~ 認識SW標準の仕様策定に積極的に参加 OpenVX WG活動開始 2012.Jan RELも当初より参画 ● 業界標準化団体The Khronos GroupのOpenⅤX 2012 Mar REL仕様を提案開始 API規格 2013.Sep REL提案仕様が可決 ● NVIDIA、Intel、Qualcomm、Samsung、TIなど主要 OpenVX 1.0 Tiling Extension 半導体企業がメンバ 2013.Sep 定版仕様公開 ■ RELに有利な仕様を提案し、導入可決された OpenVX 1.0正式版 2014.0ct 仕様公開 ● ユーザが独自処理を追加できる枠組み OpenVX 1.0 Tiling Extension 暫定版仕様updated 2015.Jan - "User Kernel" ローカルメモリを持つプロセッサに有利な枠組み 2015.Jun OpenVX 1.0.1公開 - "User Kernel Tiling Extension"

図III.2.2.1-4 OpenVXの標準化に向けた取り組み

Khronos にて進められている OpenVX 策定活動で基本処理関数として定義されつつあった API (Application Program Interface)の正式版リリースに備えて CV 関連関数ライブラリの開発を開 始し、Khronos から 2014 年 10 月にリリースされた OpenVX 正式版仕様に従い、基本処理関数として 定義された API ライブラリの開発を完了した。

2.2.1.3 前方監視用画像意味理解アプリケーションソフトウェアの実時間動作実証

本研究開発項目 2.2.1.3 と次の 2.2.1.4 は、上述の画像意味理解プロセッサプラットフォーム技術 の有効性評価のための活動である。前者では、前方監視用アプリケーションソフトウェアによるプロ セッサプラットフォーム技術の有効性を評価し、後者では、自動車システムにおける有効性評価用リ ファレンスデータの取得準備を実施した。

前者は、以下のステップで画像意味理解プロセッサプラットフォーム技術の有効性評価を進めた。 まず、前方監視用画像意味理解アプリケーションを用意周到型アーキテクチャで実現するための演 算量の見積もりとメモリアクセスパタンの分析を行った。同分析に基づき用意周到型アーキテクチャ に求められる演算性能および転送性能の要件抽出を行い、本要件を満たすための演算アレイ回路とメ モリアクセス制御機構の実現案を作成した。

次に、検討した前方監視用画像意味理解アプリケーションの演算処理およびメモリアクセスパタン を解析した。解析結果に基づき、画像意味理解プロセッサのHW設計とFPGA実装を実施した。また、 上記前方監視用画像意味理解アプリケーションで必要となるAPIを定義し、画像意味理解拡張APIラ イブラリとして開発した。

そして、画像意味理解プロセッサにおける前方監視用画像意味理解アプリケーションの性能評価を 進め、目標であるシステム要求性能(実時間)動作を検証した。

開発した画像意味理解プロセッサプラットフォーム技術は、実アプリケーションで高い性能を実現 した。

図Ⅲ.2.2.1-5 に画像意味理解プロセッサ技術を実装した FPGA 搭載ボードを用いた評価環境を示す。



図Ⅲ.2.2.1-5 画像意味理解プロセッサ技術を実装した FPGA 搭載ボードを用いた評価環境

2.2.1.4 画像意味理解リファレンスデータ取得システムの設計

本研究開発項目 2.2.1.4 では、先に述べた、後者の、自動車システムにおける有効性評価用リファレンスデータの取得準備を実施した。

まず、画像意味理解リファレンスデータ取得システムを設計した。本システムは、実車に前方監視 カメラや周辺監視カメラおよびレーザーレーダーセンサなどを実装した評価データ収集車両であり、 サンプルデータ収集を可能とする。このテストベッドの開発によりデータ収集が有効に行われること を確認した。

次に、画像意味理解リファレンスデータ取得システムのテストベッド高精度化への改善策検討を 行った。先に作成したテストベッドをもとに機器特性を取得し、改善策について検討し、精度を高め る方法についてまとめた。

そして、この改善案によってデータ収集の際に精度が改善されることを確認した。

本開発により、アプリケーションソフトウェア動作の有効性を評価する走行映像の実データ(リ ファレンスデータ)の取得手法を確立できた。

図Ⅲ.2.2.1-6 に画像意味理解リファレンスデータ取得システムを示す。(a)はデータ収集車両を、(b)は実際のシステム調整作業の様子を、それぞれ示す。





(a) データ収集車両
 (b) 実際のシステム調整作業の様子
 図Ⅲ. 2. 2. 1-6 画像意味理解リファレンスデータ取得システム

#### 2.2.2 車両周辺監視用画像意味理解アプリケーションソフトウェア技術の開発

(担当:クラリオン株式会社)

#### 2.2.2.1 事業概要

複数のカメラで得られる全方向映像を監視し、直進ならびに右左折等の走行中や停車中において、 自車周辺の歩行者・自転車や車両などの障害物を検知するとともに、自車の移動と障害物の移動を加 味して衝突危険性を判定する画像意味理解アプリケーションソフトを開発する。

2.2.2.2 事業目標

2.2.2.2.1 研究開発内容

交差点右左折などでの安全運転を支援するため、車両周囲の広い範囲で、歩行者等の移動物体を 検知し、その危険度を判断するアプリケーションソフトウェア技術を開発する。

#### 2.2.2.2.2 解決手段

複数の広角カメラを車両に搭載し、車両全周囲の画像を取得する。取得した画像からリアルタイムに歩行者等を検出し、更にその位置や移動方向に関する情報を含む空間マップを作成して衝突の危険性を判定することを特徴とする画像意味理解を実現する。

## 2.2.2.2.3 達成目標

時速 20km 以下の速度で直進または旋回している車両で、正面から左右各 180 度の範囲の、移動 中および停止中の歩行者等を検知し、その動きを予測し、その衝突危険度を判定することを目標とす る。

#### 2.2.2.2.4 目標の妥当性

交差点を右左折しようとする車両は時速約 20km 以下で、直進または毎秒数十度程度の旋回運動を 行っていると考えられるため、この車両状態で歩行者等の障害物を検出する性能が必要となる。

図Ⅲ.2.2.2-1 (a)~(c)に交差点付近での車両と歩行者の位置関係を示す。

図Ⅲ.2.2.2-1 (a)から、車両が右左折する際に横断中の歩行者が車両正面から左右 90 度以上の範囲に存在することが想定される。さらに図1(b)(c)のような歩道のない道路での右左折では正面から 180 度近くの方向に存在する歩行者を巻き込み事故から保護する必要がある。

すなわち、交差点付近での事故防止を目的とする周辺監視画像認識システムにおいて、横断中の 歩行者や巻き込みの可能性がある歩行者・自転車等を検出するためには、左右 180 度の検知範囲を 実現することが必要である。

さらには、歩行者・自転車等の位置のみでなく移動方向を検出し、自車の移動速度・方向と合わ せて衝突の危険性を判定する必要がある。

これらの検出結果を運転者に報知することができれば、ブレーキや操舵により事故を防止することができると考えられる。

また、上記自車周辺の歩行者等の障害物の検知は、交差点のみならず同様な道路への進入状況(例 えば、車庫からの出庫時)などにも活用出来ると考える。 図III.2.2.2-2 (a)~(b)に活用のシーンイメージを示す。



(a)(b)(c)図Ⅲ. 2. 2. 2-1 交差点付近の車両と歩行者の位置関係



(a)

(b)

# 図Ⅲ.2.2.2-2 周辺監視の活用のシーンイメージ

2.2.2.3 研究開発目標

本プロジェクトにおける事業目標を達成・実現するために、5つの機能のアプリケーションソフト ウェアの開発と机上用検証ツールである認識シミュレータの開発を行う。

- 5つの機能について、概略を以下に示す。
- (1)移動体検知:主に歩行者を検知するロジック

移動体検知は2つのロジックで構成される。1つは、カメラ映像より動きの特徴量を抽出して 背景ノイズ成分を差分化(ノイズキャンセル)して残った動きベクトルから移動体を選別して追跡 (トラッキング)するロジックと、もう一方カメラ映像より形状の相似性から歩行者認識を行い選 択するものである。

2つのロジック結果を統合して最終的に移動体検知として判断処理される。

検知距離性能として、目標値は16mを設定。

(2) 路面認識:路面と路面上にある物体の識別を図るロジック

撮像面の投影画像であるカメラ映像を一旦俯瞰映像に変換して、連続して取得されるその俯瞰 映像から一致領域/不一致領域を抽出し路面領域を生成する。

検知領域性能として、目標値は10m×12mを設定。

- (3) 側方接近車検知:主に、車両を検知するロジック
  - カメラ映像は、そのレンズ歪特性によりレンズ周辺部が湾曲するため、遠方の車両の検知性能 を向上させるためにレンズ歪補正を行ったカメラ映像を元に、形状判定等を行い車両を検知する。 検知距離性能として、目標値は 20m を設定。
- (4) 静止立体物検知:路面上にある静止物の検知用ロジック

検知距離性能として、目標値は 20m を設定。

- (5) 空間マップ:上記検知結果をマッピングおよび衝突予測判断 時系列に得られる、移動体、路面、接近車両、静止立体物の検知情報を統合化し、その結果より、 自車の周囲状況を把握して衝突予測および危険度の判定を行う。 検知領域性能として、目標値は 20m×20m を設定。
- 2.2.2.4 研究開発成果

本プロジェクトで開発したアプリケーションロジックについて性能評価を行った結果を表III.2.2.2-1に示す。

| 開発項目    | 開発内容     | メジャー | 目標値                       | 成果                        | 達成度 |
|---------|----------|------|---------------------------|---------------------------|-----|
| アプリロジック | 移動体検知    | 検知距離 | 16m                       | 16m                       | 0   |
|         | 路面認識     | 検知領域 | $10 	imes 12 \mathrm{m}$  | $10 	imes 12 \mathrm{m}$  | 0   |
|         | 側方接近車検知  | 検知距離 | 20m                       | 20m                       | 0   |
|         | 静止立体物検知  | 検知距離 | 20m                       | 20m                       | 0   |
|         | 空間マップ生成  | 検知領域 | $20 \times 20 \mathrm{m}$ | $20 \times 20 \mathrm{m}$ | 0   |
| シミュレータ  | アプリロジックの |      | —                         | —                         | 0   |
|         | 机上検証ツール  |      |                           |                           |     |

表Ⅲ.2.2.2-1 性能評価結果

カメラ映像から、特徴量を抽出しその特徴量を時系列にトラッキングを展開。障害物判定を 行った後位置推定をして静止立体物を同定する。

なお、アプリ開発および評価検証においては、図Ⅲ.2.2.2-3に示す環境で推進した。



# 図Ⅲ.2.2.2-3 アプリ開発評価検証環境

評価検証構成は、以下の通り。

2.2.2.5 事業化に向けての達成度の見通し

事業化に向けての見通しとしては、以下2項目の目標性能達成が必要とされる。

2.2.2.5.1 検知距離および領域:

本項目は、各アプリケーションソフトの検証結果より各々目標性能を達成したため、見通しとし て問題ないことを確認した。

2.2.2.5.2 処理時間:

ルネサスエレクトロニクス開発中の意味理解プロセッサ技術により、現行ルネサスエレクトロニ クス製 SoC の処理性能に比べて3倍以上を達成することが報告済み。

その報告より、処理時間については各アプリケーションを実機検証で実施(図Ⅲ.2.2.2-3 を参照)。 評価結果より、アプリケーション毎で処理時間は異なるが概ね 150msec 程度と計測された。なお、 ルネサスエレクトロニクスが開発されるアプリケーションプロセッサ技術が関係する画像認識エンジ ンの負荷率は約30~90%程度であった。

従って、ほぼアプリケーションソフト処理時間は目標値である 50msec を達成することが判明した ため、見通しとして問題ないことが確認された。

# 2.3 研究開発項目③ プローブデータ処理プロセッサの開発

(担当:富士通株式会社)

2017年3月末時点におけるプローブデータ処理プロセッサ開発に係わる研究成果を以下に示す。全ての開発項目について目標を達成した。

2.3.1 三次元プロセッサ向け大電流供給技術、高速伝送技術、バックサイド製造技術の研究開発

本研究項目では、プローブデータ処理プロセッサ開発の要素技術となる三次元積層プロセッサ向けの、TSV 経由で高速な伝送を行う Signal Integrity(SI)技術開発と、大電流を供給するための Power Integrity(PI)技術開発を行う。

2.3.1.1 三次元対応 SI/PI 設計技術の開発

[三次元積層プロセッサチップ向けシステムボード SI/PI 設計]

本テーマでは、パッケージ基板とシステムボードでの高速信号伝送と大電流供給に対する SI/PI 設計技術を開発した。

TSV 経由 25.8Gbps の SI 解析、実測による伝送検証において、マルチレーンでの良好な伝送品質を確認し(図Ⅲ.2.3.1.1-1)、TSV 経由の伝送波形では、TSV 径の違いによる 32Gbps 伝送波形と Group Delay への影響を確認した(図Ⅲ.2.3.1.1-2)。また、TSV 経由高速伝送解析の基礎データとなる TSV の S パラ メータ・モデル化技術を確立した(図Ⅲ.2.3.1.1-3)。

ハイブリッドパッケージ基板を使用した垂直給電構造により、プロセッサチップ実装面への均一電 位給電と 300W クラスのプロセッサ向け従来型パッケージ基板のケースと同等となる 1mΩ以下の低イン ピーダンス電源供給網インピーダンス設計を確認した(図Ⅲ.2.3.1.1-4)。



図Ⅲ.2.3.1.1-1 TSV 経由 25.8Gbps 伝送検証



図III. 2. 3. 1. 1-2 TSV 経由 32Gbps 伝送波形と Group Delay 影響



図III.2.3.1.1-3 TSV S パラメータ・モデル化



図Ⅲ.2.3.1.1-4 垂直給電構造と低インピーダンス電源供給網設計

| 開発項目         | 目標値              | 成果                                  |
|--------------|------------------|-------------------------------------|
| 三次元積層プロ      | TSV モデル化技術の確立    | 実測による TSV S パラメータを取得し、それをベー         |
| セッサ向けシステ     |                  | スに TSV のモデル化技術(~40GHz)を確立した。        |
| ムボード SI/PI 設 | TSV 経由マルチレーン     | 実チッププロセッサと TSV 付きシリコンインター           |
| 計技術          | 25.8Gbps 伝送 BER< | ポーザ積層による TSV 経由マルチレーン 25.8Gbps 伝    |
|              | 10^-12 の達成       | 送検証により、BER<10 <sup>-12</sup> を確認した。 |
|              |                  | TSV 経由 32Gbps 伝送波形取得により、32Gbps 伝送に  |
|              |                  | おける TSV 影響を確認した。                    |
|              | 300W クラスの PI 設計技 | ハイブリットパッケージ基板を使用した垂直給電構造            |
|              | 術の確立             | でプロセッサチップ実装面へ均一電位給電と 1mΩ以下          |
|              |                  | の低インピーダンス電源供給網設計を確認した。              |

表Ⅲ.2.3.1.1-1 開発成果と達成度

表Ⅲ.2.3.1.1-1の開発成果を統合することで、三次元積層プロセッサ向けパッケージ-システムボードの SI/PI 設計を可能とする見通しを得た。

2.3.1.2 バックサイド設計技術の開発

本テーマでは、大電流供給と高速伝送を実現する TSV およびバックサイド(裏面)設計技術を開発 した。

裏面再配線構造ならびにデザインルールを検討し、バンプあたり許容電流 100mA に適した TSV 束 ね構造を策定し、チップ内のビア構造を含む高精度な電源電流分布シミュレーションで各部位が許容 値内であることを確認した。図Ⅲ.2.3.1.2-1 はその解析モデルと結果の一例である。また、既存の マクロを活用する設計手法に対応すべく、マクロ周辺に TSV を配置する場合の、電源電流を面内方向 に低インピーダンスで通電可能な厚膜 Si インターポーザの設計仕様を確定した。

バックサイド設計仕様をベースに、試作プロセッサ製造に合わせたプロセス設計とフィードバッ クしながら構造確定し試作を完了させた。試作プロセッサのチップサイズは TEG チップに比べて 1.6 倍の大面積となるため、ボトムチップの反りと積層構造安定性の課題解決はさらに重要となるが、 パッシベーション材料の検討も行い策定し信頼性も含めて最適化構造を確認できた。試作プロセッサ の製造後の設計確認では策定したデザインルールが妥当であることを示した。

バックサイド端子の共通デザインルールの策定では、バックサイド設計技術の検証は Cu 再配線 (RDL)形成、パッシベーション形成、アンダーバンプメタル(UBM)形成など、プロセスデザインルール を策定も同時に行った。さらに、量産に向けた製造容易性評価として、試作サイトのプロセス実力評 価を通じて明らかとしてきたプロセスデザインルールをもとに、バックサイド構造設計にフィード バックしプロセスフローを確定した。図III.2.3.1.2-2 に確定したマイクロバンプと RDL パッドの断 面測長結果を示す。

試作プロセッサはチップ面積が 693mm<sup>2</sup>と TEG の 441mm<sup>2</sup>に対して、約 1.6 倍の面積である。試作プロセッサは大面積となるため、ボトムチップの反りと積層構造安定性は重要な課題である。図 Ⅲ.2.3.1.2-3 に、大面積チップ積層に対応した低反り構造における、ボトムチップ構造の反り量の
解析結果を示す。薄化プロセッサの裏面設計では、有機系裏面材料を用いた RDL プロセスを開発し、 デバイス面と拮抗した膜応力を生じさせることに成功した。詳細は以下に述べるが、従来の構造と比 較して反りを 1/6 程度に低減できる、有機系エポキシ裏面材料を用いた RDL プロセスを開発し、薄化 デバイスの 3 次元積層構造形成を容易にした。

試作プロセッサでは、デバイス側に低応力の無機系テトラエトキシシラン(TEOS)-SiO<sub>2</sub>を使用し、 裏面 RDL 側に膜応力の小さな低温硬化型ポリベンゾオキサゾール(PBO)を採用した場合でもチップの 反りを従来構造の約 1/2 に大きく低減した薄化デバイスを実現した。これらのパッシベーション構造 と共に試作プロセッサの TSV-バックサイド構造を TEG 構造からマイナーチェンジし採用している。 マイクロバンプの熱的な安定性を最終的に検証し、試作プロセッサ構造として4種類の構造を提案し プロセッサ試作を完了した。マイクロバンプ構造は大電流対応とするために Cu-Sn IMC

(Intermetallic Compounds)構造を基本採用するが、Ni バリアを用いた SnAg/Ni/Cu ピラー構造も 検討し、両バンプ構造での信頼性確認を試作プロセッサに用いて評価し最終構造を確定した。図 Ⅲ.2.3.1.2-4 に量産時の製造性を考慮し低反りと大電流にも対応した構造設計の結果を示す。

表Ⅲ.2.3.1.2-1 に開発成果と達成度を示す。







図III. 2. 3. 1. 2-2 マイクロバンプと RDL パッドの断面測長結果



図Ⅲ.2.3.1.2-3 ボトムチップ構造の反り量の解析



図Ⅲ.2.3.1.2-4 低反りと大電流に対応した構造設計の結果

| 開発項目        | 目標値                          | 成果                                    |
|-------------|------------------------------|---------------------------------------|
| バンプ当り 100mA | TSV 束ね構造における構                | ・TSV に接続するチップ内配線の構造を策定し、シ             |
| に適した TSV 構造 | 造を策定し、上チップ                   | ミュレーションからバンプ当たり 100mA 通電時で            |
|             | 配線を含む電源経路に                   | も、チップ内配線の全ビアがチップ製造メーカーの               |
|             | おける電流値の確認。                   | 許容値内であることを確認した。                       |
| 大電流供給と高速    | 量産時の製造性を考慮                   | ・試作サイトのプロセスデザインルールを鑑み、裏               |
| 伝送を実現する裏    | した裏面再配線仕様の                   | 面の電極サイズ、ピッチ、ピラー端子径、層構成な               |
| 面再配線        | 策定。                          | どのデザインを策定した。                          |
| 上チップ電源供給    | 厚膜多層構造を中心と                   | ・厚膜 Si インターポーザとして、銅配線層の厚さ             |
| 用の Si インター  | する Si インターポーザ                | 10µm、両面各2層の設計仕様を確定し、試作の結              |
| ポーザ         | 設計仕様の確定。                     | 果、配線形成が可能であることを実証した。                  |
| バックサイド端子    | Cu 再配線(RDL)形成、               | 裏面電極の各試作サイトのプロセスルールにおいて               |
| のデザインルール    | パッシベーション形                    | ランド電極のみ形成としたデザインルールを採用し               |
|             | 成、アンダーバンプメ                   | 共通化を可能とした。                            |
|             | タル(UBM)形成など、プ                |                                       |
|             | ロセスデザインルール                   |                                       |
|             | を確定                          |                                       |
| 薄化プロセッサの    | 試作プロセッサチッ                    | 従来の構造と比較して反りを 1/6 程度に低減でき             |
| 裏面設計        | プ面積(693mm <sup>2</sup> )の大面積 | る、有機系エポキシ裏面材料を用いた RDL プロセス            |
|             | 化に対応するボトム                    | を開発し、薄化デバイスの3次元積層構造形成を達               |
|             | チップの反りと積層構                   | 成した。                                  |
|             | 造安定性                         |                                       |
| バックサイド設計    | 信頼性確認を試作プ                    | マイクロバンプ構造は大電流対応とするために Cu-             |
| 技術の試作プロ     | ロセッサに用いて評価                   | Sn IMC(Intermetallic Compounds)構造を基本採 |
| セッサへの搭載     | し最終構造を確定                     | 用するが、Ni バリアを用いた SnAg/Ni/Cu ピラー構       |
|             |                              | 造も検討し、両バンプ構造での信頼性確認を試作プ               |
|             |                              | ロセッサに用いて評価し最終構造を確定                    |

表Ⅲ.2.3.1.2-1 開発成果と達成度

2.3.1.3 バックサイドウェハ処理技術の開発

本テーマでは、積層工程を考慮した、ウェハの裏面処理プロセス技術の開発を行い、□20mm以上の大チップにおいて、反りを抑制した裏面形成を実現するプロセスフローの策定とそのプロセス設計 を行う指針の確立を行った。

メカニカル TEG および要素開発 TEG の試作を通して、高歩留り生産に向けた量産プロセスの課題 を抽出し、試作サイトの最終的な歩留り検証と、ビアラスト方式を採用した TSV と裏面形成に関して 改善プロセスを構築した。構築した裏面プロセスによって形成した TSV と裏面再配線の一例を図 Ⅲ.2.3.1.3-1 に示す。今後は、有機系樹脂を採用することで低応力化した裏面構造を用いて設計し た機能評価 TEG を、構築した裏面プロセスで試作し、反り量 100µm 以下に制御できることと TSV の抵 抗値歩留りを再確認するとともに、構築した高周波測定環境でTSV 付デバイスの高周波特性を測定し 明確化することで、薄化チップ接合における接合不良を回避しかつ高周波特性のよい裏面処理プロセ スおよびその設計指針を確立した。

試作プロセッサにおいて製造安定性を高め、より量産実現性の高いプロセス構築を目指した。外 ファブにおけるバックサイド-TSV形成プロセスでは、ほぼ100%に近い製造歩留まりを保ったプロセ ス構築を完了した。平成29年度の外ファブプロセスによる高い安定性と量産性を実証し、試作プロ セセッサの製造を完了した。新たに、有機パシベーション膜上のリーク電流低減処理の導入や、無機 パシベーション膜適用化の評価を行い、積層プロセッサの熱的安定動作と高い信頼性を実現する技術 を確立した。

プロセスチューニングによる製造安定性の検証、また有機樹脂表層における端子間リーク電流の 不具合改善のため、仮接着前のデバイス面および裏面バンプのシードエッチング後のウェットトリー トメント処理を新規に導入した。高歩留り化に向けた製造プロセスの改善は、プロセッサ側の配線消 失の致命的不良を低減するため、TSV エッチングのプロセスチューニングによる歩留り向上を目指し、 結果を図III.2.3.1.3-2に示す様に。M1 配線層に狙い通りの膜厚の配線を残すプロセスを実現した。 新規導入したウェットプロセスおよび仮接着プロセス変更前後で、RDL-TSV-BEOLのデイジーチェー ン抵抗を比較した結果を、図III.2.3.1.3-3に示す。一方、新規に表層のウェットトリートメントに よる金属不動態膜除去処理を導入した。その導入結果を図III.2.3.1.3-4に示す。ロット別、ウェハ 別のリーク電流測定結果であるが、樹脂表面のウェットトリートメント処理により電極間リーク電流 を実用上問題ない1.0 µA 以下を実現することが出来た。試作プロセッサの量産展開に向けて製造歩 留り改善をプロセス改良を行い、入荷したバックサイド TSV のコンタクト導通確認や端子間絶縁リー ク電流特性の評価結果から、TSV-バックサイド工程の製造歩留りは量産レベルに達しており、電気的 な特性歩留りにおいてほぼ 100%に近い良品チップの収率が達成できた。図III.2.3.1.3-4 に試作プロ セッサにおいて製造安定性を高め、より量産実現性の高いプロセスの構築した結果得られたボトム チップの形態を示す。表III.2.3.1.3-1 に開発成果と達成度を示す。



図Ⅲ.2.3.1.3-1 試作した要素開発 TEG



図Ⅲ.2.3.1.3-2 高歩留りビアラスト TSV 製造後のコンタクト断面写真



図Ⅲ.2.3.1.3-3 TSV コンタクトの製造歩留り結果



図Ⅲ.2.3.1.3-4 RDL 工程のリーク電流対策プロセス導入後の改善結果



図Ⅲ.2.3.1.3-5 TSV バックサイド工程後の試作プロセッサチップ

表Ⅲ.2.3.1.3-1 開発成果と達成度

| 開発項目     | 目標値             | 成果                            |
|----------|-----------------|-------------------------------|
| ウェハの裏面処理 | 積層工程を考慮し反りを     | ・複数の試作サイトで TSV 形成、薄化、裏面再配     |
| プロセス技術   | 抑制した、裏面プロセス     | 線・電極形成の各プロセスについてプロセスデザイ       |
|          | フローを策定する。       | ン・ルールの評価と事前検証を完了し、基本プロセ       |
|          | 薄化デバイスチップ       | スフローを策定した。                    |
|          | (50µm 厚)、チップサイ  | ・有機系樹脂を採用した低応力の裏面構造を試作        |
|          | ズ□20mm 以上での反り   | し、100µm以下の反りを確認した。            |
|          | 量が 100µm 以下を達成。 |                               |
|          | 試作サイトベンチマーク     | ・各試作サイトでメカニカル TEG および要素開発 TEG |
|          | 完了と歩留り確認。       | を試作し、プロセスの共通課題の抽出・改善を行        |
|          | (試作サイトで TSV の抵  | い、TSV 抵抗値歩留り 95%以上を達成した。またその  |
|          | 抗値歩留り 95%以上)。   | 過程でベンチマークを完了し、製造方式の違いの TSV    |
|          | 機能評価 TEG の試作。   | コンタクト歩留りへの影響度を明確化した。          |
|          |                 | プロセスチューニングによる製造安定性の検証、ま       |
|          |                 | た有機樹脂表層における端子間リーク電流の不具合       |
|          |                 | 改善のため、仮接着前のデバイス面およびウェット       |
|          |                 | トリートメント処理を新規に導入し採用。           |
|          | 裏面形成プロセス設計を     | ・裏面再配線パターン密度に依存する薄化実デバイ       |
|          | 行う指針の確立         | スの局所変形を、実測値に基づいた近似モデルを作       |
|          |                 | 成して予測する技術を開発し、裏面形成プロセス設       |
|          |                 | 計を行う指針を確立した。                  |
|          | 機能評価 TEG の試作    | ・試作サイト評価結果を機能評価 TEG の裏面設計仕    |
|          |                 | 様にフィードバックし機能 TEG の設計を完了した。    |
|          | TSV 付デバイスの高周波   | ・機能評価 TEG に高周波特性評価用の各種モニター    |
|          | 特性の明確化          | を作成した。またウェハレベル、チップ両面プロー       |
|          |                 | バによる高周波測定環境を構築した。             |
|          | 最終プロセス条件による     | 製造歩留りは量産レベルに達しており、電気的な特       |
|          | 試作プロセサの試作       | 性歩留りにおいてほぼ 100%に近い良品チップの収率    |
|          |                 | が達成できた。                       |

本テーマではエレクトロマイグレーション耐性に優れた大電流対応の微小端子接合技術を開発し ている。

電流密度耐性の向上が期待される接続構造として、はんだ材料と電極材料を完全に合金化する IMC(Inter Metallic Compound)ボンディング技術により形成される CuSn 合金に着目し検討を実施し た。はんだ材料(Sn等)と電極材料(Cuピラー)を完全に合金化する IMC ボンディング技術を開発・試 作し、TSV を含む接合部の電気的基礎データを取得した。評価に使用した合金化接続部の断面を図 III.2.3.1.4-1 に示す。また、C4 バンプの給電限界に対応した許容電流値をもとに、TSV を経由して 2 層目チップへ供給する合金化接続部の1ピンあたりの印可電流値を明確化し、TSV 束ね構造と合金化 接続部を含む配電経路を有する積層体の試作を完了した。今後、達成目標である合金化接続部の電流 密度限界と TSV 束ね構造の許容電流値の明確化により、積層チップ間の接続構造の確立を目指す。

表Ⅲ.2.3.1.4-1 に開発成果と達成度を示す。



図Ⅲ.2.3.1.4-1 評価に用いた TSV を含む合金化接続部断面

|           | • •           |                           |
|-----------|---------------|---------------------------|
| 開発項目      | 目標値           | 成果                        |
| 大電流対応の微小端 | TSV を経由した合金化接 | ・C4 バンプの給電限界に対応した許容電流値をも  |
| 子接合技術     | 続部の電流密度耐性評価   | とに、TSV を経由して2層目チップへ供給する接続 |
|           | と、接続部材料単体での   | 部の1ピンあたりの印加電流値を明確化した。     |
|           | 電流密度耐性評価を行    | ・はんだ材料と電極材料を完全に合金化する合金化   |
|           | い、チップ間接合部構造   | 接続プロセスと、合金化接続部を伴うチップ間の微   |
|           | および接合プロセスを開   | 小端子接続構造を開発した。             |
|           | 発。            | ・TSV 束ね構造と合金化接続部を含む配電経路を有 |
|           |               | する積層体の試作を完了した。            |

表Ⅲ.2.3.1.4-1 開発成果と達成度

#### 2.3.2 三次元プロセッサ向け大面積チップ積層技術、高性能冷却技術の研究開発

本研究項目では、□20mm以上、数万端子以上の超多ピン接続のチップ積層を可能とするプロセス技術の開発を行う。この開発ではチップ積層および封止方式の開発,積層チップの基板実装技術 開発を行い、最終的に試作プロセッサにて積層プロセスおよび信頼性の検証を行った。

更に本研究項目では、大電力の高速プロセッサでも効率的に冷却可能とするためにホットス ポットを集中的に冷却する冷却技術を開発している。

#### 2.3.2.1 チップ積層プロセス技術開発

チップ積層プロセス技術については、平成28年度までに薄チップハンドリング技術,要素開発 TEGによるマイクロバンプ接合要素技術開発と接合信頼性評価を行ってきた。チップ積層工程は、 NCFを用いない方式(ギ酸リフロー)と、NCFを用いた方式の2種について評価を実施し、それぞれ の方式において要素開発TEGでの実装条件を確立した。その後、機能評価TEGおよび試作プロセッ サの端子接続ピッチ、チップサイズに合わせ、全マイクロバンプ接合とボイドレスアンダーフィ ル充填が可能であるNCFを用いない方式(ギ酸リフロー)を採用することとした。積層したチップ の有機パッケージ基板への実装では、有機パッケージ基板との反り不整合による接合悪化を回避 するため、精密はんだ供給装置により選択的にC4バンプはんだ量を変化させ、大チップ全面での C4バンプ接合を達成した。また接合部を保護するアンダーフィルでは、高熱伝導かつ低線膨張係 数の材料を真空充填方式にてボイドレス充填を達成した。要素開発TEGの熱サイクル試験(-55℃ /15分 ⇔ 125℃/15分)1000サイクルでトップチップ厚と信頼性の関係を明らかにした。さらに、 応力シミュレーションにより熱サイクルで発生する接合部の累積ひずみ量について定量化した。 平成29年度は平成28年度までに確立した条件を用いて試作プロセッサ組立てと信頼性評価を実施 した。



図Ⅲ.2.3.2.1-1 試作プロセッサ外観および外形

試作プロセッサは、有機パッケージ基板上に積層した大面積シリコンチップ(23.5×29.5mm)を 搭載した3次元実装構造で、シミュレーションと熱サイクル試験を行い接合信頼性に関して以下の 知見を得た。まず、トップチップ厚とアンダーフィル材料をパラメータとした熱サイクル試験の 結果、標準的なアンダーフィル材料では、角部のC4接合部が最初に壊れトップチップ厚を薄化す るに従い寿命が延びた。シミュレーションにてマイクロバンプ、C4バンプそれぞれの歪みを解析 した結果、通常構造ではマイクロバンプの歪みが大きくなるが、アンダーフィル剥離が発生した モデルだとC4バンプの歪みが大きくなった。この検証のため各熱サイクルでサンプルを断面研磨 して確認した結果、300cyc後においてもアンダーフィル剥離の進行とC4バンプクラックの発生が 明らかになった。一方、高熱伝導アンダーフィルでは1000cycにおいてもアンダーフィル剥離が発 生していないことが明らかになった。以上のことから、トップチップ厚とアンダーフィル材料を 適切に組み合わせることで、大面積の3次元実装半導体において、高信頼な接合状態を実現できる ことを実証した。





図Ⅲ.2.3.2.1-2 信頼性試験結果

| 開発項目      | 目標値              | 成果                                 |
|-----------|------------------|------------------------------------|
| 薄チップハン    | ダイシング/ハンドリン      | 厚さ 50µm の TSV 付薄ウエハに対し、チッピング 8.1µm |
| ドリング技術    | グ技術の開発           | のダイシング条件を確立。また、チップサイズ□25mm         |
|           | ・チッピング 10µm 以下、  | をダイシングテープからピックアップ可能。大型・薄           |
|           | ・サイズ□20mm 以上     | 化・脆弱チップのハンドリング技術を確立した。             |
|           | ・厚さ 50µm チップ     |                                    |
| 積層実装の量    | □20mm 以上で数万~数十   | □23mm30 万端子の TSV 付き積層チップでギ酸リフロー    |
| 産化技術      | 万端子のチップを導通可      | 方式を用いた積層プロセスを開発し、端子接合の導通を          |
|           | 能とする積層プロセスの      | 確認した。また、NCF を用いたローカルリフロー方式で        |
|           | 開発。              | は低荷重実装および端子接合良好となる積層プロセスを          |
|           |                  | 開発した。                              |
| 高熱伝導 UF 選 | 熱伝導率 1W/m・K 以上   | アルミナフィラーにより熱伝導率1.5W/m・Kの封止材料       |
| 択と封止プロ    | で、□20mm 以上のチップ   | を選択した。狭間隙への樹脂充填は真空塗布の採用と塗          |
| セス技術      | ヘボイド無く充填可能な      | 布条件の最適化でボイドのない充填方法を開発した。           |
|           | 充填方法の開発。         |                                    |
| 試作プロセッ    | 試作プロセッサ組立プロ      | 試作プロセッサのマイクロバンプ接合ピッチ(75.6µm)       |
| サの組立技術    | セスの選定。           | に合わせてギ酸リフロー方式を選定。C4 バンプは積層         |
| と信頼性評価    | 熱サイクル 1000cyc のク | チップ反りに合わせて半田量を変化させることで大チッ          |
|           | リア。              | プのC4接合を可能にした。                      |
|           |                  | 熱サイクル(-55~125℃)による信頼性では低熱膨張ア       |
|           |                  | ンダーフィルで 1000cyc 以上の信頼性を確認した。       |

表Ⅲ.2.3.2.1-1 開発成果と達成度

今回確立したチップ積層プロセス技術の活用について述べる。現在市場においてはベアダイのま まシリコンインターポーザに搭載した 2.5D テクノロジが採用されている。シリコンインターポー ザはプロセッサチップ(CPU/GPU)やメモリモジュールを 40-60 µm の微細端子ピッチのまま回路接 続でき、プロセッサとメモリの間も線幅/線間隔(Line/Space)=1 µm/1µm以下の微細配線で回路接 続できる。しかしながら基本的に半導体製造プロセスを使い、レチクルという高精細なフォトマ スクで配線形成するため、高価な部品である。また、パッケージ基板に搭載する次工程も必要と なる。一方、2.1D テクノロジはプロセッサチップやメモリモジュールを 40-60 µm の微細端子ピッ チのまま、パッケージ基板に直接搭載できるテクノロジであり、シリコンインターポーザを必要 としないコストメリットが見込まれる。しかしながら、シリコンよりも機械的な剛性の低い樹脂 であるがゆえ、反りや低剛性の影響を受けやすいデメリットがある。また、シリコンに劣る熱伝 導性で、パッケージ基板内での温度差や熱的な相互干渉を受けやすいデメリットもある。そこで 確立した技術・成果を 2.1D 実装モジュールに適用する技術開発を計画している。予備評価として 実施した 2.1D 基板へのマイクロバンプ接続において、ギ酸リフロー条件を適用した場合、バンプ 中心のはんだはの Cu 拡散が進んでおり、Cu6Sn5 と Cu3Sn が混在する組成となっており、ギ酸リフ ローによる IMC 化条件は合金化端子形成に有効であることが確認できている。

積層チップの冷却技術の要素開発の1つは熱解析モデルの確立であり、もう1つはトップチップ・ ボトムチップ合計 300W クラスの冷却実現である。まず熱解析モデルでは、既存チップのメタル配線層 部を数 mm 角の機能部単位で実測し、シミュレーション結果と合わせ込み、メタル配線層部の異方熱伝 導性を等価モデルで表した。それを積層チップの一端子モデルに組込み、合せ込みを継続し、積層 チップ全体への統合モデルへ展開した。積層発熱チップを使った実測から、アンダーフィル材と熱接 合材(TIM)の熱伝導性も等価モデル化した。アンダーフィル材はフィラー凝集やボイド混入等の影響で、 公証 1.5W/m・Kの値に対し、積層チップ間で 1.0 W/m・Kの実力であることを確認した。積層チップと クーリングプレートとの空隙を埋める TIM は空隙高さに応じた等価熱伝導率の換算が重要なことを確 認した。積層発熱チップによる評価環境を構築し、上記の確認事項が妥当であることを検証し、トッ プチップ・ボトムチップ合計 300W 発熱までの領域で、チップ内の発熱分布を様々に変えても実測値と シミュレーション値が±3℃の精度で合うことを確認し、熱解析モデルの確立が達成できた。次に冷却 方式は伝導水冷と液浸漬の基礎特性を計測した。伝導水冷式のクーリングプレートでは、シミュレー ションと実測により、チップの発熱密度に応じて、内部の櫛歯状の分岐路からマイクロチャネルへの 分配開口面積を可変することで、各マイクロチャネルへの流量差を約5倍まで調整できる設計手法を 確立した。流量 1L/min. で全体発熱 300W、局所発熱 120W/cm<sup>2</sup>まで冷却可能なことを確認した。次に試 作プロセッサの積層構成及びチップ内フロアプランによる冷却検討を行った。積層発熱チップの検証 環境で、CPU コア部 40W/cm<sup>2</sup>、二次キャッシュ部分 28W/cm<sup>2</sup>と異なる発熱量に設定しても、トップチッ プ・ボトムチップとも実測値とシミュレーション値との温度差は±5℃以内に収まることを確認した。 現状予測の CPU コア部(76 W/cm<sup>2</sup>),二次キャッシュ部(XR:25W/cm<sup>2</sup>, XC:55W/cm<sup>2</sup>, XG:25W/cm<sup>2</sup>)の電力 (トップチップ・ボトムチップ計 294W)に対し、冷媒温度 18℃でチップのジャンクション温度が 60℃以 下(57.1℃)と冷却可能な見通しを得て、冷却技術の目標達成の目途付けができた。表Ⅲ.2.3.2.2-1 に 開発成果と達成度を示す。



試作クーリングプレート



局所冷却評価環境



| 開発項目    | 目標値           | 成果                                |
|---------|---------------|-----------------------------------|
| 積層チップ冷却 | 高効率な冷却手法の開    | 微細流路構造を形成したクーリングプレートからな           |
| 技術      | 発。冷却性能(*2)及び循 | る、冷却技術を開発し、チップ発熱密度 60W/cml(局所     |
|         | 環経路の流量圧力損失特   | 120W/cml)の条件で、流量 1 L/min に対し、圧力損失 |
|         | 性を確認。プロセッサ    | 5kPa、チップ上の温度差 5℃以内を確認した。          |
|         | チップの消費電力予測に   | 更に、クーリングプレート内の微細流路の分岐開口面          |
|         | 対応した流路カスタム設   | 積をエリア別に可変し、高消費電力エリアには他エリ          |
|         | 計技術の確立。       | アに比べて約5倍の流量供給が可能なことを確認して          |
|         | (*2)許容発熱密度    | おり、プロセッサチップの電力予測に対応した流路カ          |
|         | 30-50W/cm²    | スタム設計技術確立への見通しを得た。                |
|         | (局所 100W/cm²) |                                   |
|         |               |                                   |

表Ⅲ.2.3.2.2-1 開発成果と達成度

チップ冷却技術のベンチマークについて、主要な国際学会を中心に調査を実施し、実用化を見据えた 銅での熱密度が 60W/cm²と、他の 37W/cm²よりも優位であることを確認した。 2.3.3 三次元対応高性能プロセッサの設計開発、実証確認

本研究項目では、2014 年度~2017 年度の 4 年計画で、別途報告した要素技術研究結果をもとにプ ローブ処理用プロセッサの開発を行った(図Ⅲ.2.3.3-1)。

短期間で効率的に開発を進めるため、当時開発中であった高性能プロセッサの設計資産を可能な限 り流用し、それに本プロジェクトで集中的に開発した三次元積層に対応するための技術を加えるとい う方法で開発を推進した。

開発では3次元積層のメリットを最大限生かすプロセッサ分割、積層チップ間の信号割り当てを行い、また上下で2チップ作成した場合の設計工数や開発コストを最小化するために、上下チップを同じレイアウトになるよう基本仕様の策定を実施した。

基本仕様を満たす構成要素(実装回路)を作成するため、従来の設計資産を三次元積層設計の部品と して取り込む設計技術を開発し、それを用い前記高性能プロセッサの回路ブロックをベースに三次元 積層に対応した実装回路ブロックを作成した。更に、前記基本仕様と前記実装回路ブロックを元にフ ロアプランを作成し、実装性の確認を行うと共に、電源ノイズやタイミング解析を行い、目標とする 動作周波数(2Ghz 以上)で動作することを検証した。

また、従来のプロセッサには存在しない積層プロセッサ用の回路技術として、従来のLSIと同等の ピン数のプローブでもテストを可能とする三次元実装 LSI 向けのテストの技術、クロック位相差が大 きい積層したチップ間でも GHz クラスの高速な信号伝送を可能とする伝送技術を開発し、評価用の積 層パッケージを製造・評価し、目標とする機能・性能が実現できることを確認した。



図Ⅲ.2.3.3-1 本研究開発の中でのLSI 設計の位置づけ

以上のような開発によって設計された高性能プロセッサの演算やメモリ伝送のピーク性能は、これ ら情報から 48 個の演算コアを実装し 2Ghz 動作させた時に、単位電力あたり性能が 4.9Gflops/W、ピー ク演算性能が 1.5Tflops、メモリスループットが 0.31Byte per flop を達成することを確認した。 2.3.3.1 三次元対応高性能プロセッサの設計開発

既存のマクロを電源強化し三次元積層チップのマクロにする手法を開発し、その手法で作成した マクロが三次元積層時に既存マクロの要求電源品質を満たすことを確認した(図Ⅲ.2.3.3.1-1)。これ により少ない工数で論理・実装・性能を維持したまま設計資産の三次元積層チップへの利用する手法 を確立した。

次に、積層後にチップ積層部の試験を、超多ピンの微小端子用プローブを使わずに実現するため に、チップ積層部の回路に冗長性と試験用の回路を追加し、微小端子部分の試験を積層・パッケージ 後にチップ内の試験用回路動作で実施し、万一、試験時に不具合が検出された場合には冗長を行う事 で、積層したチップの救済を可能とするテスト手法を開発した。これにより積層チップの試験の低コ スト化を達成した。

積層チップ間で GHz クラスの高速な信号を伝送するため回路は、ソースシンクロナス伝送回路、 同期化回路、Deskew 回路等の既存技術を組み合わせた回路(図Ⅲ.2.3.3.1-2)に上記のテスト回路を 追加することとした。開発した伝送回路を含む機能 TEG (積層 CPU パッケージ)の評価システムを図 Ⅲ.2.3.3.1-3 に、開発した回路を含む高速伝送方式の比較を表Ⅲ.2.3.3.1-1 に示す。

次に、これらの設計資産、設計手法、伝送回路および試験手法をベースとしてプローブデータ処 理プロセッサの基本仕様(図Ⅲ.2.3.3.1-4)を作成し、それに基づくフロアプラン(図Ⅲ.2.3.3.1-5)を 作成した。ここでは、3次元積層のメリットを最大限生かすブロック分割、積層チップ間の信号割り 当てを行い、また上下で2チップ作成した場合の設計工数や開発コストを最小化するために、上下 チップを同じレイアウトになるよう基本仕様の策定を実施した。

このフロアプランで使用した CPU-コア等のマクロは、設計資産である既存マクロを先に示した手 法で電源強化し三次元積層用のマクロにしたもので、電源ドロップ、温度、動作速度等の観点で必要 品質を満たすことを確認済であり、3 次元積層してもマクロの性能(表III.2.3.3.1-2)を満たすことが 確認できており、フロアプランに実装できたコア数を掛けることで CPU 全体のピーク性能を求めるこ とが可能であり、目標性能(1Tflos, 3Gflops/W, 0.3byte/flop)を上回る性能(1.5Tflos, 4.9Gflops/W, 0.31byte/flop)の見通しを得た(表III.2.3.3.1-3)。

表Ⅲ.2.3.3.1-4 に開発成果と達成度を示す。



図Ⅲ.2.3.3.1-1 既存のマクロの三次元積層チップのマクロ化と PI 検証結果



図Ⅲ.2.3.3.1-2 冗長機能を持ったテスト回路の概念図

# 表Ⅲ.2.3.3.1-1 高速伝送回路の性能比較

| レンチエンナ        | <b>m</b> \ | 88 <del>2</del> – |          | 伝      | 送路の構    | 成          |        | 伝送周波数 | 伝送帯域     | 伝送電力   |             |           |         | 伝送方式    |        |         | PKG伝法 | 送帯域  |
|---------------|------------|-------------------|----------|--------|---------|------------|--------|-------|----------|--------|-------------|-----------|---------|---------|--------|---------|-------|------|
| 伝达于法          | 用述         | 用无兀               | #channel | bit/ch | #of pin | bit/bundle | #bndle | (MHz) | Mbps/pin | pJ/bit | 7027        | 差動?       | PLL/DLL | 配線      | CLK方式  | SDR/DDR | Gb/s  | GB/s |
| AQ82          | 積層チップ間     | Fujitsu           | 24       | 32     | 768     | 8          | 4      | 1520  | 1520     | 1.0    | 65nm        | シングルエンド   | 無       | 等長(TSV) | ソースシンク | SDR     | 1167  | 146  |
| 実用(仮想)        | 積層チップ間     | Fujitsu           | 128      | 32     | 4000    | 8          | 4      | 2000  | 2000     | 0.5    | 20nm        | シングルエンド   | 無       | 等長(TSV) | ソースシンク | SDR     | 8000  | 1000 |
| WideIO        | 積層チップ間     | JEDEC             | 4        | 64     | 512     | 16         | 4      | 200   | 200      |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | SDR     | 102   | 13   |
| WideIO2       | 積層チップ間     | JEDEC             | 4        | 64     | 256     | 16         | 4      | 400   | 800      |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | DDR     | 205   | 26   |
|               | 積層チップ間     | JEDEC             | 4        | 64     | 256     | 16         | 4      | 533.5 | 1067     |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | DDR     | 273   | 34   |
|               | 積層チップ間     | JEDEC             | 8        | 64     | 512     | 16         | 4      | 400   | 800      |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | DDR     | 410   | 51   |
|               | 積層チップ間     | JEDEC             | 8        | 64     | 512     | 16         | 4      | 533.5 | 1067     |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | DDR     | 546   | 68   |
| HBM           | Si-IP内Die間 | JEDEC             | 8        | 128    | 1024    | 8          | 16     | 500   | 1000     |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | DDR     | 1024  | 128  |
| HBM2          | Si-IP内Die間 | JEDEC             | 16       | 128    | 2048    | 8          | 16     | 1000  | 2000     |        |             | シングルエンド   | 無?      | 固定      | ソースシンク | DDR     | 4096  | 512  |
| IFOP(Zen)     | PKG内Die間   | AMD               | 8        | 32     | 256     | 8          | 4      | 2665  | 5330     | 2      | 14nm        | シングルエンド * | 無       | 固定      | ソースシンク | DDR     | 1364  | 171  |
| OPIO(Haswell) | PKG内Die間   | Intel             | 2        | 64     | 128     | 16         | 4      | 3200  | 6400     | 1.22   | 22nm(eDRAM) | シングルエンド   | DLL     | 固定(等長)  | ソースシンク | DDR     | 819   | 102  |
| DDR3-2666     | PCB内伝送     | JEDEC             | 1        | 64     | 64      | 16         | 4      | 1333  | 2666     |        |             | シングルエンド * | DLL     | 非等長     | ソースシンク | DDR     | 171   | 21   |



図Ⅲ.2.3.3.1-3 積層 CPU 評価システム



図Ⅲ.2.3.3.1-4 基本仕様の一部



図Ⅲ.2.3.3.1-5 三次元積層用マクロとフロアプラン(48 コア)

| 項目              | 1    |
|-----------------|------|
| CORE数           | 1    |
| FMA演算器数         | 2    |
| SIMD(倍精度)演算数    | 4    |
| SIMD(単精度)演算数    | 8    |
| FMA演算数/サイクル     | 2    |
| 周波数(Ghz)        | 2.2  |
| 倍精度演算性能(GFlops) | 35.2 |

表Ⅲ.2.3.3.1-2 CPU-CORE の性能

| TSVピッチ | 周波数<br>(Ghz) | コア性能<br>(GFLOPS) | コア数 | チップ性能<br>(TFLOPS) | 性能比 | 電力<br>(W) | 電力性能<br>(GFLOPS/W) | メモリ性能<br>(GB/s) | BF比  |
|--------|--------------|------------------|-----|-------------------|-----|-----------|--------------------|-----------------|------|
| 70µ m  | 2.2          | 35.2             | 32  | 1.13              | 1   | 257       | 4.4                | 480             | 0.43 |
|        | 2.2          | 35.2             | 48  | 1.69              | 1.5 | 340       | 5.0                | 480             | 0.28 |
| 50µ m  | 2.1          | 33.6             | 48  | 1.61              | 1.4 | 326       | 5.0                | 480             | 0.30 |
|        | 2.0          | 32               | 48  | 1.54              | 1.4 | 311       | 4.9                | 480             | 0.31 |

表Ⅲ.2.3.3.1-3 チップ性能予測

| 開発項目      | 目標値                 | 成果                                         |
|-----------|---------------------|--------------------------------------------|
| プロセッサ基本   | 理論上の最終目標を満た         | ・基本仕様を策定し、それに基づくフロアプラン等を                   |
| 仕様        | す基本仕様、フロアプラ         | 作成した。                                      |
|           | ンを策定する。             | ・マクロの性能とフロアプランから理論性能が目標を                   |
|           |                     | 達成することを確認した。                               |
| 三次元実装 LSI | チップ積層部のテストを         | ・従来のプローブでも試験可能な三次元実装 LSI 向け                |
| 向けテスト手法   | 従来と同等のコストで十         | テスト手法を開発し、低コストで積層チップ間伝送を                   |
|           | 分なカバレッジで行う。         | 試験する手法を確立した。またこの方式を試作チップ                   |
|           |                     | に実装し機能の確認を実施した。                            |
| 三次元設計手法   | ・設計者による最適化も         | ・三次元実装向けの設計環境を開発し、その上で従来                   |
| とそれを用いた   | 可能な三次元実装設計環         | の二次元で設計した設計資産を、その論理・実装・性                   |
| プロセッサ開発   | 境の開発                | 能を維持したまま三次元設計資産として活用するため                   |
|           | ・その三次元実装設計環         | の電源強化手法および評価手法を開発し、CPU 等のコア                |
|           | 境を用いたレイアウト設         | のレイアウト設計を完了した。更に、この手法で設計                   |
|           | 計の開始。               | したレイアウト設計が電源供給、熱、動作速度観点で                   |
|           |                     | 積層時に必要な品質を満たすことを EDA で確認した。                |
| 三次元実装 LSI | Pin あたり 1GBPS を超え   | 65nm プロセスで試作し 1.5Gbps/pin の伝送帯域と           |
| 向け積層チップ   | る低電力の伝送方式の確         | 1pJ/bit の低電力を達成した。より進んだプロセスの回              |
| 間伝送方式     | 立と、実動作確認            | 路よりも電力は小さく、多数の信号接続には適切な回                   |
|           |                     | 路構成であることを確認した。                             |
| 試作チップ製造   | 高性能プロセッサ相当の         | チップ面積(693mm <sup>2</sup> )の大面積のチップを含め2種の積層 |
| パッケージ組立   | チップ面積(>600mm²)の     | パッケージを試作し、積層チップ間伝送回路部のテス                   |
| と評価       | パッケージ製造と動作確         | ト回路や、積層チップ間伝送回路の動作から、積層                    |
|           | 認                   | パッケージが期待した動作を行う事、三次元実装LSI                  |
|           |                     | 向けテスト手法や三次元実装 LSI 向け積層チップ間伝                |
|           |                     | 送方式が期待した性能で動作することを確認した。                    |
| 最終目標      | 単位消費電力当たり演算         | 設計した高性能プロセッサは、動作速度、電力等を EDA                |
|           | 性能:3Gflops/W 以上     | で確認し、CPU コア等の機能マクロをフロアプランに実                |
|           | ピーク演算性能:            | 装できた数からピーク性能を見積もることで、48 コア                 |
|           | 1Tflops 以上          | 実装 2GHz 動作時に、単位電力あたり性能 4.9GF/W、            |
|           | メモリスループット:          | ピーク演算性能 1.5Tflops、メモリスループット                |
|           | 0.3Byte per flop 以上 | 0.31Byte per flopsを達成することを確認した。な           |
|           |                     | お、CPU コア等は過去機種で性能検証済であり、積層プ                |
|           |                     | ロセッサ用の新規開発回路は TEG で試作し動作確認を                |
|           |                     | 実施した。                                      |

表Ⅲ.2.3.3.1-4 開発成果と達成度

# Ⅳ. 実用化・事業化に向けての見通し及び取組について

## 1. 実用化・事業化に向けての見通し及び取組について

次世代スマートデバイス開発プロジェクトでは、車載用障害物センシングデバイス、障害物検 知・危険認識アプリケーションプロセッサおよびそのプラットフォーム用のアプリケーションソフ ト、プローブデータ処理プロセッサと、三次元積層 LSI のプロセスおよび実装技術の開発を行う。 これらが当初の技術目標を達成したあかつきには、図IV-1 に示すように、車載用センシングデ バイスを利用した高度安全運転支援システム、三次元積層統合設計システム、TSV 加工受託ビジネ ス、TSV 装置ビジネス、車載情報システム用マイコン、周辺監視用 ADAS システム、プローブ処理 用サーバ等への事業展開がなされることが期待される。



\*5 スマートカー時代の次世代ITS関連市場徹底分析2017 (株) 富士キメラ総研より

\*6 https://www.top500.org/news/intersect360-publishes-new-five-year-hpc-market-forecast/

図IV-1 実用化・事業化に向けた見通し

本プロジェクトは、民間企業主体の研究開発なので、成果の活用は、研究開発実施主体の民間企 業となる。よって成果の実用化・事業化は、研究開発を実施した民間企業が、事業終了後、市場、 コスト等を考慮しながら、ターゲットを明確にして、本事業の成果を用いたビジネスを開始し、実 績を積み上げることで、更なる用途展開をはかる。その際に、自動車メーカーおよび部品供給企業 の共同開発により、ディファクトスタンダードを獲ることで、競争優位を構築する。

## P13005

## 「次世代スマートデバイス開発プロジェクト」基本計画

loT推進部

- 1. 研究開発の目的・目標・内容
- (1) 研究開発の目的
  - 政策的な重要性

次世代交通社会の実現には、自動車の燃焼システムの環境対応に加え、急発進、急停 止、渋滞等による非効率な燃料消費の改善及び人の飛び出しや走行中の急な割り込み等 による衝突事故の削減など、一層の省エネ化と安全走行の高度化が重要である。その実 現には、自動車の周辺情報を集め即座に状況を把握するシステムの構築が必要となり、 そのための技術開発が求められている。

#### ② 世界の取り組み状況

欧州では一層の安全性向上のために衝突回避技術に重点が置かれ、米国では平成32 年度頃の実現を目指し、各種センサーを活用した自律走行技術の開発が進んでいる。

#### ③ 我が国の状況

我が国では衝突回避に加え車車間通信、路車間通信技術を用いた渋滞緩和に関する技 術開発が進行している。これらのキーデバイスになる障害物センシングデバイス、プロ セッサ等の市場は、材料、チップ、モジュール、製造装置事業の総額では平成32年度 で約1兆円と試算されている。

## ④ 本事業のねらい

本事業では、このような次世代交通社会の実現に必須となるエレクトロニクス技術の 開発を行う。具体的には、平成30年度頃の市場投入を目指し、安全運転支援を実現す るためのセンシングデバイスの開発、車載センサーの情報から障害物を認識し危険度を 判別するアプリケーションプロセッサの開発、多くの車から収集した情報を分析するプ ロープデータ処理プロセッサの開発を行うことで、渋滞緩和、交通事故低減に寄与し、 低炭素かつ安全な次世代交通社会の基盤を整備する。併せて、我が国の自動車関連企業 の競争力強化に資する。

- (2) 研究開発の目標
  - ① アウトプット目標

自動車の周辺情報を把握するシステムのキーデバイスである車載用障害物センシン グデバイス、障害物検知・危険認識アプリケーションプロセッサ及びプローブデータ処 理プロセッサを開発し、自動車関連企業の競争力強化に貢献する。各研究開発項目の具 体的な目標は、別紙の研究開発計画に記載する。なお、目標に関しては、市場等を随時 確認し、必要に応じて見直す。

#### ② アウトカム目標

本技術の実用化により、急発進、急停止、渋滞等による非効率な燃料消費が改善され、 平成32年度におけるCO2削減効果は約220万トン/年が見込まれる。また、市場創 出効果は平成32年度で約2、500億円規模が期待される。

(3) 研究開発の内容

上記目標を達成するために、以下の項目について、別紙の研究開発計画に基づき実施す る。具体的な研究開発項目は以下の3点である。

研究開発項目① 車載用障害物センシングデバイスの開発

・夜間を含む全天候下で、多数の障害物の位置と距離を同時にリアルタイムで測定する
センシングデバイス技術の開発

研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

 ・センシングデバイスのデータを基に多数の障害物を認識し、その動きを予測し、衝突 危険度を判別するアプリケーションプロセッサの開発

研究開発項目③ ブローブデータ処理プロセッサの開発

 多くの車から収集された周辺情報を高速処理する情報処理用低消費電力プロセッサの 開発

研究開発項目①については、産学官の複数事業者が互いのノウハウ等を持ちより協調 して実施する基盤的内容の場合は、原則として委託事業として実施し、それ以外の場合 は、助成事業(助成率1/2以下)として実施する。

研究開発項目②、③については、助成事業(助成率1/2以下)として実施する。

- 2. 研究開発の実施方式
- (1)研究開発の実施体制

本事業は、国立研究開発法人新エネルギー・産業技術総合開発機構(以下、「NEDO」 という。)が、単独ないし複数の原則本邦の企業、大学等の研究機関(原則、本邦の企業 等で日本国内に研究開発拠点を有していること。なお、国外の企業等(大学、研究機関を 含む)の特別の研究開発能力、研究施設等の活用または国際標準獲得の観点から国外企業 等との連携が必要な部分を、国外企業等との連携により実施することができる。)から公 募によって研究開発実施者を選定し実施する。

(2)研究開発の運営管理

研究開発全体の管理・執行に責任を有するNEDOは、経済産業省及び研究開発実施者 と密接な関係を維持しつつ、本事業の目的及び目標に照らして適切な運営管理を実施する。 具体的には、必要に応じて設置されるプロジェクト推進委員会等における外部有職者の意 見を運営管理に反映させる他、研究開発実施者からプロジェクトの進捗について随時報告 を受けること等により進捗の確認及び管理を行うものとする。

3. 研究開発の実施期間

本事業の期間は、平成25年度から平成29年度までの最長5年間とする。 なお、研究開発項目②においては、平成25年度から平成27年度までの3年間とする。

4. 評価に関する事項

NEDOは、(1)事業の位置付け・必要性、(2)研究開発マネジメント、(3)研 究開発成果、(4)実用化、事業化に向けての見通し及び取り組みの4つの評価項目につ いて、外部有職者による評価を行う。5年間の事業を実施する場合は、中間評価を平成2 7年度、事後評価を平成30年度に実施する。研究開発項目②においては、平成27年度 に事後評価を実施する。

なお、中間評価結果を踏まえ、必要に応じて事業の加速・縮小・中止等、見直しを迅速 に行う。評価の時期については、当該研究開発に係る技術動向、政策動向や当該研究開発 の進捗状況等に応じて、事業実施を前倒しする等、適宜見直すものとする。

- 5. その他の重要事項
- (1)研究開発成果の取扱い
  - ①成果の普及

研究開発実施者は、研究開発成果を広範に導入・普及するように努めるものとする。 また、NEDOは、研究開発実施者による研究開発成果の広範な普及・導入を促進する。

②標準化等との連携

研究開発成果は、標準化等との連携を図るため、標準化撮案に係る評価手法の撮案、データの提供等を必要に応じて実施する。

#### ③知的財産権の帰属

研究開発項目①を委託事業で実施する場合の知的財産権については、「国立研究開発 法人新エネルギー・産業技術総合開発機構新エネルギー・産業技術業務方法書」第25 条の規定等に基づき、原則として、すべて委託先に帰属させることとする。

(2) 基本計画の変更

NEDOは、研究開発内容の妥当性を確保するため、社会・経済的状況、国内外の研究 開発動向、政策動向、第三者の視点からの評価結果、研究開発費の確保状況、当該研究開 発の進捗状況等を総合的に勘案し、達成目標、実施期間、研究開発体制等、基本計画の見 直しを弾力的に行うものとする。

#### (3) 极拠法

本事業は、「国立研究開発法人新エネルギー・産業技術総合開発機構法」第15条第1 号ニ、3号に基づき実施する。

#### 6. 基本計画の改訂履歴

- (1) 平成25年7月、制定。
- (2) 研究開発項目②の実施期間変更に伴う改訂。

(別紙)研究開発計画

研究開発項目① 車載用障害物センシングデバイスの開発

1. 研究開発の必要性

衝突回避技術の高度化には、いかなる条件下でも障害物の場所を正確かつ速く把握する ことが極めて重要である。そのためには、夜間を含む全天候下で車両や歩行者等多数の障 害物の位置と距離を同時にリアルタイムで測定可能なセンシングデバイスと、パックミラ 一裏やパンパー等限られたスペースに搭載可能なデバイスの小型化技術が不可欠である。

2. 研究開発の具体的内容

夜間を含む全天候下で20m以上先の車両や歩行者等多数の障害物の位置と距離を同時にリアルタイムで測定できるセンシングデバイス及び三次元積層といった省スペース 化と高速信号伝送特性を併せ持つ車載品質のデバイスの小型化技術を開発する。

3. 建成目標

【中間目標】

- ・20m以上先の車両や歩行者等多数の障害物の位置と距離を同時に測定できるセンシングデバイスを開発し、性能評価を行う。その評価結果から最終目標達成のための課題を抽出し、解決の技術的見通しを明確にする。
- ・センシングデバイスの省スペース化に資するデバイスの小型化技術の技術的見通しを 明確にする。

【最終目標】

- ・走行中に夜間を含む全天候下で、20m以上先までの車両や歩行者等多数の障害物の 位置と距離を同時にリアルタイムで高精度に測定するセンシングデバイスを開発する。
- 車載環境下で上記のセンシング特性を有し、バックミラー裏やパンパー等限られたスペースに搭載できるデバイスの小型化技術を開発する。

なお、目標は市場等を踏まえ必要に応じて見直しを行う。

研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

1. 研究開発の必要性

衝突回避技術の高度化には、人の飛び出し、走行中の急な割り込みなど多数の障害物を 認識し、その動きを予測し、衝突の危険度を判別する技術が必須となる。

そのキーテクノロジーとして、障害物の危険度を判別するソフトウエアとそれをリアル タイムで高速演算処理するプロセッサが必要である。

2. 研究開発の具体的内容

センシングデバイスからの大量のデータを高速かつ低消費電力で処理できるアーキデ クチャーを搭載した車載用のプロセッサを開発する。

上記のプロセッサをプラットフォームとして、より多くの単両や歩行者等の障害物の動きを予測し、その衝突の危険度を判別するアプリケーションソフトを開発する。

3. 達成目標

【最終目標】

- 車両や歩行者等多数の障害物の動きを予測するアルゴリズムを開発し、以下の機能を 有するアプリケーションソフトを開発する。
  - 走行車両周辺の歩行者、自動車、二輪車など多数の障害物の認識
  - それぞれの障害物の動きの予測
  - それぞれの障害物の衝突危険度の判別
- ・センシングデバイスからの大量のデータを高速かつ低消費電力で動作するプロセッサ のアーキテクチャーを設計し、アプリケーションソフトを搭載した以下の性能を有す るアプリケーションプロセッサを開発する。
  - ・メモリースループット : 80 GByte/s 以上
  - 単位消費電力当たり演算性能: 1,000 GOPS/W 以上

GOPS (Giga Operations per Second)

・検出処理時間 : 50 msec以下

なお、目標は市場等を踏まえ必要に応じて見直しを行う。

研究開発項目③ プロープデータ処理プロセッサの開発

1.研究開発の必要性

次世代交通社会の実現には、刻々と変化する地域交通網の状況把握・予測・対応策を個々の自動車にフィードバックする情報システムが必要である。それを司る自動車分野向けサ ーバーシステムには、個々の自動車からもたらされる周辺情報や車両の診断情報等のプロ ーブ情報を、渋滞予測、事故多発マップ等の目的に応じて分析する技術の高度化が求めら れる。そのキーデバイスとして、膨大なデータをニーズに応じて高速演算処理できる低消 費電力プロセッサが必須である。

2. 研究開発の具体的内容

車両からのリアルタイム情報と過去の渋滞モデル等から個々の自動車に安全で効率的 な運転支援情報を提供するハイエンドサーバーシステムに搭載されるプロセッサ<sup>(金)</sup>を開 発する。具体的には、平成32年度頃の実用化を目指し、テレマティクス向けサーバーシ ステムが扱うエクサバイト規模の情報をリアルタイムで処理する低消費電力プロセッサ 技術を開発する。

- (※)本事業では、回路、システム、設計技術、組立技術を重点的な対象とし、専ら新材料、新デバイ ス構造、新プロセスの開発を目的とするものは対象としない。
- 3. 達成目標
  - 【中間目標】
    - 大容量データを高速かつ低消費電力で処理するプロセッサの要素技術を開発し、最終 目標達成に必要な技術的見通しを明確にする。
  - 【最終目標】
    - ・以下の性能を有する高性能で低消費電力のプロセッサを開発する。
      - ・単位消費電力当たり演算性能: 3 Gflops/ 以上
      - ・ビーク演算性能 : 1 Tflops 以上
      - ・メモリースループット : 0.3 Byte per flop 以上 flops(<u>floating-point operations per s</u>econd)

なお、目標は市場等を踏まえ必要に応じて見直しを行う。

●事前評価関連資料

## 事前評価書

|             |                  | 作成日     | 平成25年6月17日    |
|-------------|------------------|---------|---------------|
| 1. プロジェクト名  | 次世代スマートディ        | 《イス開発プロ | ジェクト          |
| 2. 推進部署名    | 電子・材料・ナノラ        | テクノロジー部 |               |
| 3. プロジェクト概要 | (予定)             |         |               |
| (1)概要       |                  |         |               |
| 1)背景        |                  |         |               |
| 次世代交通社会の    | 実現には、自動車の        | 燃焼システム0 | )環境対応に加え、急発   |
| 進、急停止、渋滞等   | こよる非効率な燃料        | 消費の改善及び | び人の飛び出しや走行中   |
| の急な割り込み等に   | よる衝突事故の削減        | など、一層の省 | ゴエネ化と安全走行の高   |
| 度化が重要である。・  | その実現には、自動        | 車の周辺情報を | と集め即座に状況を把握   |
| するシステムの構築:  | ※必要となり、その方       | とめの技術開発 | が求められている。     |
| 欧州では一層の安    | 全性向上のために衝        | 突回避技術に重 | 重点が置かれ、米国では   |
| 平成32年度頃の実施  | 見を目指し、各種セ        | ンサーを活用し | た自律走行技術の開発    |
| が進んでいる。我が   | 国では衝突回避に加        | え車車間通信、 | 路車間通信技術を用い    |
| た渋滞緩和に関する   | 支術開発が進行して        | いる。これらの | Dキーデバイスになる障   |
| 害物センシングデバー  | イス、プロセッサ等の       | の市場は、材料 | 、チップ、モジュール、   |
| 製造装置事業の総額   | では平成32年度で新       | 向1兆円と試算 | されている。        |
|             | - 160 - 160 - 16 | . C. 1  |               |
| 2)目的        |                  |         |               |
| 本事業では、この    | ような次世代交通社:       | 会の実現に必須 | 頃となるエレクトロニク   |
| フ技術の開発を行う   | 目体的にけ 亚成         | 30年度頃のま | 日本(1) た日長( 安全 |

ス技術の開発を行う。具体的には、平成30年度頃の市場投入を目指し、安全 運転支援を実現するためのセンシングデバイスの開発、車載センサーの情報か ら障害物を認識し危険度を判別するアプリケーションプロセッサの開発、多く の車から収集した情報を分析するプローブデータ処理プロセッサの開発を行う ことで、渋滞緩和、交通事故低減に寄与し、低炭素かつ安全な次世代交通社会 の基盤を整備する。併せて、我が国の自動車関連企業の競争力強化に資する。

3) 実施内容

研究開発項目① 車載用障害物センシングデバイスの開発

 ・夜間を含む全天候下で、多数の障害物の位置と距離を同時にリアルタイム で測定するセンシングデバイス技術の開発

研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発

1

 ・センシングデバイスのデータを基に多数の障害物を認識し、その動きを予 測し、衝突危険度を判別するアプリケーションプロセッサの開発
研究開発項目③ プローブデータ処理プロセッサの開発

・多くの車から収集された周辺情報を高速処理する情報処理用低消費電力プロセッサの開発

(2)規模 平成25年度予算(需給)15.3億円(委託、助成(助成率1/2)以下))

(3) 期間 平成25~29年度(最長5年間)

4. 評価内容

# (1) プロジェクトの位置付け・必要性について 1) NED G プロジェクト としての妥当性

次世代交通社会の実現には、非効率な燃料消費の改善、衝突事故の削減な ど、一層の省エネ化と安全走行の高度化が重要である。また、この自動車関 連分野は、自動車の安全運転支援等を通じて更なる市場の成長が見込まれて おり、我が国としてもその世界市場獲得は重点施策と位置付けている。

本分野を推進するには、デバイス技術、情報処理技術等の異なる領域の技 術を束ね、また、企業だけでは成しえない難易度の高い要素技術の開発等が 必要となる。

以上、本事業は次世代交通社会を実現すると共に、我が国の主要産業であるエレクトロニクス産業、自動車産業等の国際競争力を強化するものであり、 また、民間企業単独では成しえないものである点から、NEDOが取り組む べきプロジェクトとして妥当である。

## 2)目的の妥当性

本事業では、自動車の周辺情報を把握するシステムのキーデバイスである 車載用障害物センシングデバイス、障害物検知・危険認識アプリケーション プロセッサ及びプローブデータ処理プロセッサを開発し、自動車関連企業の 競争力強化に貢献することを目的としており、妥当な目的である。

#### (1) プロジェクトの位置付け・必要性についての総合的評価

本事業は、自動車の省エネ化と安全性向上を目指した技術開発であり、次世 代交通社会の実現に必要不可欠であることから、位置付け・必要性は妥当であ る。

(2) ブロジェクトの運営マネジメントについて

2

#### 」)成果目標の妥当性

本事業では以下の研究開発を実施する。

研究開発項目① 車載用障害物センシングデバイスの開発

・夜間を含む全天候下で、多数の障害物の位置と距離を同時にリアルタイムで測定するセンシングデバイス技術の開発

研究開発項目② 障害物検知・危険認識アプリケーションプロセッサの開発 ・センシングデバイスのデータを基に多数の障害物を認識し、その動きを

予測し、衝突危険度を判別するアプリケーションプロセッサの開発 研究開発項目(3) プローブデータ処理プロセッサの開発

 多くの車から収集された周辺情報を高速処理する情報処理用低消費電力 プロセッサの開発

これらを通じて、非効率な燃料消費の改善、衝突事故の削減等次世代交通 社会の課題解決に必要とされる技術開発を目標としており、成果目標として 妥当である。

### 2) 実施計画の想定と妥当性

本事業の実施期間は最長5年間の研究開発を想定している。その際、事業 形態については、その内容に応じて妥当な形態に変更することとしている。 具体的には以下の通り。

研究開発項目①については、産学官の複数事業者が互いのノウハウ等を持 ちより協調して実施する基盤的内容の場合は、原則として委託事業として実 施し、それ以外の場合は、助成事業(助成率1/2以下)として実施する。 研究開発項目②、③については、助成事業(助成率1/2以下)として実

#### 施する。

#### 3)評価実施の想定と妥当性

NEDOは、(1)事業の位置付け・必要性、(2)研究開発マネジメン ト、(3)研究開発成果、(4)実用化、事業化に向けての見通し及び取り 組みの4つの評価項目について、外部有識者による評価を行う。5年間の事 業を実施する場合は、中間評価を平成27年度、事後評価を平成30年度に 実施する。

なお、中間評価結果を踏まえ、必要に応じて事業の加速・縮小・中止等、 見直しを迅速に行う。評価の時期については、当該研究開発に係る技術動向、 政策動向や当該研究開発の進捗状況等に応じて、事業実施を前倒しする等、 適宜見直すものとする。

4)実施体制の想定と妥当性

デバイス技術、情報処理技術等を有するメーカーが相互に連携し、また自

動車及び自動車部品メーカーがユーザー視点で常に市場情報をフィードバックしながら、研究開発目標の見直し、研究開発進捗管理等のマネジメントを行う体制をとる。

5)実用化・事業化戦略の想定と妥当性

本事業のそれぞれの研究開発項目の達成目標は事業化レベルを設定してお れ、プロジェクト終了後自動車関連分野の機器メーカー、モジュールメーカ ー、デバイスメーカー、製造装置メーカー等から上市されることが想定され ている。

6)知財戦略の想定と妥当性

実施する企業間での合意を想定している。

7)標準化戦略の想定と妥当性

プロジェクト内での標準化活動は想定していない。

(2) プロジェクトの運営マネジメントについての総合的評価

自動車及び自動車部品メーカーからの市場情報を適宜フィードバックする体制を構築する等、妥当な実施体制が構築されることが見込まれる。更に、本事業の目標は事業化レベルを設定しており、プロジェクト終了後の上市が期待される等、妥当な運営マネジメントを行っている。

(3) 成果の実用化・事業化の見通しについて

1)プロジェクト終了後における成果の実用化・事業化可能性

衝突回避システムなどの安全運転支援システムは小型車にまで標準搭載さ れる動きがあり世界的に重要分野として位置付けられている。またプローブ データを活用した安全且つ効率的な交通社会の実現は、世界規模で進行中の スマートシティプロジェクトの中核である。本事業は、そのようなグローバ ルニーズに即して行われるものであり、開発成果が実用化・事業化に繋がる 可能性は高いと判断される。

2)成果の波及効果

産業の裾野が広い自動車に搭載されることで、関連する製造装置や材料等 への大きな波及効果が期待される。また、本分野における主要企業、研究機 関の技術者の参画による事業レベルの技術開発を通じて、本分野における人 材育成が期待される。

(3) 成果の実用化、事業化の見通しについての総合的評価

本事業で開発する車載用障害物センシングデバイス、障害物検知・危険認識 アプリケーションプロセッサ、プローブデータ処理プロセッサのそれぞれのタ ーゲットは明確であり、また、安全走行に関する世界的ニーズに即して行われ る事業であるため、開発成果が実用化・事業化に繋がることが期待される。

4.

#### 「次世代スマートデバイス開発プロジェクト」に対するバブリックコメント募集の結果について

平成 25 年 7 月 30 日 N E D O 電子・材料・ナノテクノロジー部

NEDO POST 3 において標記基本計画(楽)に対するバブリックコメントの募集を行いました結果をご報告いたします。 みなさまからのご協力を頂き、ありがとうございました。

- パブリックコメント募集期間 平成25年6月21日~平成25年7月4日
- パブリックコメント投稿数<有効のもの> 計1件

1

| 3 | 3. パブリックコメントの内容とそれに対する考え方               |                                |
|---|-----------------------------------------|--------------------------------|
| 1 | ご意見の概要                                  | ご意見に対する考え方                     |
| - | 全体について                                  |                                |
|   | [意見1](1件)<br>本門は、これからの日本の技術力アップのためにも大変重 | [考え方と対応]<br>この度は貴重なご意見ありがとうござい |

| 「は気力で支払し」(1件)<br>本門は、これからの日本の技術力アップのためにも大変重要な目であると認識したいな。またその出口である事象化として難易度の高い車載用途をターゲットにしているこさは、本P」は安全運転支援を実現するためのセンシングディメシングージングにしている。またその出口である事象化として難易度の高い車載用途をターゲットにしているこさは、本P」は安全運転支援を実現するためのセンシングディメクの開発、事故センサーの情報から障害物を認識した決定を判別するアプリケーションプロセッサの情報、多くの単かった地震地を引きる。から国としてもその完成した増加を分析するブローブデータ処理プロセッサの開発を行うことで、洗滞緩和、交通事故妊娠に寄与し、低炭素かつ安全な次世代交通社会の基礎を影響するものです。<br>特定で、確定が何よりも転撃と考える。の方国としてもその完成した表示が必要でした。それ、変換単小な動車が起来に寄与し、低炭素かつ安全な次世代交通社会の基礎を影響するものです。<br>特定で、我が国の自動車及び自動車部品関連企業の競争力強化に含まれ、このように分野に特化したデバイスは分野専用品になります。それ、日本・加速を受ける、強い式器をないたいたいたいたいたいたいたいたいたいたいたいたいたいたいたいたいたいたいた | 他方、標準化等に係る活動は必要に応じて実施することも<br>考えられるので、基本計画も(1)②において「研究開発成果<br>は、標準化等との連携を図るため、標準化提案に係る評価手<br>法の優素、データの提供等を必要に応じて実施する。」と記<br>1 て取り招いこととしてまたます。 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|

以上

基本計画、技術開発課 題への反映



【論文】

| 番<br>号 | 発表者                  | 所属                | タイトル                                                                                                                        | 発表誌名、ページ番号                                                                                                                                   | 査読 | 発表年月      |
|--------|----------------------|-------------------|-----------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|----|-----------|
| 1      | Feng Wei<br>他        | 産業技<br>術総合<br>研究所 | Analysis of Thermal Stress<br>Distribution for TSV with<br>Novel Structure                                                  | Proc. of IEEE International<br>Conference on 3D System<br>Integration (3DIC), pp. 1-<br>4.                                                   | 有  | 2014/12/1 |
| 2      | 荒賀 佑樹<br>他           | 産業技<br>術総合<br>研究所 | Substrate Monitoring<br>System for Inspecting<br>Defects in TSV-Based Data<br>Buses                                         | Proc. of IEEE International<br>Conference on 3D System<br>Integration (3DIC), pp. 1-<br>5.                                                   | 有  | 2014/12/1 |
| 3      | Feng Wei<br>他        | 産業技<br>術総合<br>研究所 | Methods to Reduce Thermal<br>Stress for TSV Scaling<br>~TSV with Novel Structure:<br>Annular-Trench-Isolated<br>TSV~        | Proc. of IEEE Electronic<br>Components and Technology<br>Conference (ECTC), pp.<br>1057-1062.                                                | 有  | 2015/5/28 |
| 4      | Cristiano<br>Niclass | 豊田中<br>央研究<br>所   | A NIR-Sensitivity-Enhanced<br>Single-Photon Avalanche<br>Diode in 0.18μm                                                    | IISS2015                                                                                                                                     | 有  | 2015/6/1  |
| 5      | Melamed<br>Samson 他  | 産業技<br>術総合<br>研究所 | On-Chip Diode-based<br>Measurement of the Thermal<br>Effects of Die Thinning in<br>Three-Dimensional<br>Integrated Circuits | Proc. of 4th International<br>Conference in Advanced<br>Manufacturing for<br>Multifunctional<br>Miniaturised Devices<br>(ICAM3D), pp. 13-14. | 有  | 2015/6/3  |
| 6      | Melamed<br>Samson 他  | 産業技<br>術総合<br>研究所 | Investigation of Effects<br>of Metallization on Heat<br>Spreading in Bump-Bonded<br>3D Systems                              | Proc. of IEEE International<br>Conference on 3D System<br>Integration (3DIC), pp.<br>TS8.30.1-TS8.30.4.                                      | 有  | 2015/9/1  |
| 7      | 荒賀 佑樹<br>他           | 産業技<br>術総合<br>研究所 | Guard-Ring Monitoring<br>System for Inspecting<br>Defects in TSV-Based Data<br>Buses                                        | Proc. of IEEE International<br>Conference on 3D System<br>Integration (3DIC), pp.<br>TS8.18.1-TS8.18.5.                                      | 有  | 2015/9/1  |
| 8      | 荒賀 佑樹<br>他           | 産業技<br>術総合<br>研究所 | シリコン基板雑音監視による<br>TSV バス不良検出回路                                                                                               | Proc. of JIEP マイクロエレ<br>クトロニクスシンポジウム<br>(MES), pp. 343-346.                                                                                  | 有  | 2015/9/4  |
| 9      | Melamed<br>Samson 他  | 産業技<br>術総合<br>研究所 | Investigation into the<br>Thermal Effects of<br>Thinning Stacked Dies in<br>Three-Dimensional<br>Integrated Circuits        | Proc. of Thermal<br>Investigations of ICs and<br>Systems (THERMINIC), pp. 1-<br>4.                                                           | 嶣  | 2015/10/1 |
| 10     | 田代浩子                 | 富士通               | TSV および Si-IP 配線の電気<br>特性に及ぼす Si 基板抵抗率<br>の影響                                                                               | 電子情報通信学会論文誌 C<br>Vol. J98-C No. 11 pp. 236-<br>243                                                                                           | 有  | 2015年11月  |
| 11     | 長谷川清<br>久            | 図研                | 車載機器の開発を支える EDA<br>技術                                                                                                       | エレクトロ実装学会誌 2016<br>年1月号, p.9-11                                                                                                              | 有  | 2016/1/1  |
| 12     | Feng Wei<br>他        | 産業技<br>術総合<br>研究所 | Validation of TSV thermo-<br>mechanical simulation by<br>stress measurement                                                 | Microelectronics<br>Reliability, Volume 59,<br>April 2016, pp. 95-101                                                                        | 有  | 2016/1/23 |
| 13     | 小川勝                  | 豊田中<br>央研究<br>所   | Single-Photon Avalanche<br>Diode with Enhanced NIR-<br>Sensitivity for Automotive<br>LIDAR                                  | 論文:SENSORS (Open access<br>journal from MDPI)                                                                                                | 有  | 2016/3/1  |

| 番号 | 発表者                 | 所属                     | タイトル                                                                                                                                          | 発表誌名、ページ番号                                                                                                                   | 査読                                                                                                   | 発表年月       |
|----|---------------------|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|------------|
| 14 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | High-Yield Via-Last TSV<br>Process by Notchless<br>Silicon Etching and Wet<br>Cleaning of the First<br>Metal Layer                            | Proc. of International<br>Conference on Dynamical<br>Processes in Excited States<br>of Solids (DPC), pp. TP1-6-<br>1-TP1-6-4 | of International<br>cence on Dynamical<br>sses in Excited States 有<br>lids (DPC), pp. TP1-6-<br>-6-4 |            |
| 15 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | 高性能センサーシステムのた<br>めの高歩留まり・ビアラスト<br>TSV プロセスの開発                                                                                                 | Proc. of 第 30 回エレクトロ<br>ニクス実装学会春季講演大会,<br>pp. 256-259                                                                        | 無                                                                                                    | 2016/3/23  |
| 16 | Feng Wei<br>他       | 産業技<br>術総合<br>研究所      | Fabrication and stress<br>analysis of annular-<br>trench-isolated TSV                                                                         | Microelectronics<br>Reliability, Volume 63,<br>August 2016, pp. 142-147                                                      | 有                                                                                                    | 2016/5/13  |
| 17 | 土手暁                 | 富士通                    | Analyzing and modeling<br>methods for warpages of<br>thin and large die with<br>redistribution layer                                          | Japanese Journal of Applied<br>Physics Vol. 55, No. 6S3,<br>June 2016 (ADMETA 特集号)                                           | 有                                                                                                    | 2016年6月    |
| 18 | Feng Wei<br>他       | 産業技<br>術総合<br>研究所      | Low residual stress in Si<br>substrate of annular-<br>trench-isolated TSV                                                                     | Proc. of IEEE Electronic<br>Components and Technology<br>Conference (ECTC), pp.<br>1611-1616.                                | 有                                                                                                    | 2016/6/3   |
| 19 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | ビアラスト TSV プロセスで形<br>成した微細 TSV の電気特性評<br>価                                                                                                     | Proc. of JIEP マイクロエレ<br>クトロニクスシンポジウム<br>(MES), pp. 311-314.                                                                  | 嶣                                                                                                    | 2016/9/9   |
| 20 | Melamed<br>Samson 他 | 産業技<br>術総合<br>研究所      | Impact of thinning stacked<br>dies on the thermal<br>resistance of bump-bonded<br>three-dimensional<br>integrated circuits                    | Microelectronics<br>Reliability, Volume 67,<br>December 2016, pp. 2-8                                                        | 有                                                                                                    | 2016/9/9   |
| 21 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | Development of a High-<br>Yield Via-Last TSV Process<br>Using Notchless Si Etching<br>and Wet Cleaning of First<br>Metal Layer                | Proc. of Advanced<br>Metallization Conference<br>(ADMETA), pp. 86-87.                                                        | 有                                                                                                    | 2016/10/21 |
| 22 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | Wet Cleaning Process for<br>High-Yield Via-Last TSV<br>Formation                                                                              | Proc. of IEEE International<br>Conference on 3D System<br>Integration (3DIC), pp. 1-<br>4.                                   | 有                                                                                                    | 2016/11/11 |
| 23 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | ビアラスト型 TSV の高留まり<br>化のためのウエット洗浄プロ<br>セスの開発                                                                                                    | Proc. of 電子情報通信学会シ<br>リコン材料・デバイス研究会,<br>pp. 35-40.                                                                           | 嶣                                                                                                    | 2017/2/6   |
| 24 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | ビアラスト型 TSV の高歩留ま<br>り形成のためのビア底洗浄工<br>程の検討                                                                                                     | Proc. of 第 64 回応用物理学<br>会春季学術講演会, pp. 14p- 無<br>P3-7.                                                                        |                                                                                                      | 2017/3/14  |
| 25 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | Metal Contamination<br>Evaluation of Via-Last Cu<br>TSV Process Using<br>Notchless Si Etching and<br>Wet Cleaning of the First<br>Metal Layer | Proc. of IEEE Electronic<br>Components and Technology<br>Conference (ECTC), pp. 655-<br>659.                                 | 有                                                                                                    | 2017/6/1   |

| 番号 | 発表者                 | 所属                     | タイトル                                                                                                                                                            | 発表誌名、ページ番号                                                                                           | 査読 | 発表年月       |
|----|---------------------|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|----|------------|
| 26 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | Development of a high-<br>yield via-last through<br>silicon via process using<br>notchless silicon etching<br>and wet cleaning of the<br>first metal layer      | Japanese Journal of Applied<br>Physics (JJAP) Vol. 56, No.<br>7S2, pp. 07KE02-1-6                    | 有  | 2017/6/27  |
| 27 | Melamed<br>Samson 他 | 産業技<br>術総合<br>研究所      | Thermal impact of extreme<br>die thinning in bump-<br>bonded three-dimensional<br>integrated circuits                                                           | Microelectronics<br>Reliability, Volume 79,<br>December 2017, pp. 380-386                            | 有  | 2017/7/22  |
| 28 | 荒賀 佑樹<br>他          | 産業技<br>術総合<br>研究所      | Investigation of Transient<br>Thermal Distribution in<br>Three-Dimensional Stacked<br>ICs                                                                       | Proc. of International<br>Conference on Solid State<br>Devices and Materials<br>(SSDM), pp. 739-740. | 有  | 2017/9/21  |
| 29 | 荒賀 佑樹<br>他          | 産業技<br>術総合<br>研究所      | Evaluation of Substrate<br>Noise Suppression Method<br>to Mitigate Crosstalk<br>among TSVs                                                                      | Proc. of International<br>Conference on Solid State<br>Devices and Materials<br>(SSDM), pp. 399-400. | 有  | 2017/9/22  |
| 30 | Feng Wei<br>他       | 産業技<br>術総合<br>研究所      | Investigation of Thermal<br>Stress for 6-micron<br>Diameter TSV by Polarized<br>Raman Spectroscopy<br>Measurement and Finite<br>Element Simulation              | Proc. of Advanced<br>Metallization Conference<br>(ADMETA)                                            | 有  | 2017/10/19 |
| 31 | 大原悠希<br>他           | (株)デ<br>ンソー            | 高機能車載センサ創出に向け<br>た三次元集積化技術の開発                                                                                                                                   | 電子情報通信学会論文誌 C,<br>Vol. J101-C, No. 2, pp. 50-57                                                      | 有  | Jan-18     |
| 32 | 宮原昭一                | 富士通                    | 3次元LSI設計における局所<br>応力伝搬の温度依存性を盛り<br>込んだCMOS回路特性解析                                                                                                                | 電子情報通信学会論文誌 C<br>Vol. J101-C No. 2 pp. 74-82                                                         | 有  | 2018年2月    |
| 33 | 荒賀 佑樹<br>他          | 産業技<br>術総合<br>研究所      | Evaluation of substrate<br>noise suppression method<br>to mitigate crosstalk<br>among TSVs                                                                      | Japanese Journal of Applied<br>Physics (JJAP) Vol. 57, No.<br>4S, pp. 04FC07-1-6                     | 有  | 2018/3/16  |
| 34 | 荒賀 佑樹<br>他          | 産業技<br>術総合<br>研究所      | Investigation of transient<br>thermal dissipation in<br>thinned LSI for advanced<br>packaging                                                                   | Japanese Journal of Applied<br>Physics (JJAP) Vol. 57, No. 有<br>4S, pp. 04FC06-1-5                   |    | 2018/3/16  |
| 35 | Feng Wei<br>他       | 産業技<br>術総合<br>研究所      | Residual stress<br>investigation of via-last<br>through-silicon via (TSV)<br>by polarized Raman<br>spectroscopy measurement<br>and finite element<br>simulation | Japanese Journal of Applied<br>Physics (JJAP) Vol. 57, No.<br>7S2, pp. 07MF02-1-4                    | 有  | 2018/5/30  |
| 36 | 佐々木真                | 富士通                    | 3 次元積層 IC における局所<br>発熱源からの放熱特性に与え<br>るアンダーフィル層の影響                                                                                                               | スマートプロセス学会誌<br>Vol.7 No.4 2018(Mate2018<br>特集号) <b>(優秀論文賞)</b>                                       | 有  | 2018年7月    |
| 37 |                     | 図研                     | 積層 IC と三次元パッケージ<br>のための設計及びモデリング<br>技術の革新                                                                                                                       | 電子情報通信学会誌 2019 年 3<br>月号, (掲載予定)                                                                     | 有  | 2018/7/6   |
| 38 | 長谷川清<br>久           | 図研                     | 三次元積層 IC 設計とモデリ<br>ング手法                                                                                                                                         | エレクトロ実装学会誌 2018<br>年8月号, p.447-451                                                                   | 有  | 2018/8/1   |
| 39 | 渡辺 直也<br>他          | 産業技<br>術総合<br>研究所<br>他 | ノッチレス Si エッチングと<br>第1メタル層のウエット洗浄<br>で形成した微細 TSV つき薄形<br>チップの積層                                                                                                  | Proc. of JIEP マイクロエレ<br>クトロニクスシンポジウム<br>(MES), pp. 57-60.                                            | 無  | 2018/9/6   |

# 【外部発表】

## (a) 学会発表·講演

| 番<br>号 | 発表者                 | 所属                | タイトル                                                                                                                        | 会議名                                                                                                                     | 発表年月       |
|--------|---------------------|-------------------|-----------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|------------|
| 1      | 中村誠                 | 富士通               | 三次元積層集積デバイス向け高<br>アスペクト比のビア深さ測定                                                                                             | 第 75 回応用物理学会 秋季<br>学術講演会                                                                                                | 2014/9/19  |
| 2      | 土手暁                 | 富士通               | 再配線構造による薄化 Si チップ<br>の熱変形挙動                                                                                                 | 第 75 回応用物理学会 秋季<br>学術講演会                                                                                                | 2014/9/19  |
| 3      | 中村誠                 | 富士通               | Directly depth measurement<br>system of high aspect ratio<br>via hole for 3D stacked<br>device                              | Advanced Metallization<br>Conference 2014                                                                               | 2014/10/23 |
| 4      | Feng Wei 他          | 産業技術<br>総合研究<br>所 | Analysis of Thermal Stress<br>Distribution for TSV with<br>Novel Structure                                                  | IEEE International<br>Conference on 3D System<br>Integration (3DIC)                                                     | 2014/12/1  |
| 5      | 荒賀 佑樹 他             | 産業技術<br>総合研究<br>所 | Substrate Monitoring System<br>for Inspecting Defects in<br>TSV-Based Data Buses                                            | IEEE International<br>Conference on 3D System<br>Integration (3DIC)                                                     | 2014/12/1  |
| 6      | 木村禎祐                | デンソー              | 次世代スマートデバイス開発 PJ                                                                                                            | セミコンジャパン 2014                                                                                                           | 2014/12/19 |
| 7      | 藤本裕                 | デンソー              | 環境・安全を牽引するカーエレ<br>クトロニクスと半導体技術                                                                                              | ネプコンジャパン 2015                                                                                                           | 2015/1/16  |
| 8      | 村上嘉浩                | デン<br>ソー・図<br>研   | 三次元積層 IC を用いたパッケー<br>ジ熱応力設計                                                                                                 | 第 29 回エレクトロニクス実<br>装学会 春季講演大会                                                                                           | 2015/3/16  |
| 9      | 赤松俊也                | 富士通               | Study of Chip Stack Process<br>and Electrical Properties for<br>3D- IC                                                      | 11th International<br>Conference and Exhibition<br>On Device Packaging<br>(研究奨励賞)                                       | 2015/3/17  |
| 10     | 森田将                 | 富士通               | C4 バンプ接続における 無電解<br>Ni-B UBM のバリア特性                                                                                         | エレクトロニクス実装学会<br>春季講演大会                                                                                                  | 2015/3/18  |
| 11     | 長谷川清久               | 図研                | 三次元積層 IC を用いたパッケー<br>ジ熱応力設計                                                                                                 | LPB フォーラム                                                                                                               | 2015/3/19  |
| 12     | 只木進二                | 富士通               | Reliability Studies on Micro-<br>joints for 3D-Stacked Chip                                                                 | 2015 International<br>Conference on Electronics<br>Packaging and iMAPS All<br>Asia Conference                           | 2015/4/15  |
| 13     | 北田秀樹                | 富士通               | Thermal stress destruction<br>analysis in Low-k layer by<br>via-last TSV structure                                          | IEEE 65th Electronic<br>Components and<br>Technology Conference<br>(ECTC 2015)                                          | 2015/5/26  |
| 14     | Feng Wei 他          | 産業技術<br>総合研究<br>所 | Methods to Reduce Thermal<br>Stress for TSV Scaling ~TSV<br>with Novel Structure:<br>Annular-Trench-Isolated TSV~           | IEEE Electronic<br>Components and Technology<br>Conference (ECTC)                                                       | 2015/5/28  |
| 15     | Melamed<br>Samson 他 | 産業技術<br>総合研究<br>所 | On-Chip Diode-based<br>Measurement of the Thermal<br>Effects of Die Thinning in<br>Three-Dimensional Integrated<br>Circuits | 4th International<br>Conference in Advanced<br>Manufacturing for<br>Multifunctional<br>Miniaturised Devices<br>(ICAM3D) | 2015/6/3   |
| 16     | 赤松俊也                | 富士通               | TSV を用いた三次元実装技術の取<br>り組み                                                                                                    | 2015 年度 第1回 TSV 応用研<br>究会                                                                                               | 2015/6/19  |
| 17     | 村上嘉浩                | デン<br>ソー・図<br>研   | 三次元積層 IC を用いたパッケー<br>ジ熱応力設計                                                                                                 | システム Jisso-CAD/CAE 27<br>年度第1回公開研究会                                                                                     | 2015/7/27  |
| 番<br>号 | 発表者                         | 所属                          | タイトル                                                                                                                                                                         | 会議名                                                                                            | 発表年月          |
|--------|-----------------------------|-----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|---------------|
| 18     | 森田将                         | 富士通                         | Barrier Properties of<br>Electroless Ni-B UBM for<br>Solder Joining                                                                                                          | International<br>Microelectronics Assembly<br>and Packaging Society<br>(IMAPS 2015)            | 2015/8/8      |
| 19     | Melamed<br>Samson 他         | 産業技術<br>総合研究<br>所           | Investigation of Effects of<br>Metallization on Heat<br>Spreading in Bump-Bonded 3D<br>Systems                                                                               | IEEE International<br>Conference on 3D System<br>Integration (3DIC)                            | 2015/9/1      |
| 20     | 荒賀 佑樹 他                     | 産業技術<br>総合研究<br>所           | Guard-Ring Monitoring System<br>for Inspecting Defects in<br>TSV-Based Data Buses                                                                                            | IEEE International<br>Conference on 3D System<br>Integration (3DIC)                            | 2015/9/1      |
| 21     | 吉良秀彦                        | 富士通                         | 大面積チップサイズ対応の TSV<br>チップ積層技術の開発                                                                                                                                               | マイクロエレクトロニクス<br>シンポジウム (MES2015)                                                               | 2015/9/3      |
| 22     | 荒賀 佑樹 他                     | 産業技術<br>総合研究<br>所           | シリコン基板雑音監視による TSV<br>バス不良検出回路                                                                                                                                                | JIEP マイクロエレクトロニ<br>クスシンポジウム (MES)                                                              | 2015/9/4      |
| 23     | 田代浩子                        | 富士通                         | 65nm MOSFET および CMOS イン<br>バータの電気特性に及ぼす TSV<br>応力の影響                                                                                                                         | マイクロエレクトロニクス<br>シンポジウム (MES2015)                                                               | 2015/9/4      |
| 24     | 佐々木真                        | 富士通                         | 三次元積層 LSI における TSV を<br>経由する線路の信号伝送特性                                                                                                                                        | マイクロエレクトロニクス<br>シンポジウム (MES2015)                                                               | 2015/9/4      |
| 25     | 土手暁                         | 富士通                         | Deformation of Thin and Large<br>Si Die with Non-uniform RDL<br>Pattern                                                                                                      | ADMETA plus 2015(応用物<br>理学会主催)                                                                 | 2015/9/17     |
| 26     | Melamed<br>Samson 他         | 産業技術<br>総合研究<br>所           | Investigation into the<br>Thermal Effects of Thinning<br>Stacked Dies in Three-<br>Dimensional Integrated<br>Circuits                                                        | Thermal Investigations of<br>ICs and Systems<br>(THERMINIC)                                    | 2015/10/1     |
| 27     | 村上嘉浩                        | 図研・デ<br>ンソー                 | 三次元積層 IC を含んだパッケー<br>ジ熱設計                                                                                                                                                    | エレクトロニクス実装学会<br>ワークショップ 2015                                                                   | 2015/10/15    |
| 28     | Cristiano<br>Niclass        | 豊田中央<br>研究所                 | A NIR-Sensitivity-Enhanced<br>Single-Photon Avalanche Diode<br>in 0.18μm                                                                                                     | NEDO CDTI ワークショップ                                                                              | 2015/10/15    |
| 29     | 藤本裕                         | デンソー                        | カーエレクトロニクスを牽引す<br>る半導体技術/実装技術                                                                                                                                                | Zuken Innovation World<br>2015                                                                 | 2015/10/16    |
| 30     | 村上嘉浩                        | デンソー                        | 三次元積層 IC 含んだパッケージ<br>の熱解析                                                                                                                                                    | ANSYS Electronics<br>Simulation Expo 2015                                                      | 2015/10/23    |
| 31     | 野村昌弘                        | ルネサス<br>エレクト<br>ロニクス<br>(株) | Development of over 1000<br>GOPS/W Image Recognition<br>Processor Platform<br>Technologies                                                                                   | NEDO-CDTI ワークショップ                                                                              | 2015/10/23    |
| 32     | Humar<br>Mandavia           | 図研・デ<br>ンソー                 | Thermal and Stress-aware<br>Design for Three Dimensional<br>Stacked IC Package                                                                                               | Georgia Tech Packaging<br>Research Center Presents<br>5th Annual Global<br>Interposer Workshop | 2015/11/6     |
| 33     | 菊池俊一                        | 富士通                         | Thermal Characterization and<br>Modeling of BEOL for 3D<br>Integration                                                                                                       | IEEE CPMT Symposium Japan<br>2015                                                              | 2015/11/10    |
| 34     | 藤本裕                         | デンソー                        | カーエレクトロニクスを牽引す<br>る半導体技術                                                                                                                                                     | 半導体パッケージ技術展                                                                                    | 2016/1/13     |
| 35     | Humair<br>Mandavia、<br>古賀一成 | 図研                          | Improving Design Performance<br>with System-level Co-design<br>and Multi-physics Analysis:<br>Thermal and Stress-aware<br>Design for Three Dimensional<br>Stacked IC Package | SMTA Pan Pacific<br>Microelectronics<br>Symposium                                              | 2016/01/25-28 |

| 番<br>号 | 発表者        | 所属                  | タイトル                                                                                                                               | 会議名                                                                                        | 発表年月       |
|--------|------------|---------------------|------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|------------|
| 36     | 森田将        | 富士通                 | 無電解 Ni-B めっき UBM のはんだ<br>バリア特性と接合強度の検討                                                                                             | 第22回「エレクトロニクス<br>におけるマイクロ接合・実<br>装技術」シンポジウム<br>(Mate2016) <b>(研究奨励賞)</b>                   | 2016/2/3   |
| 37     | 土手暁        | 富士通                 | 3次元集積デバイスにおける座屈<br>を考慮した薄化チップの変形モ<br>デル                                                                                            | 第22回「エレクトロニクス<br>におけるマイクロ接合・実<br>装技術」シンポジウム<br>(Mate2016)                                  | 2016/2/3   |
| 38     | 森田将        | 富士通                 | 無電解 Ni-B UBM のはんだバリア<br>性に及ぼす B 濃度の影響                                                                                              | 第 30 回エレクトロニクス実<br>装学会春季講演大会                                                               | 2016/2/5   |
| 39     | 赤松俊也       | 富士通                 | Study of Chip Stacking<br>Process and Electrical<br>Characteristic Evaluation of<br>Cu pillar Joint Between Chips<br>Including TSV | IEEE 66th Electronic<br>Components and Technology<br>Conference (ECTC 2016)                | 2016/3/1   |
| 40     | 土手暁        | 富士通                 | Characterization of Warpages<br>and Layout-Dependent Local-<br>Deformations for Large Die 3D<br>Stacking                           | IEEE 66th Electronic<br>Components and Technology<br>Conference (ECTC 2016)                | 2016/3/1   |
| 41     | 渡辺 直也 他    | 産業技術<br>総合研究<br>所 他 | High-Yield Via-Last TSV<br>Process by Notchless Silicon<br>Etching and Wet Cleaning of<br>the First Metal Layer                    | International Conference<br>on Dynamical Processes in<br>Excited States of Solids<br>(DPC) | 2016/3/15  |
| 42     | 渡辺 直也 他    | 産業技術<br>総合研究<br>所 他 | 高性能センサーシステムのため<br>の高歩留まり・ビアラスト TSV<br>プロセスの開発                                                                                      | 第 30 回エレクトロニクス実<br>装学会春季講演大会                                                               | 2016/3/23  |
| 43     | 長谷川清久      | 図研・デ<br>ンソー         | 三次元積層 IC の設計と LVS/DRC<br>の手法                                                                                                       | 第 30 回 エレクトロニクス<br>実装学会 春季講演大会                                                             | 2016/3/24  |
| 44     | 森田将        | 富士通                 | 無電解 Ni-B めっき UBM のはんだ<br>バリア特性と接合強度の検討                                                                                             | 電子デバイス実装研究委員<br>会                                                                          | 2016/5/23  |
| 45     | Feng Wei 他 | 産業技術<br>総合研究<br>所   | Low residual stress in Si<br>substrate of annular-trench-<br>isolated TSV                                                          | IEEE Electronic<br>Components and Technology<br>Conference (ECTC)                          | 2016/6/3   |
| 46     | 田代浩子       | 富士通                 | TSV の応力の影響による CMOS 回<br>路レベルの KOZ の抽出                                                                                              | 第 26 回マイクロエレクトロ<br>ニクスシンポジウム<br>(MES2016)                                                  | 2016/9/8   |
| 47     | 渡辺 直也 他    | 産業技術<br>総合研究<br>所 他 | ビアラスト TSV プロセスで形成<br>した微細 TSV の電気特性評価                                                                                              | JIEP マイクロエレクトロニ<br>クスシンポジウム (MES)                                                          | 2016/9/9   |
| 48     | 只木進二       | 富士通                 | 3 次元 LSI 実装の微細マイクロバ<br>ンプ接合状態と電流密度耐性                                                                                               | 第 26 回マイクロエレクトロ<br>ニクスシンポジウム<br>(MES2016)                                                  | 2016/9/9   |
| 49     | 渡辺 直也 他    | 産業技術<br>総合研究<br>所 他 | Development of a High-Yield<br>Via-Last TSV Process Using<br>Notchless Si Etching and Wet<br>Cleaning of First Metal Layer         | Advanced Metallization<br>Conference (ADMETA)                                              | 2016/10/21 |
| 50     | 吉良秀彦       | 富士通                 | Development of A Stacking<br>Technology for Large-sized<br>Chips using Non-Conductive<br>Film                                      | IEEE CPMT Symposium Japan<br>2016 (ICSJ 2016)                                              | 2016/11/7  |
| 51     | 菊池俊一       | 富士通                 | An Experimental Setup of<br>Stacked thermal chips with<br>Selectable cell heaters for<br>3D integration design                     | IEEE CPMT Symposium Japan<br>2016 (ICSJ 2016)                                              | 2016/11/7  |

| 番<br>号 | 発表者     | 所属                          | タイトル                                                                                                                                                                 | 会議名                                                                           | 発表年月          |  |
|--------|---------|-----------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------|---------------|--|
| 52     | 北田秀樹    | 富士通                         | Study of MOSFET thermal<br>stability with TSV in<br>operation temperature using<br>novel 3D-LSI stress analysis                                                      | The IEEE International<br>Conference on 3D System<br>Integration (3D IC 2016) | 2016/11/10    |  |
| 53     | 渡辺 直也 他 | 産業技術<br>総合研究<br>所 他         | Wet Cleaning Process for<br>High-Yield Via-Last TSV<br>Formation                                                                                                     | IEEE International<br>Conference on 3D System<br>Integration (3DIC)           | 2016/11/11    |  |
| 54     | 須和田誠    | 富士通                         | Considerations of TSV effects<br>on next-generation super-<br>high-speed transmission and<br>power integrity design for<br>300A-class 2.5D and 3D pkg<br>integration | The IEEE International<br>Conference on 3D System<br>Integration (3D IC 2016) | 2016/11/11    |  |
| 55     | 野村昌弘    | ルネサス<br>エレクト<br>ロニクス<br>(株) | 次世代スマートデバイス開発プ<br>ロジェクト「1,000G0PS/Wを超え<br>る画像意味理解プロセッサプ<br>ラットフォーム技術の開発」                                                                                             | 第9回新産業技術促進検討<br>会                                                             | 2016/11/15    |  |
| 56     | 北田秀樹    | 富士通                         | Thermal Stress Reliability of<br>Copper Through Silicon Via<br>Interconnects for 3D Logic<br>Devices                                                                 | Electronics Packaging<br>Technology Conference<br>2016 (EPTC2016)             | 2016/11/30    |  |
| 57     | 寺部雅能    | デンソー                        | Multi-core Technology for<br>LiDAR Processing                                                                                                                        | Consumer Electronics Show 2017/1/20                                           |               |  |
| 58     | 菊池遼     | 富士通                         | 局所加熱領域を有する3次元積<br>層 IC を用いた過渡熱解析による<br>熱特性評価                                                                                                                         | 第 23 回エレクトロニクスに<br>おけるマイクロ接合・実装<br>技術シンポジウム                                   | 2017/2/1      |  |
| 59     | 只木進二    | 富士通                         | 3次元実装 LSI の温度サイクル<br>における信頼性                                                                                                                                         | 第 23 回エレクトロニクスに<br>おけるマイクロ接合・実装<br>技術シンポジウム                                   | 2017/2/2      |  |
| 60     | 渡辺 直也 他 | 産業技術<br>総合研究<br>所 他         | ビアラスト型 TSV の高留まり化<br>のためのウエット洗浄プロセス<br>の開発                                                                                                                           | 電子情報通信学会シリコン<br>材料・デバイス研究会 2017/2/6                                           |               |  |
| 61     | 北田秀樹    | 富士通                         | 高性能大規模3次元プロセッサ<br>開発における高信頼性デバイス<br>積層技術                                                                                                                             | 電子回路研究会                                                                       | 2017/2/24     |  |
| 62     | 長谷川清久   | 図研・デ<br>ンソー                 | 三次元積層 IC の構想設計におけ<br>る効率改善手法の検討                                                                                                                                      | 第 31 回 エレクトロニクス<br>実装学会 春季講演大会                                                | 2017/3/8      |  |
| 63     | 北田秀樹    | 富士通                         | Development of high yield and<br>reliability design for high-<br>performance ultra large scale<br>3DLSI processor                                                    | International<br>Microelectronics AND<br>Packaging Society<br>(iMAPS2017)     |               |  |
| 64     | 渡辺 直也 他 | 産業技術<br>総合研究<br>所 他         | ビアラスト型 TSV の高歩留まり<br>形成のためのビア底洗浄工程の<br>検討                                                                                                                            | 第 64 回応用物理学会春季学<br>術講演会 2017/3/14                                             |               |  |
| 65     | 秋田浩伸    | デンソー                        | An Imager Using 2-D Single-<br>Photon Avalanche Diode Array                                                                                                          | IEEE SSCS Japan 2017                                                          | 2017 2017/6/1 |  |
| 66     | 大原悠希 他  | (株)デン<br>ソー                 | A Cost Effective Via Last TSV<br>Technology Using Molten<br>Solder Filling for Automobile<br>Application                                                             | 2017 IEEE 68th Electronic<br>Components and Technology<br>Conference          | 2017/6/1      |  |
| 67     | 渡辺 直也 他 | 産業技術<br>総合研究<br>所 他         | Metal Contamination<br>Evaluation of Via-Last Cu TSV<br>Process Using Notchless Si<br>Etching and Wet Cleaning of<br>the First Metal Layer                           | IEEE Electronic<br>Components and Technology<br>Conference (ECTC)             | 2017/6/1      |  |
| 68     | 藤本裕     | デンソー                        | カーエレクトロニクスを牽引す<br>る半導体技術                                                                                                                                             | JIEP 最先端実装技術シンポ<br>ジウム                                                        | 2017/6/7      |  |

| 番号 | 発表者        | 所属                          | タイトル                                                                                                                                                   | 会議名                                                                                                 | 発表年月       |
|----|------------|-----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------|------------|
| 69 | 長谷川清久      | 図研・デ<br>ンソー                 | TSV を使った積層 IC のための統<br>合設計環境の構築                                                                                                                        | TSV 応用研究会                                                                                           | 2017/6/15  |
| 70 | 秋田浩伸       | デンソー                        | An Imager Using 2-D Single-<br>Photon Avalanche Diode Array                                                                                            | IEEE Symposium on VLSI<br>Circuits                                                                  | 2017/6/15  |
| 71 | 上杉浩        | デン<br>ソー・図<br>研             | 三次元積層 IC の開発に向けた統<br>合設計環境の構築                                                                                                                          | 第 27 回 マイクロエレクト<br>ロニクスシンポジウム                                                                       | 2017/8/30  |
| 72 | 田代 浩子      | 富士通                         | TSV 応力伝搬の動作温度依存性が<br>及ぼす CMOS 回路特性変動への影<br>響                                                                                                           | 第27回マイクロエレクトロ<br>ニクスシンポジウム<br>(MES2017)<br><b>(ベストペーパー賞)</b>                                        | 2017/8/30  |
| 73 | 土手 暁       | 富士通                         | 三次元 LSI 実装による TSV 近傍<br>の応力変化と CMOS 特性への影響<br>評価                                                                                                       | 第 27 回マイクロエレクトロ<br>ニクスシンポジウム<br>(MES2017)                                                           | 2017/8/30  |
| 74 | 荒賀 佑樹 他    | 産業技術<br>総合研究<br>所           | Investigation of Transient<br>Thermal Distribution in<br>Three-Dimensional Stacked ICs                                                                 | International Conference<br>on Solid State Devices<br>and Materials (SSDM)                          | 2017/9/21  |
| 75 | 荒賀 佑樹 他    | 産業技術<br>総合研究<br>所           | Evaluation of Substrate Noise<br>Suppression Method to<br>Mitigate Crosstalk among TSVs                                                                | International Conference<br>on Solid State Devices<br>and Materials (SSDM)                          | 2017/9/22  |
| 76 | 野村昌弘       | ルネサス<br>エレクト<br>ロニクス<br>(株) | Next Generation Smart Device<br>Development Project -<br>Development of over 1,000<br>GOPS/W Image Recognition<br>Processor Platform<br>Technologies - | The 3rd ImPACT<br>International Symposium<br>on Spintronic Memory,<br>Circuit and Storage           | 2017/9/25  |
| 77 | Feng Wei 他 | 産業技術<br>総合研究<br>所           | Investigation of Thermal<br>Stress for 6-micron Diameter<br>TSV by Polarized Raman<br>Spectroscopy Measurement and<br>Finite Element Simulation        | Advanced Metallization<br>Conference (ADMETA)                                                       | 2017/10/19 |
| 78 | 藤本裕        | デンソー                        | 進化するカーエレクトロニクス<br>と半導体技術・実装技術                                                                                                                          | Zuken Innovation World<br>2017                                                                      | 2017/10/20 |
| 79 | 藤田陽子       | 図研                          | NEW CAD TOOLS FEATURE FOR<br>VIRTUAL PROTOTYPING                                                                                                       | IWLPC 2017@San Jose,<br>California, USA                                                             | 2017/10/24 |
| 80 | 只木 進二      | 富士通                         | Development of High-<br>Performance Ultra Large Scale<br>3D Processor with High<br>Reliability Packaging Design                                        | 12th International<br>Microsystems, Packaging,<br>Assembly and Circuits<br>Technology (IMPACT2017)  | 2017/10/25 |
| 81 | 菊池 俊一      | 富士通                         | Thermal Modeling and<br>Experimental Verification<br>using Large-sized Stacked<br>Chips                                                                | IEEE CPMT Symposium Japan<br>2017 (ICSJ 2017)                                                       | 2017/11/21 |
| 82 | 土手 暁       | 富士通                         | Impact of 3D Stacking on the<br>TSV-induced Stress and the<br>CMOS Characteristics                                                                     | Electronics Packaging<br>Technology Conference<br>2017 (EPTC2017)<br><b>(Best industrial paper)</b> | 2017/12/8  |
| 83 | 山崎一寿       | 富士通                         | 3次元実装におけるはんだ接合構<br>造の許容電流密度に及ぼす影響                                                                                                                      | 第24回「エレクトロニクス<br>におけるマイクロ接合・実<br>装技術」シンポジウム<br>(Mate2018)                                           | 2018/1/31  |
| 84 | 水谷厚司 他     | (株)デン<br>ソー                 | 車載用低コストはんだ TSV 技術                                                                                                                                      | 電子情報通信学会技術研究<br>報                                                                                   | 2018/2/8   |
| 85 | 長谷川清久      | 図研                          | ADAS 時代の三次元実装に向けた<br>三次元積層設計とモデリング手<br>法の検討                                                                                                            | 第 32 回 エレクトロニクス<br>実装学会 春季講演大会                                                                      | 2018/3/7   |

| 番<br>号 | 発表者     | 所属                  | タイトル                                                                                                       | 会議名                                                                        | 発表年月      |
|--------|---------|---------------------|------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------|-----------|
| 86     | 菊池 俊一   | 富士通                 | Assembly Process Development<br>of Ultra Large Scale 3D<br>Stacking with Transmission<br>Circuits via TSVs | IEEE 68th Electronic<br>Components and Technology<br>Conference (ECTC2018) | 2018/5/30 |
| 87     | 大原悠希 他  | (株)デン<br>ソー         | A Study of Crystal<br>Orientation of Solder TSVs                                                           | 2018 IEEE 69th Electronic<br>Components and Technology<br>Conference       | 2018/6/1  |
| 88     | 渡辺 直也 他 | 産業技術<br>総合研究<br>所 他 | ノッチレス Si エッチングと第1<br>メタル層のウエット洗浄で形成<br>した微細 TSV つき薄形チップの<br>積層                                             | JIEP マイクロエレクトロニ<br>クスシンポジウム (MES)                                          | 2018/9/6  |

### (b)新聞・雑誌等への掲載

| 番<br>号 | 所属                      | タイトル                                                                                             | 掲載誌名                                                                                      | 発表年月       |
|--------|-------------------------|--------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------|------------|
| 1      | ルネサスエレ<br>クトロニクス<br>(株) | 第9回新産業技術促進検討会<br>センサを制する者は IoT を制す                                                               | 日刊工業新聞, p.16                                                                              | 2016/12/26 |
| 2      | 富士通<br>吉見康一             | Verification of Power and Thermal<br>Integrity of Large Vertically Stacked<br>Dies               | ANSYS ADVANTAGE MAGAZINE(英語版) ISSUE 2 2016 pp 20-22                                       | 2016       |
| 3      | 富士通<br>吉見康一             | 3D-ICのPI/TI 検証                                                                                   | ANSYS ADVANTAGE MAGAZINE(日本語版)                                                            | 2016       |
| 4      | 富士通<br>北田秀樹             | 電子機器の小型・高密度化を実現する三次<br>元実装技術                                                                     | 雑誌 FUJITSU 2017-1 月号(Vol.68,<br>No.1)pp 22-29                                             | 2017/1     |
| 5      | 富士通<br>北田秀樹             | 3D Packaging Technology to Realize<br>Compact/High-Density and High High-<br>Performance Servers | FUJITSU SCIENTIFIC & TECHNICAL<br>JOURNAL(F.S.T.J.)2月号                                    | 2017/2     |
| 6      | ルネサスエレ<br>クトロニクス<br>(株) | 自動運転時代に向けた新たなコンセプト<br>「Renesas autonomy™」を発表<br>(スマートカメラ向け SoC「R-Car V3M」)                       | https://www.renesas.com/jp/ja/ab<br>out/press-<br>center/news/2017/news20170411c.h<br>tml | 2017/04/11 |
| 7      | ルネサスエレ<br>クトロニクス<br>(株) | 車載用スマートカメラ向け SoC の第二弾、<br>レベル 3、4 の自動運転システムの実用化<br>に向け「R-Car V3H」を発表                             | https://www.renesas.com/jp/ja/ab<br>out/press-<br>center/news/2018/news20180228a.h<br>tml | 2018/02/28 |

## (c)その他

| 番号 | 所属                         | タイトル                                                                                                                                                         | イベント名                                            | 発表年月          |
|----|----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------|---------------|
| 1  | ルネサスエレクト<br>ロニクス・クラリ<br>オン | 自動運転時における危機認識技術をパネル<br>展示で紹介                                                                                                                                 | CEATEC Japan 2015<br>(NEDOブース)                   | 2015/10/7-10  |
| 2  | デンソー・図研・<br>富士通            | ・運転高度化のための次世代スマートデバ<br>イス<br>・次世代車載用障害物センシングデバイス<br>を実現する3次元実装評価技術の開発<br>・次世代車載用障害物センシングデバイス<br>を実現する3次元積層技術の開発<br>・積層 IC を効率的に開発するための3次<br>元統合設計・検証プラットフォーム | SEMICON Japan 2015<br>(NEDO ブースでのパネルお<br>よびデモ展示) | 2015/12/16-18 |
| 3  | 富士通                        | 冷却体験デモ                                                                                                                                                       | CEATEC Japan 2016                                | 2016/10/4-7   |

## 2. 分科会公開資料

次ページより、プロジェクト推進部署・実施者が、分科会においてプロジェクトを説明す る際に使用した資料を示す。



# 1. 事業の位置付け・必要性

事業の位置付け・必要性
 事業の目的の妥当性

事業実施の背景と目的

### 社会的背景

・自動車交通における環境負荷の低減、渋滞の解消・緩和、交通事故低減の要請 ⇒ 省エネ化と安全走行の高度化のための技術開発が必要

産業的背景

- ・我が国を支える自動車産業、エレクトロニクス産業の国際的地位向上の重要性
  - ⇒ 次世代交通社会実現に向けた、競争力の高いキーデバイスが必要

## 事業の目的

渋滞緩和、交通事故低減に寄与し、低炭素かつ安全な次世代交通社会の基盤を整備 する。併せて、我が国の自動車関連企業の競争力強化に資する。

- (1)自動車の更なる省エネ化、安全走行の高度化を実現するキーデバイスとなる、 次世代の障害物センシングデバイス、プロセッサ等の半導体デバイスの開発
- (2) (1) を実現する上で必要となる半導体デバイスの低消費電力化、高速化、 高集積度化のための三次元実装技術等の開発

2

## 政策的位置付け



1. 事業の位置付け・必要性 (1)事業の目的の妥当性

## 技術戦略上の位置付け

## 科学技術イノベーション総合戦略2013 工程表

<I. クリーンで経済的なエネルギーシステムの実現:(4)革新的デバイスの開発による効率的エネルギー利用>

| 【主な取組】                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                                                                                                                                             |                  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|
| 現在 201<br><情報機器>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 5年 20                                                                                                                                                                       | 020年 2030年       |
| <ul> <li>□ 超低消費電力デバイスの基礎技術開発</li> <li>          - 極端素外光(EUV)による微細化・低消費電力技術開発      </li> <li>          - 不揮発性素子等の開発      </li> <li>         - 不運発性素子等の開発         </li> <li>         - 不運発体子のプロニ次元実装技術の開発         </li> <li>         - 光電子バイブリッド回路集積技術開発         </li> <li>         - 実用化技術の開発         </li> </ul> | <ul> <li>         ・ 超低消費電力デバイスの開発         ・半導体部分の消費電力1/10以下の達成         ・デバイスの超低電圧化を実現         ・デバイスの超低電圧化を実現         ・デバイスの超低電圧化を実現         ・         ・         ・</li></ul> | 日間技術による製品を開発・実用化 |

### <Ⅲ. 次世代インフラの整備:(3)高度交通システムの実現>

| 現在<br><交通安全支援·渋滞対策技術>                                                                                                               | 2015年                                                                                             | 2020年                                                                                                                             | 2030年                          |
|-------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------|--------------------------------|
| <ul> <li>渋滞対策技術の研究・開発</li> <li>路車連携による渋滞対策等の研究・開発</li> <li>安全運転支援技術の開発</li> <li>通信利用型ASV技術等の開発</li> <li>公道自動走行実験に必要な要件検討</li> </ul> | <ul> <li>□ 渋滞対策技術の開発</li> <li>− 路車連携による渋滞;)</li> <li>□ 安全運転支援技術の</li> <li>− 通信利用型ASV*技</li> </ul> | <ul> <li>・実用化</li> <li>・支通安全支援技術</li> <li>普及拡大</li> <li>普及拡大</li> <li>高度運転支援シス</li> <li>満等の実用化・普及</li> <li>□ 自動走行システム(</li> </ul> | 称の更なる高機能化と<br>、テムの実用化<br>の試用開始 |
|                                                                                                                                     |                                                                                                   | %ASV: Adv                                                                                                                         | anced Safety Vehicle           |

## 上位政策・戦略に合致したプロジェクトとしてテーマを設定

### 1. 事業の位置付は・必要性 (1)事業の目的の妥当性 他事業との関係・国内外の研究開発動向との比較



次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

6



## 国内外の市場動向との比較

| 分野                  |              | 諸外国との競合状況                                                                                                                                                                                                                                      |
|---------------------|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 車載用障害物<br>センシングデバイス | 【現状】         | <ul> <li>・ミリ波レーダー、レーザーレーダー、カメラ、超音波ソナー等を単独あるいは<br/>複数組み合わせて使用。</li> <li>・電装、カメラ、センサ等の各メーカー20社以上が市場を分け合っている。</li> <li>(海外:Bosch(独)、Continental(独)、Valeo(仏)、Hella(独)、Dellphi(米)、<br/>Magna(加)、舜宇(中)等</li> <li>国内:デンソー、パナソニック、ソニー、オムロン等</li> </ul> |
|                     | 【今後】         | ・車両周辺環境の影響を受けずに障害物を検知できる。<br>・高分解能・高感度化、小型化、低コスト化、高車載信頼性、三次元空間認識。<br>・技術開発ステージにおいて、日米欧で競争状態。<br>従来のTier1等部品メーカに加えて多数のベンチャが提案                                                                                                                   |
| 車載用情報処理             | 【現状】         | ・安全支援システムの「危険認識」の段階(白線認識、障害物認識)に関する<br>車載情報システム用LSIはIntel/Mobileyeが6~7割を握る状態。                                                                                                                                                                  |
| プロセッサ               | 【今後】         | ・本プロジェクトで取り組む「危険予測」の段階は技術開発ステージで、<br>日米欧で競争状態。                                                                                                                                                                                                 |
| 大容量データ処理            | 【現状】         | ・サーバーのシェアとリンクしており、日本の市場は現在約5%。<br>・米国のIntel、Nvidia、AMD、IBM、Oracle等がほぼ独占。                                                                                                                                                                       |
|                     | 【今後】         | ・本プロジェクトの成果を国産サーバーのキーデバイスとして、本分野の国際競争力を強化。                                                                                                                                                                                                     |
| 三次元積層半導体            | 【現状】<br>【今後】 | <ul> <li>・車載分野向けの高信頼性組立受託事業の計画は国内外ともなし。</li> <li>(PC、モバイル、ネットワーク機器向けは台、韓、米で占有)</li> <li>・積層技術は技術開発段階であるが、車載品質に関するノウハウを有する、</li> <li>日本の電装メーカーが優位性をもつ。</li> </ul>                                                                               |



(2) NEDOの事業としての妥当性

事業の費用対効果

2013年度~2017年度事業費合計 : 84.7億円(内、NEDO負担額65.7億円)





9

# 2. 研究開発マネジメント





| 研究開発項目                          | 開発の内容                                                                                                                                                 |
|---------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| ①車載用障害物センシングデバイスの<br>開発         | <ul> <li>・車両周辺環境の影響を受けずに歩行者を含む多数の障害物の位置と距離を<br/>同時にリアルタイムで測定できるセンシングデバイスの開発。</li> <li>・三次元積層による省スペース化、高速信号伝送特性、車載品質を併せ持つデ<br/>バイスの小型化技術開発。</li> </ul> |
| ②障害物検知・危険認識アプリケー<br>ションプロセッサの開発 | ・センシングデバイスのデータを基に多数の障害物を認識し、その動きを予測し、衝突危険度を判別するアプリケーションプロセッサの開発。<br>(※2015年度前倒し事後評価済)                                                                 |
| ③プローブデータ処理プロセッサの開発              | ・多数の車から収集した周辺情報を高速に分析する低消費電力データ処理プロ<br>セッサの開発。                                                                                                        |

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

# 研究開発目標と根拠

| 研究開発項目                                                                               | 最終目標(2017年度末、※②は2015年度末)                                                                                                                                                                                                                               | 根拠                                                                                                                                                       |
|--------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| ①車載用障害物セン<br>シングデバイスの開<br>発                                                          | <ul> <li>走行中に夜間を含む全天候下で、20m以上先までの車両や歩行者等多数の障害物の位置と距離を同時にリアルタイムで高精度に測定するセンシングデバイスを開発</li> <li>車載環境下で上記のセンシング特性を有し、バックミラー裏やバンパー等限られたスペースに搭載できるデバイスの小型<br/>化技術を開発</li> </ul>                                                                              | <ul> <li>・次世代測距センサでは、車両周辺の<br/>環境によらず、車両と人の区別、多<br/>数の障害物の位置と距離をリアルタイ<br/>ムで同時に測定できることが必要。</li> <li>・車載のための信頼性確保および小<br/>型化が必須。</li> </ul>               |
| <ol> <li>②障害物検知・危険<br/>認識アプリケーション<br/>プロセッサの開発<br/>(※2015年度前倒<br/>し事後評価済)</li> </ol> | <ul> <li>アプリケーションソフトを搭載した以下の性能を有するアプリケーションプロセッサを開発</li> <li>ーメモリスループット:80 GByte/s 以上</li> <li>ー単位消費電力当たり演算性能:1,000GOPS/W↑</li> <li>ー検出処理時間:50msec以下</li> <li>以下の機能を有するアプリケーションソフトを開発</li> <li>ー走行車両周辺の歩行者、自動車、二輪車など多数の障害物の認識、動きの予測、衝突危険度の判別</li> </ul> | <ul> <li>・障害物識別、動きの予測には従来<br/>対比1桁上の処理能力が必要。</li> <li>・低消費電力は車載システムLSIの必<br/>須要求事項。</li> <li>・次世代ADASでは、障害物の識別、<br/>動きの予測、危険度の判別まで要<br/>求される。</li> </ul> |
| ③プローブデータ処理プ<br>ロセッサの開発                                                               | ■以下の性能を有する高性能・低消費電力プロセッサを開発<br>- 単位消費電力当たり演算性能 : 3Gflops/W以上<br>- ピーク演算性能 : 1Tflops 以上<br>- メモリスループット : 0.3Byte per flop 以上                                                                                                                            | ・大容量データをリアルタイム処理する<br>ための性能。<br>・サーバーの消費電力は増大しており、<br>低消費電力化による省エネは必須。                                                                                   |

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

12

2. 研究開発のマネジメント

(2)研究開発計画の妥当性

研究開発のスケジュール

| 研究開発項目                                  |        | 2013年度                                    | 2014年度                                                                          | 2014年度 2015年度                                                                                      |                      | 2017年度              |
|-----------------------------------------|--------|-------------------------------------------|---------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------|----------------------|---------------------|
| ①<br>車載用障害物セン<br>シングデバイスの開              | 委託     | ・仕様策定<br>・成立性評<br>価/確認                    | ・印刷TSVプロセス<br>開発<br>・プロセス確立→評<br>価                                              | <ul> <li>・試作→評価</li> </ul>                                                                         | ・チップ試作<br>・信頼性評価     | ・車載レベル信頼 性評価        |
| 発                                       | 助<br>成 | ・目標仕様<br>策定                               | ・TEG試作/検討                                                                       | ・プロト試作/検証                                                                                          | ・テストモジュール<br>試作・改良   | ・テストモ<br>ジュール<br>評価 |
| ②<br>障害物検知・危険<br>認識アプリケーショ<br>ンプロセッサの開発 | 助成     | ・プロセッサ<br>アーキテク<br>チャ設計<br>・ソフトロジッ<br>ク検討 | <ul> <li>・回路設計、検証</li> <li>・ソフト開発環境の<br/>開発</li> <li>・ベースアプリの開<br/>発</li> </ul> | <ul> <li>・評価システムの<br/>開発、性能評<br/>価</li> <li>・動作検証、性<br/>能評価</li> <li>・画像意味理解<br/>アプリの開発</li> </ul> |                      | プロジェクト終了            |
| ③<br>プローブデータ処理<br>プロセッサの開発              | 助成     | ・要素技術<br>調査<br>・課題抽出                      | ・特性解析<br>・構造策定<br>・論理仕様作成<br>・要素回路開発                                            | <ul> <li>・特性最適化</li> <li>・プロセス最適化</li> <li>・論理設計</li> <li>・実装設計</li> </ul>                         | ・試作チップ製造<br>・パッケージ組立 | ・試作チップ評価            |

#### 2. 研究開発のマネジメント (2)研究開発計画の妥当性

# プロジェクト費用

| 研究開発項目                                                                        |               | FY2013<br>(H25)     | FY2014<br>(H26)       | FY2015<br>(H27)       | FY2016<br>(H28)   | FY2017<br>(H29)   | 合計                    |
|-------------------------------------------------------------------------------|---------------|---------------------|-----------------------|-----------------------|-------------------|-------------------|-----------------------|
| ①車載用障害物                                                                       | 委託            | <b>566</b><br>566   | 1,384<br>1,384        | 1,491<br>1,491        | <b>618</b><br>618 | <b>605</b><br>605 | <b>4,664</b><br>4,664 |
| イスの開発                                                                         | 助成<br>(1/2以下) | <b>31</b><br>16     | <b>40</b><br>20       | <b>40</b><br>20       | <b>20</b><br>10   | <b>10</b><br>5    | <b>111</b><br>56      |
| <ol> <li>②障害物検知・</li> <li>危険認識アプリ</li> <li>ケーションプロ</li> <li>セッサの開発</li> </ol> | 助成<br>(1/2以下) | <b>222</b><br>111   | <b>414</b><br>207     | <b>233</b><br>116     | _                 | _                 | <b>1,071</b><br>536   |
| ③プローブデータ<br>処理プロセッサ<br>の開発                                                    | 助成<br>(1/2以下) | <b>251</b><br>126   | <b>1,217</b><br>609   | <b>746</b><br>373     | <b>400</b><br>200 | 1 <b>79</b><br>89 | <b>2,251</b><br>1,126 |
|                                                                               | 委託            | <b>566</b><br>566   | 1,384<br>1,384        | 1,491<br>1,491        | <b>618</b><br>618 | <b>605</b><br>605 | <b>4,664</b><br>4,664 |
| 合計                                                                            | 助成            | <b>504</b><br>252   | 1,671<br>836          | 1,019<br>509          | <b>420</b><br>210 | 189<br>94         | <b>3,803</b><br>1,902 |
|                                                                               | 総予算           | <b>1,069</b><br>817 | <b>3,056</b><br>2,220 | <b>2,510</b><br>2,000 | 1,038<br>828      | <b>794</b><br>700 | 8,467<br>6,566        |

[単位:百万円、下段はNEDO負担額]

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

14

2. 研究開発のマネジメント (3)研究開発の実施体制の妥当性

## 研究開発の実施体制



・NEDO/実施者主催の会議体を通じ、プロジェクトの運営管理にNEDOの意思を反映 ・中間評価コメントを踏まえ、技術推進委員会を開催し、外部有識者の提言をプロジェクト運営に活用

| 会議名          | 対象開発項目 | 主催者          | 内容                                             |
|--------------|--------|--------------|------------------------------------------------|
| プロジェクト推進委員会  | 全項目    | NEDO         | ・進捗報告、確認<br>・開発方針・推進計画の報告、確認<br>・実用化、事業化に関する報告 |
| 技術推進委員会      | 全項目    | NEDO         | ・外部有識者委員による、開発方針・推進計画、開発進捗、<br>実用化・事業化に関する確認   |
| 技術連絡会        | 全項目    | 実施者<br>(項目毎) | ・進捗報告、確認<br>・開発方針・推進計画の報告、確認                   |
| 横串WG/知財運営委員会 | ①委託    | 実施者<br>(項目毎) | ・毎月の進捗共有、技術ディスカッション<br>・出願内容に関する報告、調整、アドバイス    |

※その他、必要に応じ、個別ヒアリングを随時実施



次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

2. 研究開発のマネジメント

(4)研究開発成果の進捗管理の妥当性

## 動向・情勢の把握と対応

## ・開発状況、外部情勢を踏まえ、実施体制の組み替え、実施計画の変更等を実施

| 内容                                                                          | 対応                                                                                                                                                                  |
|-----------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <2014年度><br>印刷TSV技術開発における材料開発の促進の<br>ための実施計画および実施体制の変更。<br>(研究開発項目①)        | 当初想定した再委託先の材料では目標特性を満たすことが確認で<br>きなかったため、実施計画を変更し、外部の幅広い候補材料から目<br>標とする特性を発揮できる材料を選定して開発を進めるとともに、再<br>委託者の変更、開発テーマの移管を行った。                                          |
| <2015年度><br>開発状況の進展に伴う開発の効率化。<br>(研究開発項目③)                                  | 三次元実装の実プロセッサを試作する場合の課題を評価する新たな<br>手法を開発したことに伴い、プロセッサの性能確認を新手法による性<br>能実証に変更するとともに、性能評価の時間、項目を増やし、開発<br>の効率化と開発精度の向上を図ることとした。                                        |
| <2015年度><br>市場競争の激化に対応した性能検証手法の効<br>率化による最終目標達成時期の前倒し、テーマ<br>終了。(研究開発項目②)   | 計画の前倒しを行い、最終目標達成を確認して、本研究開発項目<br>を2015 年度末で終了した。<br>※ルネサスエレクトロニクスは研究開発成果を実用化(成果の普及<br>ページ参照)                                                                        |
| <2016年度><br>中間目標の達成を確認し、最終目標達成に向<br>け、実施内容、実施体制、予算配分等の見直し<br>を実施。(研究開発項目①)  | 最終目標達成に向け、大規模アレイ測距デバイスの1チップ化や、プロセスの信頼性試験効率化のための実施内容変更や、それらに伴う予算配分の適正化を行った。また、最終目標を達成した開発項目<br>①-7は、2015年度末で終了した。                                                    |
| <2016~2017年度><br>展示会等でレーザレーダー方式のセンシングデバイ<br>スの発表が増加し、競争の激化が表面化<br>(研究開発項目①) | 大規模アレイ測距デバイスの検証において、最終目標を上回ることが<br>早期に判明したことと、開発競争の激化に対応し早期の実用化が<br>必須となったため、開発項目「①-1測距センサデバイス・回路技術」<br>と、その成果であるセンシングデバイスを適用する助成事業を半年前<br>倒しして、2017年9月末で終了することとした。 |

研究開発のマネジメント

 研究開発成果の進捗管理の妥当性

## 開発促進財源投入実績

## ◆開発促進財源投入実績(中間評価以降の開発促進財源投入は無し)

【実施年月】2015年6月、【金額】合計263百万円

開発項目①(委託事業)への資金投入

(1) センサデバイスのノイズ発生メカニズムの究明とその対策の実施

(2) 印刷TSV用材料拡充の結果、当初の予定より多数の材料を評価する必要が生じたため

| 件名                   | 対象研究開発細目              | 追加予算   | 実施内容                                                                                                | 成果·効果                                                                                                        |
|----------------------|-----------------------|--------|-----------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|
| (1)                  | 測距センサデバイス/<br>回路技術の開発 | 50百万円  | ・センサのノイズ発生原因究明と対策を目的とした<br>TEG試作およびその評価の実施<br>・三次元実装検討TEG試作へのリスク低減を目的<br>とした、設計シミュレーションの改良          | ・ノイズ評価用TEGを用い<br>た評価を実施<br>・ノイズの影響等を設計シ<br>ミュレーションに反映                                                        |
| (1)<br>三次元IC<br>環境の開 | 三次元ICの統合設計<br>環境の開発   | 90百万円  | ・車載環境下におけるノイズ等の影響を明確化し、<br>三次元IC試作時の車載信頼性確保を目的として、<br>PDK開発TEGの試作・評価による各種IC試作用<br>パラメータ抽出           | ・TEGを設計・試作・評価<br>し、特性パラメータを組み<br>込んだTSV-PDKを開発                                                               |
| (2)                  | 印刷TSV技術の開発            | 123百万円 | ・幅広いTSV充填候補材料からの絞り込みを加速<br>するとともに、印刷TSV技術開発を確実なものとす<br>るために、評価用TEGの設計/試作、TEGの充填<br>加工、加工したTEGの評価を追加 | <ul> <li>・充填金属材料:</li> <li>13種→2種に絞り込み</li> <li>・絶縁層形成材料:</li> <li>8種→2種に絞り込み</li> <li>・プロセス最適化実施</li> </ul> |

次世代スマートデバイス開発 事後評価分科会 (2018年11月1日)

18

2.研究開発のマネジメント
 (4)研究開発成果の進捗管理の妥当性

中間評価結果への対応

| 主な指摘事項に対する対応 | <u>، ر</u> |
|--------------|------------|
|--------------|------------|

| 指摘                                                                                                                                                         | 対応                                                                                                                                                                                                                                          |
|------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1. マネジメントが従来の縦割り型の計画遂行に<br>なっており、テーマが統一されている割には <u>各研<br/>究開発項目の横のつながりが希薄である。本<br/>事業を効率的に進めるための調整が必要であ<br/>る。必要に応じて<u>数値目標や体制の変更</u>など<br/>があっても開発よい。</u> | <研究開発の体制><br>・複数の実施者が参画している研究開発項目①は、テーマリーダーのデン<br>ソー、サブテーマリーダーのラピスセミコンダクタの下、月1回程度の横串<br>WGを活用し、実施者間の情報交換と共に、進捗管理を強化した。<br>・事業全体に関しては、プロジェクト推進会議や実施者との個別ヒアリン<br>グ等を活用し、実施計画や予算配分の見直しを行った。                                                    |
| 2.研究開発を前倒し終了する研究開発項目②<br>については、 <u>実用化での事業目標達成への</u><br>フォローアップが必要である。                                                                                     | <目標設定><br>・外部有識者で構成された <u>技術推進委員会</u> を開催(2017年3月)し、<br>最終成果に向けた進捗確認、実用化計画、目標設定、プロジェクト推進<br>の妥当性について議論を行った。                                                                                                                                 |
| 3.また、目標設定がプロジェクト開始当時のもの<br>となっており、最終成果に向けて、適宜 <u>目標設</u><br><u>定を見直す</u> ことも必要である。                                                                         | ・目標設定は変更せず、最終成果達成に向けた優先度・重点化を定め、<br>実施内容や予算計画の見直しに反映した。<br>・成果の早期実用化に向け、「①-助成 測距センサモジュールの開発」と<br>「①-1 測距センサデバイス回路技術」について、 <u>半年前倒しの2017年</u>                                                                                                |
| 4.技術の費用対効果、市場価格に対するコスト<br>計算、市場競争評価が十分でなく、 <u>成果の</u><br><u>実用化・事業化に向けての課題</u> が残る。目標<br>設定の項目や水準をもう少し厳格に見直す<br>必要がある。                                     | 9月で終了することとした。<br><実用化・事業化の課題解決><br>・上述の技術推進員会で各実施者の実用化・事業化計画を併せて確認<br>し、成果の実用化・事業化に向けた課題や提言をいただいた。<br>・前倒し終了した研究開発項目②は、企業化状況報告書の提出により、<br>年度毎に実用化・事業化のフォローアップを実施中。<br>・NEDOと実施者間で定期的に実用化・事業化会議を開催し、技術推<br>進委員会の提言内容も含め、実施者の計画のブラッシュアップを行った。 |

### 2. 研究開発のマネジメント

## 2. 研究開発のマネジメント 知的財産権等に関する戦略 (5) 知的財産権等に関する戦略の妥当性

・知財マネジメント強化のため、知財の創出 / 権利化を推進する体制を構築 ・複数の実施者が参画する、研究開発項目①の委託事業に関しては、知財等合意書により、 知的財産管理指針を策定し、知財運営委員会を設置して推進。



### 次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

20

# 3. 研究開発成果

#### 3. 研究開発の成果 研究開発項目毎の目標と達成状況(1) (1)研究開発目標の達成度及び 研究開発成果の意義

研究開発項目①車載用障害物センシングデバイスの開発(1/2)

研究開発項目/細目 最終目標 成果 達成度 ・20m以上先の車両や歩行者等多数の ・高感度・高画素の受光素子を開発し、 (1);  $\bigcirc$ 車載用障害物センシ 障害物の位置と距離を同時に測定でき 50m以上先の車両や歩行者等多数の障 (目標を上 ングデバイスの開発 るセンシングデバイスを開発し、性能評価 害物の位置と距離を同時に測定できるセン 回る検知距 シングデバイスを開発した。 を行う。 離を達成) ・センサIC(SPAD3000画素+測距回路)の 1)-1 : ・センサIC (SPAD3000画素+測距回  $\bigcirc$ 測距センサデバイス・ 試作及び性能評価完 路)を試作し件能評価 信号処理LSIを試作し、移動体検出のリ 回路技術の開発 ・信号処理LSIの試作及び評価、移動体検 アルタイム処理を実証 出のリアルタイム処理実証完 ・統合設計ツールとPDKの開発、および設計 ・三次元積層ICの接続検証、解析モデル 1)-2 :  $\bigcirc$ 三次元統合設計 出力機能を有する統合設計環境構築 フロー構築により目標を達成(データ取込 (目標を上 環境の開発 (データ取込み、検証、解析モデル1~2 み、検証、解析モデル24時間@TSV:5 回る工数短 日@TSV:5万本、2チップ積層) 万本、2チップ積層) 縮を達成) 3: ・車載レベル信頼性の構造決定 ・レギュラ及びATI構造で車載信頼性の確保 0 設計仕様策定 が可能。さらに各構造の特徴から用途を明 TSVプロセスインテグ レーション技術の開発 確にした。 ・TSVの設計仕様と製造プロセス仕様を策定 した。 ①-4: ・溶融金属充填技術および装置の基盤技 溶融金属充填法及び絶縁材充填法の成  $\bigcirc$ 印刷TSV技術の開発 術開発 立性を確認し、ボイドレス充填が可能な評 ・絶縁材充填焼成技術および装置の基盤 価設備を開発した。 技術開発

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

22

3. 研究開発成果

#### (1) 研究開発通達成度及び 研究開発項目毎の目標と達成状況(2) 研究開発成果の意義

研究開発項目①車載用障害物センシングデバイスの開発(2/2)

◎大きく上回って達成、○達成、△達成見込み、×未達

◎大きく上回って達成、○達成、△達成見込み、×未達

| 研究開発項目/細目                                                                      | 最終目標                                                | 成果                                                                                               | 達成度                          |
|--------------------------------------------------------------------------------|-----------------------------------------------------|--------------------------------------------------------------------------------------------------|------------------------------|
| <ol> <li>5:</li> <li>印刷等によるマイクロバン</li> <li>プ形成技術・反り対策技<br/>術の開発</li> </ol>     | ・車載信頼性を担保するマイクロバンプ<br>形成プロセスの構築<br>・技術仕様書策定         | ・車載信頼性を確保し、さらに低コストはん<br>だTSV/バンプ一体形成プロセスを開発<br>・技術仕様書策定完了                                        | 0                            |
| <ol> <li>1-6:<br/>低応力積層/接続技術の<br/>開発</li> </ol>                                | ・車載信頼性を担保する積層/接続<br>技術の構築<br>・技術仕様書策定               | ・高精度アライメント技術にて、1万画素レ<br>ベルのバンプ接続を達成し、Niポスト構<br>造で車載信頼性を確保<br>・技術仕様書策定完了                          | 0                            |
| <ol> <li>1-7:</li> <li>三次元実装検査技術の</li> <li>開発(2015年度開発</li> <li>完了)</li> </ol> | ・マイクロバンプ直接プロービング技術の<br>確立<br>・三次元積層品の非破壊検査技術の<br>確立 | ・20μm/40μmピッチプローブによる直接<br>プロービング技術を確立<br>・X線CT検査装置による非破壊不良検<br>査技術を確立(CT検査手順書発行)                 | 0                            |
| <ol> <li>1-8:</li> <li>三次元実装評価技術の</li> <li>開発</li> </ol>                       | ・車載用三次元実装半導体の設計に<br>向けた、低コスト化及び、高信頼性<br>化の指針の確立     | ・構築した電気評価技術やTSVによる熱<br>応力評価技術の実測と解析の比較検<br>証を実施<br>・信頼性評価結果からの設計指針策定                             | 0                            |
| ①-助成:<br>測距センサモジュールの開<br>発                                                     | ・委託事業で開発した高画素・超高<br>感度の受光ICを用いた、測距センサ<br>モジュールの開発   | 開発した受光ICに、レーザダイオードの発<br>光、MEMSスキャナの駆動を高精度に同<br>期制御する回路を組み合わせたモジュール<br>を開発し、50m以上先の障害物検知性<br>能を確認 | ◎<br>(目標を上<br>回る検知距<br>離を達成) |

#### <sup>3. 研究開発成果</sup> (1) 研究開発目標の達成度及び 研究開発項目毎の目標と達成状況(3) 研究開発成果の意義

③プローブデータ処理用プロセッサの開発 [富士通]

◎大きく上回って達成、○達成、△達成見込み、×未達

| 研究開発項目/細目                                                                                         | 最終目標                                                                                                                                               | 成果                                                                                                                                                                                    | 達成度 |
|---------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| ③ :<br>プローブデータ処理<br>プロセッサの開発                                                                      | <ul> <li>・以下の性能の高性能かつ低消費電力の<br/>プロセッサを開発する。</li> <li>-電力あたり演算性能: 3Gflops/W</li> <li>-ピーク演算性能: 1Tflops</li> <li>-メモリスループット: 0.3Byte/flop</li> </ul> | <ul> <li>・20nmプロセスで3次元積層を用い、従来の1.5倍の48演算コアを実装し、</li> <li>2Ghz動作時に以下の性能を確認</li> <li>-電力あたり演算性能: 4.9Gflops/W</li> <li>-ピーク演算性能: 1.5TFlops</li> <li>-メモリスループット: 0.31Byte/flop</li> </ul> | 0   |
| ③-1:<br>三次元プロセッサ向け大<br>電流供給技術、高速伝<br>送技術、バックサイド製<br>造技術の研究開発                                      | ・TSV経由マルチレーン25.8Gbpsボード<br>内伝送検証。<br>・300W対応の電源供給網設計と大電<br>流対応積層構造仕様の策定<br>・TSVバックサイドの量産実現性の確立                                                     | ・TSV経由マルチレーン25.8Gbpsボード<br>内伝送を確認<br>・低インピーダンス電源供給網設計と大電<br>流対応積層構造の仕様を策定し、<br>300W給電を確認<br>・薄化大面積チップのバックサイド製造の高<br>歩留りと安定性を確認                                                        | 0   |
| <ul> <li>③-2:</li> <li>三次元プロセッサ向け大</li> <li>面積チップ積層技術、高</li> <li>性能冷却技術の研究開</li> <li>発</li> </ul> | ・試作プロセッサ組立プロセスの選定、およ<br>び試作品の熱サイクル(-55~125℃)<br>1000cycクリア<br>・三次元積層プロセッサの発熱量<br>300W、発熱密度50W/cm <sup>2</sup> を<br>許容する冷却構造開発                      | ・32×25mmの大面積チップ積層技術を<br>確立。低熱膨張アンダーフィルを適用して<br>目標信頼性を確認<br>・微細流路クーリングプレートで60W/cm <sup>2</sup><br>冷却を確認し、三次元積層プロセッサ熱<br>解析モデルで300W冷却を検証                                                | 0   |
| ③-3:<br>三次元プロセッサの設計<br>開発、実証確認                                                                    | ・③-1/2で開発した技術を用いた大面積<br>の積層プロセッサ及びその評価システムを<br>試作し、要素技術開発で想定した機能<br>や信頼性が実現できたことを確認する。                                                             | ・693mm <sup>2</sup> の世界最大の面積のダイを積<br>層した積層プロセッサとその評価システム<br>を各2種試作完了し、その上でプロセッサ<br>等の機能及び信頼性を確認                                                                                       | 0   |

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

24

3. 研究開発成果

(1)研究開発目標の達成度及び 研究開発成果の意義

## プロジェクトとしての達成状況と成果の意義

研究開発項目①:

- ・障害物の位置と距離を同時にリアルタイムで高精度に測定するセンシングデバイ スを開発。
  - ⇒ 車載用障害物センシングデバイスとして事業化取組を推進。

・車載信頼性を持つ小型化プロセス技術を確立。

⇒ プロセス確立に際して開発した要素技術を活用し、 半導体の受託加工ビジネスや印刷TSV装置ビジネスへ展開。 統合設計環境については、現行ツールのオプションとしてリリース予定。

研究開発項目③:

・最終目標を上回る高性能で低消費電力の三次元用積層プロセッサを開発。
 ⇒バックエンドサーバとして、大容量データを処理可能な性能、消費電力性能を達成。



#### <sup>3. 研究開発成果</sup> (1) 研究開発目標の達成度及び 成果の概要:①車載用障害物センシングデバイス 研究開発成果の意義

①-3:TSVプロセスインテグレーション技術の開発 20µmピッチで約4万個のTSVおよびバンプ接続を有する積層チップを開発し、

車載信頼性の要求性能を達成した。

さらにTSV構造毎の評価にてTSV構造の用途を明確にした。

| TSV樟                  | <b>黄</b> 造 | レギュラ枝                                            | レギュラ構造TSV ATI構造TSV (新)  |                                                                                                                                                                                                           |                       |  |  |
|-----------------------|------------|--------------------------------------------------|-------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|--|--|
| 側壁維                   | 色縁材料       | Si                                               | 02                      | 樹脂(新)                                                                                                                                                                                                     |                       |  |  |
| ビアチ                   | 充填材·方式     | Cu電解めっき                                          |                         |                                                                                                                                                                                                           |                       |  |  |
|                       | 縦構造図       | 金属導体     )       金属薄体     )       明瞭絶縁       バンブ | 金属導体<br>(はんた)<br>(Sl02) | 金属<br>(Cuboっき)<br>純齢<br>(の<br>(か<br>(か<br>)<br>(樹脂)<br>(<br>)<br>(<br>)<br>(<br>)<br>(<br>)<br>)<br>(<br>)<br>)<br>(<br>)<br>)<br>)<br>(<br>)<br>)<br>)<br>)<br>)<br>)<br>)<br>)<br>)<br>)<br>)<br>)<br>) | 金属導体<br>(はんだ)<br>(樹脂) |  |  |
| 特徴                    |            | 標準                                               | 低コスト                    | 高信頼性                                                                                                                                                                                                      | 高信頼性・低コスト             |  |  |
| 初                     | 寸法         | 0                                                | 0                       | 0                                                                                                                                                                                                         | 0                     |  |  |
| │ <del>期</del><br>│ 特 | 抵抗         | 0                                                | 0                       | 0                                                                                                                                                                                                         | 0                     |  |  |
|                       |            |                                                  | Δ                       | 0                                                                                                                                                                                                         | —                     |  |  |
| 信頼                    | 性          | 0                                                | 0                       | 0                                                                                                                                                                                                         | _                     |  |  |

次世代スマートデバイス開発 事後評価分科会 (2018年11月1日)

3. 研究開発成果 成果の概要:①車載用障害物センシングデバイス (1)研究開発目標の達成度及び 研究開発成果の意義 ①-4: 印刷TSV技術の開発 ・溶融金属充填法の成立性を確認し、ボイドレス充填が可能な評価設備を開発。 ・絶縁材充填法の成立性を確認し、ボイドレス充填が可能な設備を開発。 金属充填 絶縁材充填 <u>充填モジュール</u> バッチ炉モジュール 【実験機外観】 絶縁材料充填) (溶剤蒸散・材料固化) 制御盤 排気系制御パネル E 冷却系 制御パネル **奶**理部 太体 真空ポン 充填絶縁樹脂(BCB) 金属充填後の断面 (新面加工用の樹脂) BCB はんだ充填部 はんだ充填部 D15 Si リコンウェ

28





次世代スマートデバイス開発 事後評価分科会(2018年11月1日)



次世代スマートデバイス開発 事後評価分科会(2018年11月1日)





次世代スマートデバイス開発 事後評価分科会(2018年11月1日)



研究開発成果
 (2)成果の普及

## 成果の普及

|                  | 研究開発<br>項目 | 2013<br>年度 | 2014<br>年度 | 2015<br>年度 | 2016<br>年度 | 2017<br>年度 | 計  | 総計 |
|------------------|------------|------------|------------|------------|------------|------------|----|----|
| 論文(査読付)          | 1          | 0          | 2          | 10         | 5          | 12         | 29 | 22 |
|                  | 3          | 0          | 0          | 1          | 1          | 2          | 4  | 22 |
| 研究発表(査読無)・<br>講演 | 1          | 0          | 6          | 19         | 11         | 17         | 53 |    |
|                  | 2          | 0          | 0          | 1          | 1          | 1          | 3  | 94 |
|                  | 3          | 0          | 5          | 14         | 12         | 7          | 38 |    |
| 受賞実績             | 3          | 0          | 1          | 1          | 0          | 3          | 5  | 5  |
| 新聞・雑誌等への掲載       |            | 0          | 0          | 0          | 5          | 2          | 7  | 7  |
| 展示会への出展          |            | 0          | 0          | 2          | 1          | 0          | 3  | 3  |

※2018年9月30日現在

## 成果の普及



## 新聞掲載

・2016年12月26日 日刊工業新聞 掲載 『第9回新産業技術促進検討会 センサを制する者はIoTを制す』

ニュースリリース

・研究開発項目②ルネサスエレクトロニクス成果実用化

- 『スマートカメラ向けSoC「R-Car V3M」』2017年4月11日 WEB掲載 <URL> https://www.renesas.com/jp/ja/about/press-center/news/2017/ news20170411c.html

- 『スマートカメラ向けSoC「R-Car V3H」』2018年2月28日 WEB掲載 <URL> https://www.renesas.com/jp/ja/about/press-center/news/2018/ news20180228a.html

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

40

3.研究開発成果 (2)成果の普及

## 成果の普及

## 展示会出展

・CEATEC Japan 2015(2015年10月)、CEATEC Japan 2016(2016年10月) ・SEMICON Japan 2015(2015年12月)

成果報告会

·2016年11月15日 開催

NEDOワークショップ

・NEDO-CDTIワークショップ 2015年10月23日開催

## 受賞

- ・研究奨励賞: 11th International Conference and Exhibition On Device Packaging (2015年3月)
- ・研究奨励賞: 第22回「エレクトロニクスにおけるマイクロ接合・実装技術」シンポジウム(2016年2月)
- ・ベストペーパー賞:第27回マイクロエレクトロニクスシンポジウム(MES2017) (2017年8月)
- •Best industrial paper : Electronics Packaging Technology Conference 2017 (EPTC2017) (2017年12月)
- ・優秀論文賞: スマートプロセス学会誌 2018年7月号

#### 3.研究開発成果 (2)成果の普及

## 知的財産権の確保に向けた取組

|                  | 研究開発<br>項目 | 2013<br>年度 | 2014<br>年度 | 2015<br>年度 | 2016<br>年度 | 2017<br>年度 | 計          | 総計          |
|------------------|------------|------------|------------|------------|------------|------------|------------|-------------|
| 特許出願<br>(うち外国出願) | 1          | 4          | 5          | 24<br>(3)  | 19<br>(8)  | 19<br>(11) | 71<br>(22) |             |
|                  | 2          | 0          | 9<br>(3)   | 8<br>(6)   | 2<br>(2)   | 0          | 19<br>(11) | 152<br>(62) |
|                  | 3          | 0          | 2          | 21<br>(2)  | 30<br>(21) | 9<br>(6)   | 62<br>(29) |             |
| 標準化              | 1          | 0          | 1          | 0          | 1          | 0          | 2          | 2           |

※2018年9月30日現在

### ◆標準化の取組

研究開発項目①委託事業において、産総研が主体的に活動

SEMI 3DS-IC委員会(現 3D Packaging & Integration (3DP&I) 委員会)

(1) G96-1014「薄チップの抗折強度測定方法」 2014年4月制定

(2) G97-0116「薄チップハンドリング用粘着トレイ規格」 2016年1月制定

※現在 Doc.5836「薄チップ粘着トレイ用接着強度の測定法」として、 2018年3月に原案英文化が完了し、2018年中の承認を目指し活動中。

次世代スマートデバイス開発 事後評価分科会 (2018年11月1日)

42

# 4. 成果の実用化・事業化に向けた取組及び見通し

## ◆本プロジェクトにおける「実用化・事業化」の考え方

当該研究開発に係る試作品、サービス等の社会的利用(顧客への提供等)が開始されることであり、さらに、当該研究開発に係る商品、製品、サービス等の販売や利用により、企業活動(売り上げ等)に貢献することを言う。

次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

4. 成果の実用化・事業化に向けた 取組及び見通し

## 実用化・事業化に向けた戦略・取組



44

・研究開発項目①の集中研としての機能を果たしていた産業技術総合研究所に、プロジェクトで導入した設備等も集約して、設計、解析、プロセス、評価が連携した三次元実装システム開発拠点を構築した。プロジェクト終了後も引き続き、国内における3次元積層・実装技術の研究開発拠点として、3次元積層・実装技術の研究開発を牽引。



次世代スマートデバイス開発 事後評価分科会(2018年11月1日)

# 参考資料1 分科会議事録

### 研究評価委員会

## 「次世代スマートデバイス開発プロジェクト」(事後評価)分科会 議事録

日 時: 平成 30 年 11 月 1 日 (木) 10: 00~16: 55

\_

場所:WTCコンファレンスセンター RoomA(世界貿易センタービル3F)

### 出席者(敬称略、順不同)

| <分科会委員> | >      |                                         |
|---------|--------|-----------------------------------------|
| 分科会長    | 天野 肇   | ITS Japan 專務理事                          |
| 分科会長代理  | 東野 輝夫  | 大阪大学 情報科学研究科 情報ネットワーク学専攻 教授             |
| 委員      | 川人 祥二  | 静岡大学 電子工学研究所 教授                         |
| 委員      | 吉川 公麿  | 広島大学 ナノデバイス・バイオ融合科学研究所 特任教授             |
| 委員      | 菅沼 直樹  | 金沢大学 新学術創成研究機構 未来社会創造コア 自動運転ユニット        |
|         |        | ユニットリーダー/准教授                            |
| 委員      | 長谷川 輝之 | KDDI(株) 運用システム開発部 運用 AI 基盤グループ グループリーダー |
| 委員      | 武藤 一浩  | (株)日本総合研究所 創発戦略センター マネジャー/次世代交通チームリーダ   |

<推進部署>

| 安田 | 篤     | NEDO IoT 部 | 部長   |
|----|-------|------------|------|
| 梅田 | 到     | NEDO IoT 部 | 統括主幹 |
| 岩本 | 篤(PM) | NEDO IoT 部 | 主査   |
| 藤田 | 浩     | NEDO IoT 部 | 主査   |
| 中山 | 敦     | NEDO IoT 部 | 主査   |
| 大橋 | 雄二    | NEDO IoT 部 | 主査   |

<実施者>

| 川原 | 伸章 | デンソー 先端技術研究所 理事/所長                          |  |  |  |
|----|----|---------------------------------------------|--|--|--|
| 藤本 | 裕  | デンソー エレクトロニクス研究部 担当部長                       |  |  |  |
| 中村 | 彰男 | ラピスセミコンダクタ 生産本部 デバイス開発部 スマートデバイス開発プロジェクト    |  |  |  |
|    |    | プロジェクトリーダー                                  |  |  |  |
| 菊地 | 克弥 | 産業技術総合研究所 ナノエレクトロニクス研究部門 研究グループ長            |  |  |  |
| 新庄 | 直樹 | 富士通 次世代テクニカルコンピューティング開発本部 本部長               |  |  |  |
| 小川 | 勝  | 豊田中央研究所 環境センシング研究室 室長                       |  |  |  |
| 松澤 | 浩彦 | 図研 EDA事業部 EL開発部 シニアパートナー                    |  |  |  |
| 山口 | 征隆 | 住友精密工業 ICT 開発室 次長                           |  |  |  |
| 馬場 | 伸治 | ルネサスエレクトロニクス 生産本部 実装技術開発統括部 LSI パッケージ開発部 部長 |  |  |  |

浅海 一志 デンソー センサ&セミコンダクタプロセス開発部 課長

<評価事務局>

| 保坂 | 尚子  | NEDO 評価部 部長 |
|----|-----|-------------|
| 上坂 | 真   | NEDO 評価部 主幹 |
| 塩入 | さやか | NEDO 評価部 主査 |
| 前澤 | 幸繁  | NEDO 評価部 主査 |

### 議事次第

(公開セッション)

- 1. 開会、資料の確認
- 2. 分科会の設置について
- 3. 分科会の公開について
- 4. 評価の実施方法について
- 5. プロジェクトの概要説明
  - 5.1 次世代スマートデバイス開発プロジェクトについて 「事業の位置づけ・必要性」、「研究開発マネジメント」、「研究開発成果」、 「成果の実用化・事業化に向けた取り組み及び見通し」について

5.2 質疑応答

- (非公開セッション)
- 6. プロジェクトの詳細説明
  - 6.1 車載用障害物センシングデバイスの開発(委託、助成事業)
    - 6.1.1 助成事業の研究開発成果について
    - 6.1.2 委託事業の研究開発成果について
    - 6.1.3 成果の実用化・事業化に向けた取り組み及び見通しについて
    - 6.1.4 成果の実用化・事業化に向けた取り組み及び見通しについて
    - 6.1.5 成果の実用化・事業化に向けた取り組み及び見通しについて
  - 6.2 プローブデータ処理プロセッサの開発(助成事業)
    - 6.2.1 研究開発成果について
    - 6.2.2 成果の実用化・事業化に向けた取り組み及び見通しについて
- 7. 全体を通しての質疑

(公開セッション)

- 8. まとめ・講評
- 9. 今後の予定
- 10. 閉会

### 議事内容

(公開セッション)

- 1. 開会、資料の確認
  - ・開会宣言(評価事務局)
  - ·配布資料確認(評価事務局)
- 2. 分科会の設置について
  - ・研究評価委員会分科会の設置について、資料1に基づき事務局より説明。
  - ・出席者の紹介(評価事務局、推進部署)
- 3. 分科会の公開について

評価事務局より資料2及び3に基づき説明し、議題6.「プロジェクトの詳細説明」、および議題7.「全体を通しての質疑」を非公開とした。

- 評価の実施方法について
   評価の手順を評価事務局より資料 4-1~4-5 に基づき説明した。
- 5. プロジェクトの概要説明
- 5.1 事業の位置付け・必要性、研究開発マネジメント、研究開発成果、成果の実用化・事業化に向けた 取組及び見通し

推進部署より資料5に基づき説明が行われ、その内容に対し質疑応答が行われた。

【天野分科会長】 ありがとうございました。

今の報告の中にもありましたように、技術の詳細は次の議題6の中でそれぞれ実施者からご説明いただきますので、ここでは位置づけ、必要性、それから、マネジメントと、こういう観点で議論をさせていただきたいと思います。

- 【菅沼委員】 お伺いした中で、1 点お聞きしたいところがあります。もともと研究開発項目①の、12 ページ目のスライドに全天候下で20メートル先までの車・歩行者等の検出をするというようなお話があったかと思います。これは研究当初にこの目標が設定されていて、先ほどのご説明ですと、19ページ中間評価結果への対応で、数値目標を変えるのか否かで、今回は変えないという選択肢でした。一方で、プロジェクトの設定とか、その辺のところを考えようという話だったかと思います。おそらく、その5年前と今では、社会がこのセンサーとかデバイスに対する要求とか、どういう用途に使いたいというところが大きく変わってきているのではないかなと思っています。その社会的背景が当時どのようなものであったのか、今であれば、社会的な要請が変わったことに対して、この開発というのが社会の要求に対して対応できるのだというか、そういった視点でどういった検討をされているかというのをお聞きできればと思います。
- 【岩本 PM】 プロジェクト開始当初の障害物までの距離20メートル等々の設定という部分に関しては、当時、歩行者を含めた障害物センシングは、まだ20メートルまで行けるようなものはなくて、10メートルとか十数メートルといった部分でしたので、その倍ぐらいといった形で設定しています。

この部分に関しては、基本計画上は20メートルといった形になっておりますが、デンソー社に関しましては、もともと時速60キロでの制動距離ですと50メートルというのを目標に掲げて推進しております。先ほどの成果の部分につきましても50メートル以上という形で達成といった形で行っております。

開発当初と比べて、今は自動運転を含め、LiDAR、レーザーレーダー方式の部分に対するところは 盛んに開発が行われているのが正直なところです。

ただ、この辺りの開発成果の技術的意義については、NEDOというよりも、デンソーに非公開セッションの中でお答えいただくのが良いかと思います。このセンサーに関しては、当然、レーザーレーダ ー方式だけでいけるものではなく、いろいろな他のカメラ、ミラー、超音波センサーとかといった組み 合わせになります。現状においても、まだデンソーが掲げております 50 メートル以上という状況に関 しては、目標設定というのは変えずに、このままで良いのではないかという判断で、そのまま保ち、基 本計画上の設定は変更せずに行っていたというところです。

【菅沼委員】 おそらく、当初5年前ぐらいですと、ADAS (Advanced Driver Assistance System;先進運転支援システム)という、要はプリクラッシュですとか、止まるということだけを想定されていて、今のご説明の中で自動運転という言葉も出てきていましたが、見る細かさですとか範囲も変わってきているかと思います。細かい点に関しては多分数値的な内容も出てきてしまうかと思いますので、午後に詳細説明を受けた際に確認をさせていただきたいと思います。一応現状の理解ということではご説明

いただいたとおりでよろしいかと思います。ありがとうございます。

【長谷川委員】 今のお話とも少しは関連するのですが、この目標設定の部分です。実際にこれはシステムと して動かすということで、一つ一つの目標というのが全体のシステムの中でしっかりとバランスがと れている必要があると思います。例えば今の20メートルから50メートルに変わると、その後段のシ ステムがまたどういう性能要件になるのかというのはどんどん変わってくると思います。

そのあたりの研究開発項目間のコーディネーション、途中の会議でいろいろインタラクションをと るといったことを行っているとお伺いしました。この辺の目標設定のすり合わせというのはどの様な 形で進めて、それはどの様にこのプロジェクトを進めていく中で改善されていったかについてお聞か せいただければと思います。

【岩本 PM】 研究開発項目は3つに分けておりました。トータルとしては全体のシステムといった形には なるかと存じますが、このプロジェクト自身のスタートというのはあくまで半導体デバイスの開発を ベースに、その出口としてのセンシングデバイスだったり、ADAS であったり、プローブサーバーシ ステムであったりといった形ですので、まずはそれぞれに切り分けて、研究開発項目ごとに目標を達 成していくということです。

そういった形で行い、開発したもの、最終的なアウトプットをどうするかと、例えば、どういうシス テムにつなげていくかというのは、実用化の段階で各社の中で生かしていただくという形で、トータ ルのシステムという形ではなく、あくまでもこのプロジェクトはそういったことに資するデバイスの 開発といったことです。従ってスペック的にはそのデバイスとしての目標といった形で行っておりま す。

- 【長谷川委員】 そういう意味では、単体の一つ一つの部品で多少オーバースペックがあっても、どんどん先 へ進むというアプローチをとったと言うことですね。
- 【岩本 PM】 そうですね。だから、最終的にその想定しているものについて、十分いけるであろうといった スペック設定というふうにしました。
- 【長谷川委員】 事業化等を考えた場合に、やはりオーバースペックというところは、逆に、実際にやられる 方のモチベーションになるのかなというのが気になったもので質問させていただきました。ありがと うございます。
- 【武藤委員】 同じような質問になってしまうかもしれないのですが、11 ページの事業目標の図を拝見する と、黄色に囲われた①、②、③が今回の研究テーマで、車の自動化というと、簡単に言うと、認知し て・判断して・操作するという、操作のところの制御はもう車の中のものを使うということになると、 これが矢印赤字で書いてあるような形で連動していくということなのかなと理解しています

そこで、このセンシングデバイスで、それを、そのデータをもとに、今度はその②のアプリケーションをつくられていくようなイメージを持って聞いていましたが、途中で、②はもう完成という形になっているという部分が何かつながりがわかりにくかったので、そのあたりもお聞きできればと思います。

プローブデータはそのセンシングや車から得られるデータを、単なる位置情報だけではなくて、さまざまな情報をまた処理するのがあるので、ここもひょっとしたら関連性があるのではないのかなという様に聞いていました。個々の技術は達成したというのはよくわかったのですが、社会実装するときの視点でもう少しお聞きできたらなと思います。

【岩本 PM】 この①番のセンシングデバイスの部分につきましては、TOF(Time of Flight)センサーを用いたレーザーレーダー方式のセンサーです。

②番の障害物認識、この危険予測のプロセッサというのは、カメラ画像等々をもとに、危険予測であったり、障害物認識であったりというアプリを組み込んで、全体としてのそのプロセッサとしての成
立性を見るといったことで、政策的な流れとしては、まさにこの図のとおり、一体化して進んでいくと ころです。先ほどの質問の回答とも繰り返しにはなるかもしれませんが、それぞれで求めていること、 求められていることを設定して切り分けて進めていた形で、この辺りは確かに、ご指摘いただきまし たように、うまくつなげてトータルとしてできればより良かったのかなと思います。現状、既に研究開 発項目②につきましては早期に終了したということもあり、そのプロジェクトの全体の期間内にうま く連携といった形で仕上げられなかった部分については、考える余地はあったのかなというご指摘・ ご意見として受けとめさせていただきます。

- 【天野分科会長】 今日の評価対象になっています課題の①、③ともに、半導体のその3次元実装、あるい は、それを製造するプロセスというのがかなりかかわっていると思いますけれども、そのあたりに、川 人委員、あるいは、吉川委員、何かございましょうか。
- 【川人委員】 今そのことを聞こうと思ったところです。まだ十分理解できてないかもしれないのですが、そ れぞれほんとうにすばらしい技術が開発されていると思います。最終目標は、26ページにありますよ うな、ほんとうにそのセンシングデバイス部分と信号処理 LSI を3次元実装するというところまで実 証できれば、実用的にも非常に近いというふうに思っています。

個々の技術を組み合わせて、こういうところまでまだ実際に実現しているということではないので すか。それはそれであれば良いと思います。ただ、そのときに、やはり個々の技術の開発の技術が非常 に大事だと思いますので、それに集中したということでしょうけれども、その最初の目標設定をする ときに、最初から要素技術だけにすると決めて進められたのか、あるいは、何か理由があって、こうい うプロジェクトの組み立てにしたのかというところ、そのあたり、少し教えていただければと思いま す。

【岩本 PM】 この辺はプロジェクト開始当初は、最終的にはこの図にあります 3 次元デバイスの開発といったところまで持っていければといった部分はありました。

ただ、いろいろな実施状況の推移によりまして、この中のデバイス部分の開発というのが大変順調 に進んで行きました。プロセス部分のところについては、途中の情勢変化への対応で、当初想定してい た材料が使えなかったということで、若干どうしても当初の計画とずれがありました。

そうした場合に、その先行しているところ、想定よりは緩やかに進展しているところを、最後、統合 まで行って、待つのかといった判断があります。したがって、まずはデバイスとしてきちんとできるこ と、プロセスとしてできること、そこの間がつなげることがきちんと確認できることといった形で切 り分けてやるという方法に途中からシフトしたといった形です。

- 【吉川委員】 今、川人委員が質問されたので、それで良いと思うのですが、確認が1点あります。先に、3 次元でいろいろ都合があるから、最終的にはいってないという内容だったと思いますけど、3次元にし なくても、システムは動くのかどうかを確認したいのですけど。
- 【岩本 PM】 ここのところでは、その 3 次元にしない状況でこの 50 メートル以上の精度を持った形でといったのは確認しております。
- 【吉川委員】 ということは、必ずしも3次元にしなくてもシステム的には動くと、そういう理解でよろし いですね。
- 【岩本 PM】 はい。
- 【吉川委員】 それで、最初に8ページに NEDO が関与する意義というご説明がありましたが、最終的には やはり国費を投入するわけで、我が国の技術競争力、産業競争力を上げないといけないということで すが、この3次元実装の技術のマーケットはどういうふうに見ておられるのかをお聞きします。

例えばデンソーがやられているかどうかわかりませんが、国内の自動車メーカーに供給するだけだ から、3次元実装のコストが幾ら上がってもトータルとして自動車で回収するという考え方なのか、そ

れとも、3次元実装の技術とそのモジュールを外のメーカーに売るという、そういうマーケットの想定 でこの NEDO の関与が行われたのかというところをお聞きしたいです。

【岩本 PM】 今のご質問の中のデンソーの事業としてといった部分につきましては、デンソーの事業の戦略等々にも関わってきますので、公開の場ではなくて非公開の場で、またご質問いただければと存じます。

NEDOといたしましては、最終的にはそういった形で3次元を含めた形で当然いっていただければ と思っております。しかし、その辺のコストを鑑みた実際に製品化したときの部分についてですが、あ くまでも研究開発フェーズですので、事業化時のコストの問題は、継続検討課題です。

- 【吉川委員】 今のお話でよろしいかと思いますけど、ここにやっぱり国際競争力向上と書いてありますの で、それは何、どういうイメージを持って国際競争力向上と書かれたのかという、NEDO なのか、日 本、国全体としてのどこにマーケット、または、ターゲットを持っていたのかというのははっきりさせ ておいたほうが良いかなという気はしました。
- 【岩本 PM】 ありがとうございます。貴重なご意見として受けとめさせていただきます。
- 【東野分科会長代理】 先ほどからセンシングで、例えば20メートルだとか、距離的なそういう設定はよく わかります。しかし、例えば走行中とか、夜間を含む全天候下だとか障害物だとか、これ、自動運転す るかどうかは別にしても、自動車で使うということだとすると、その信頼性が多分同時に担保されな いと、20メートルはできるけど、すごく確率が悪いというのでは多分うまくいかないのだと思います。 そういうところについても当初から適切なそういう条件設定みたいなものを考えておられたのかどう かについて、少しお伺いしたいのですが。
- 【岩本 PM】 そのあたりにつきましては、車載信頼性を持ったセンシング性能という形でその計画等々に おいても定義しており、その詳細部分につきましては実施者のデンソーは、電装メーカーとして地位 を築いております。
- 【東野分科会長代理】 いや、ここで技術的な詳細をということではなくて、国際的にもたくさんのメーカー がこういう競争をしているわけで、当然どういう条件かとかいうことに関してはやはりある程度、国 際的にこれは満たさないといけないというような条件設定があるのかなと思ってお伺いした次第です。
- 【岩本 PM】 そのあたりにつきましては、車載ということですので、そう意識はしておりますが、具体的に どのぐらいのといった形での目標設定、数値等という記録は残っていないのが現状でございます。
- 【天野分科会長】 もう一つの切り口としては、プローブデータのプロセッシングというのが大きなテーマ になっていますが、この5年間に、IoT ですとか、巨大なクラウドを使って処理をするだとか、そうい う市場環境がかなり変わってきていると思いますが、そういう観点で、長谷川委員か武藤委員から何 かご指摘、ご質問がありましたらお願いしたいですが、よろしいでしょうか。
- 【長谷川委員】 ここでつくっているプロセッサですね。これが汎用のプロセッサと比べて、クラウドに全部 集めてやっていくといったときに、その汎用のプロセッサとこのプローブ用の処理のプロセッサの役 割はどのようにお考えになられているのかという話をお伺いしたい。

また、やはり使ってもらうための何か取り組みというのはおそらく各実施者の方が考えるのだと思いますけれども、NEDOとしてどういうふうにこれの利用を広げるところでうまくマネージしてきたのかというあたりを少し聞かせていただければと思います。

【岩本 PM】 プローブデータ処理サーバー用のプロセッサということですが、目標設定において、この数値 目標は、集まってくる大容量のデータを処理するといった形で、その当時の汎用プロセッサ、それの最 高のスペックをベースに、それに対して5倍であるとかといった形で設定をしていました。

当然、ご指摘のとおり、通常のサーバー用のプロセッサとプローブデータサーバではその用途は異なってきますが、処理性能として十分あれば、どちらにも適用できるということで、NEDOとしては、

汎用プロセッサのスペックベースで進捗管理というか、開発を見守っていったというところです。

- 【武藤委員】 市場環境のお話かなと思っているのですけれども、富士通ですと「京」という集中コンピュー タを、すごいスーパーコンピュータを思い出すのですが、今、クラウドというか、分散型みたいな流れ になっているこの環境の中で、この2013年から実施していく上で、何を感じられてどう方針を変えよ うとしたとか、何かありましたら、その辺を教えていただけたらなと思います。
- 【岩本 PM】 そのあたりは富士通の事業計画に関係する部分もあり、詳細は公開セッションではお答えで きませんが、富士通の将来像として適用先についてもいろいろお話を交わして議論しながら、それに 合う形で進めていくといった形でした。
- 【菅沼委員】 細かいことで大変恐縮ですが、22ページ目の達成状況の説明のところで、大変短い中身でま とめていらっしゃるのでしようがないのかもしれないのですが、上から2つ目の項目のところが、最 終目標と成果がほぼほぼ全く同じ文字が書いてあって、何が成果なのが具体的にはよくわからないと ころも見受けられました。できれば、何が成果なのかがわかりやすく書いていただけると、ありがたい かなという印象を持ちました。
- 【岩本 PM】 はい。ありがとうございます。
- 【天野分科会長】 では、その具体的内容については、この後の議題の中でまたご質問いただければと思って おります。

それでは、どうもありがとうございました。この議題5につきましては以上とさせていただきます。 どうもありがとうございました。

(非公開セッション)

6. プロジェクトの詳細説明

 2. 全体を通しての質疑 省略

(公開セッション)

- 8. まとめ・講評
- 【天野分科会長】 それでは、ここから再び公開セッションとさせていただきます。 まとめと講評でございます。まとめというのは全体に対してという意味です。具体的には、武藤委員 から始めていただいて、順に講評をいただくという形にさせていただきます。では、よろしくお願いし

ます。

【武藤委員】 私は最初、このプロジェクト 2013 年から始まって、この着眼点でやるとなると、相当先行 できるような、期待できるようなことが最初にあったのではないかなと思っていました。ここまでの ことを、今、ウーバーだ、エヌビディアが入ってきているような世の中を考えますと、相当先行して 着手できていて、事業の目標といったものに書かれていることがもし事業という形でできていれば、 とてもこのここに書いてある自動車関連企業の競争力強化に貢献していたという様に思っています。 しかし、今日の発表全体を通しますと、そこの競争力強化に貢献するといったところが若干わからな いというか、そこを目指していたのは誰なのかなというのがわからなかったのかなというのがありま す。

各社の目標は達成、達成していないで、今後開発に入れると、そういうようなところがあったのです が、そこの部分は、今現時点での今日の発表を聞いていますと、ちょっと残念だった部分を感じてはい

省略

ます。今後、各社がそこに向けて入っていくのか、またどこかとアライアンスを組んでいくのかというのは、ひょっとしたら NEDO がまた主導になってやっていくのかもしれないのですが、期待していきたいなと思っておりますし、我々日本総研としても何か貢献できたらな、とは思っております。

【長谷川委員】 一日、長い間、非常に技術的に興味深い発表を聞かせていただいたと考えております。 ただ、一方で、プロジェクトとして、やはり全体感を持った形でそれぞれが進めていく必要性はまだ まだあるのかなと感じています。一つ一つ、ブレークダウンされた目標については十分に達成できて いるというふうに感じている一方で、やはりそれらを、それでは事業に持っていったら使えるものな のか、研究する立場の方には考えて動いていただきたいです。逆に、まとめる立場としては、それで は、それだけができれば、全体のシステムがやはりしっかりでき上がるのかが大事だと思います。

事業の目標はあくまでも自動車の周辺情報を把握するシステムのキーデバイスを開発し、自動車関 連企業の競争力強化に貢献することであり、キーデバイスの部分の技術という意味では一つ一つでき ているのかもしれないですが、それで全体として競争力強化になっているのか、向かっている方向が 良いのかというのは、自分が今与えられている目標以外の部分のところも目配りして進めるような仕 組みというか仕掛けというのをぜひつくっていただけると、さらにこの様なプロジェクトがうまくい くのかなと感じます。そこのところはやはりぜひ改善をしていっていただきたいと考えています。

【菅沼委員】 私は、別の視点から意見を申し上げさせていただければと思います。

このプロジェクトは研究開始の当初の社会の期待というものに対して、今の社会の期待というのが 信じられない勢いでニーズが広がっている。という意味においては、逆の視点で考えると、このプロジ ェクトを早々に立ち上げたということ自体には非常に意味があるということで、これをやってきたこ とと、個別の技術というのはそれに応じて開発されていますので、大変意味があった成果であると思 っていまして、その意味において、私はかなり好意的に捉えています。

ただ、一方で、社会の要請が信じられないスピードで伸びてきていると、それは前半のセンシングの 話もそうですし、後段のコンピューティングのところもそうだと思いますが、最終的に、要は国益にか なうかどうか、産業競争力が強くなるかどうかというのは、まさにこの後、この事業の成果というのを その社会の期待に応えられるスピード感で世に出していけるかというところに大きくかかわっている のだろうというふうに思っています。その意味においては、これまでもそうですけれども、これからの ところが非常に重要なのかなという意味において、おそらくこの後、追跡調査というのもあろうかと 思いますけれども、そこの視点が非常に重要かというふうに感想を持ちました。

【吉川委員】 最初に、個別の研究を、技術開発を担当された技術者の方々は一生懸命やられて、非常に良 い技術成果を出されたというふうに考えておりまして、その意味で、まず敬意を表したいと思いま す。

私も、NEDOの実施者であったり、評価委員であったり、いろいろ経験させていただいており、こ の様なプロジェクトが難しいのは重々承知しております。プロジェクトの一番大事な目標を忘れては いけなくて、自動車関連企業の競争力強化に貢献するかどうかです。したがって、敵は海外にあるわけ でして、それらのベンチマークをきちんとしっかりして、今日、今回発表された技術、使えるものもあ れば、使えないものもあると、各社判断でよろしいと思います。今後はそれをいかに利用するかと、利 用して海外のメーカーに太刀うっていくかと、そういう観点で今後続けていっていただければという 様に思います。

【川人委員】 私からは、センサー関係の研究をやっているという立場で、このプロジェクトのそれぞれの 事業への期待という意味で、それぞれの3つの日本企業に対してコメントを述べさせていただきたい と思います。

まず、SPAD (Single Photon Avalanche Diode) でのセンシングデバイスですけれども、これはご

承知のように、今世界中ですごく競争が激しくなっております。ただ、今日のお話を聞いても、かなり 良い性能を出されているので、ぜひそこで競争を勝ち取って、ちょうど今、自動運転が立ち上がろうと しているような状況ですから、積極的に開発を進めていただいて、ぜひ最初の事業化を成し遂げてい ただきたいなというふうに思っています。

それから、3次元の積層の技術ですけれども、これは非常に重要な技術だと思っていまして、今、例 えばイメージセンサーですと、もう当たり前のように超大手の企業は、民生品といいますか、そういう ものに向けて3次元積層でセンサーを開発している状況ではあります。でも、それは超巨大なマーケ ットであるので、すごく大きな開発費を出してものをつくることができるということではありますが。

ただ、それがセンサーというのは、テクノロジー的にそんな極端に最先端でなくても、アナログ性能 とか、センサーのデバイス性能で随分変わるところがありますので、それに3次元積層ということが 加わるだけで、相当性能の高いものができる可能性があります。

良いものができれば使いたいという人が多分世界中にいると思います。特にイメージセンサーで実 用的なものを早く開発していただければと思っています。

それから、プローブサーバーの話で、先ほどもご質問したのですが、やはり一番の期待は、自動運転 のところのサーバーの役目を果たすということだと思います。それで、もちろんそれは難しいのはよ くわかりますし、その自動運転がいつ立ち上がるかというのはまだ見えないような状況に有りますの で。しかしながら、このプロジェクトの成果として非常に重要なところであることは間違いないと思 いますので、ぜひタイムリーに開発をしていただいて、そこにぜひ早期に参入していただけるように していただければなと思っています。

【東野分科会長代理】 ここ数年、やはり自動車は自動運転だけではなくて、さまざまな形で安全な走行支援をするという、そういうセンシングみたいなデバイスを使って、これまでにないような新しい技術がたくさん出てきています。

そういった時代的背景を考えると、今回、2012年、2013年ぐらいから、こういったセンシング技術 だとか、プローブデータの様なものを処理する効率の良いプロセッサをつくるといった事業計画その ものは大変タイムリーだったような気がしますし、個々の発表、いただいた技術的な内容に関しては、 すぐれた成果が出てきているのではないかという様に思っております。

一方で、皆さん方、何人かの方が同じようなことをおっしゃっていたのですが、急速に技術が進展す るので、要求される技術もどんどん年々変わってくるかもしれない。そういった中で、例えば数年前だ と、ディープラーニングみたいな機械がほんとうに要るのかなんて誰も思わなかったかもしれないけ ど、今やみんなが要るよというような、そういった感覚を持っておられるような感じになってくる。是 非ともそういった時代のすごく早い流れの中で、どういった技術が重要になってくるのかというよう なことも、皆さん方の中で十分に議論できるような仕組みというものも考えていただいて欲しい。ま た、せっかく今回やっていただいたような3次元の積層技術なども含めて、そういったものが生かさ れて、花が咲いていくといったら変な言い方ですが、産業化が進んでいくような取り組みというのを ぜひ皆さん方で共同して考えていっていただきたいなという様に思っております。

【天野分科会長】 それでは、皆さんのご発言、少し整理をするような形も含めて、3つ、お話をさせてい ただきたいと思います。

1つ目は、やはり十分な成果を上げていただいたと思います。大変、事業化等も期待できるものだったという様に思います。私は採択の審査と中間評価にも参加をさせていただいたのですが、2013年からスタートした。2013年11月9日というのは、安倍首相が国会議事堂前で自動運転車に試乗されたという、それがきっかけで、様々なプロジェクトが立ち上がってきました。そのとき、既にこういう鍵となる重要な要素のプロジェクトがここで立ち上がったというのは大変時宜を得たもの、あるいは、

先手を打ったものだったと思います。

中間評価においては、つくばでものを見せていただいたりしました。私は専門外ということもあり、 わかりにくい部分が多々ありましたが、本日の成果を聞かせていただいて、個々のテーマごとに十分 な成果を上げていただいたということは理解できました。

2つ目は、スタートから5年たつと、やはり環境はかなり変わっているということでございます。その環境が変わったというのはいろいろな側面があると思いますけれども、個々の要素技術を超えて、システム全体としての構造そのものが随分新しい方向に動いているように思います。それから、その中でプレーヤーが、従来の製造業、研究開発をやってこられた大手が中心だったものが、どんどんベンチャーのような、ある意味、イナーシャが小さくて、斬新なものが次々世の中に出てくる。

それから、もう一つは、社会全体、一般の人たちの期待と、それから、不安もあって、それが非常に 日常的な会話の中に上るようになってきている。そういった大きな変化の中で、5年という、そういう ことから考えると、長丁場の研究開発が当初のもくろみともう違ってくる部分もあるでしょうけれど も、少なくともその要素技術については将来につながるものであり続けたということだっただろうと 思います。

それから、3つ目です。今日の資料にもありますけれども、採択というか公募の段階で、まず、セン シングがあると、大変多量のデータを集める新しいセンシングがある。これが1つ目。2つ目が、車の 中、車載のプロセッサで様々なセンサーのデータをセンサーフュージョンで処理をして判断をする、 そういうオンボードのプロセッサの技術がある。その次、3つ目ですけれども、それはそういったもの のかなりのデータを通信回線を通じて集約することによって、いわゆるビッグデータにして、さまざ まな応用が広がってくると。この3つになっていて、非常によく構成された形で、それぞれ、早く終 わったものもありますけれども、成果を上げられたのは、先ほど申し上げたとおりです。

しかしながら、せっかく一気通貫で3つのテーマが設定されていながら、それ全体として何が達成 できたのかというところはややわかりにくい部分があったかと思います。個々のプロジェクト、ある いは、一つのプロジェクトの中でも、分担された各社さんは十分な成果を上げられているけれども、全 体として見たときに、日本の自動車産業がどれだけ前に進む力になったのだろうかという、そういっ た整理がややわかりにくいところもあったかなと思います。

今後のNEDO プロジェクトの中で、参考にしていただければと思います。

それでは、講評は以上ということで終わらせて、事務局にお返しいたします。

【前澤主査】 ありがとうございました。

それでは、推進部長から一言お願いいたします。

【安田部長】 本日は、一日、長い時間、ご評価をいただきまして誠にありがとうございました。個々の事 業者の成果については、要素技術として、また世の中の実用化につながるものとして高評価をいただ きまして、大変ありがとうございます。その上で、私どもが、本日いろいろご指摘を踏まえまして、 これから取り組んでいきたいこととして、4 つほど述べさせていただきたいと思います。

まず、1つ目は、この成果をしっかりと社会実装につなげていくという点です。ご指摘があるように、 自動運転等々、環境がどんどん変わっている中で、今回発表させていただいた成果を、個社の取り組み もさることながら、産業として自動車産業、もしくは、自動車関連産業の強みとしてしっかりと生かし ていくという形にうまくつなげていけますように、私たちといたしましても各事業者と相談しながら、 フォローアップをしながら、成果を実装につなげていきたいというのが1つ目の我々として考えてい ることでございます。

残り、あと3つについては、これから我々がプロジェクトをやっていく上でのマネジメントに生か させていただければというふうに考えております。

マネジメントの観点で、1つ目といたしましては、目標を当初設定いたしましたけれども、ご指摘い ただいておりますように、社会環境の変化、期待の変化によって求められているものも刻々変わって きているということだと思います。それについて、毎年、毎年、我々でマネジメント会議をやってきま したけれども、目標設定がそれで良いのかということをしっかりと見直しながら進めていくというこ とも、今後、取り組んでいきたいと思います。

2 つ目は、ユーザーという言葉もいただきまして、ユーザー目線でしっかりと成果がどうつながるか、この研究開発の方向性はこれで良いのかというのを年度、年度でアドバイス、助言をいただきながら進めるという形にしたいと思います。

最後、3つ目は、まさに分科会長にもまとめていただきましたテーマ間で全体としてどうかというと ころでございます。個々の取り組みとしては、我々、マネージをして事業者と相談させていただいてい ましたけれども、全体としてシステムとしてもっと連携すればさらに強みになったというのは反省点 としてございます。これについては、個々の開発がしっかりと成果を出すということに注力していた 側面がありましたけれども、システム全体として日本としてさらに変わっていくというところにうま くつなげるという形で、テーマ間の連携を事業者とうまく連携を図りながら、これからはマネジメン トの中で NEDO として取り組んでまいりたいと思います。

以上述べましたように、フォローアップとマネジメントの観点で、我々はこれから、本日いただいた ご評価を踏まえて、しっかり取り組んでまいりたいと思います。

本日は誠にありがとうございました。

【天野分科会長】 それでは、以上で議題8が終わりました。

9. 今後の予定

10. 閉会

## 配布資料

- 資料1 研究評価委員会分科会の設置について
- 資料2 研究評価委員会分科会の公開について
- 資料3 研究評価委員会分科会における秘密情報の守秘と非公開資料の取り扱いについて
- 資料 4-1 NEDO における研究評価について
- 資料 4-2 評価項目・評価基準
- 資料 4-3 評点法の実施について
- 資料 4-4 評価コメント及び評点票
- 資料 4-5 評価報告書の構成について
- 資料5 プロジェクトの概要説明資料(公開)
- 資料 6-1-1 プロジェクトの詳細説明資料(非公開)助成事業の研究開発について
- 資料 6-1-2 プロジェクトの詳細説明資料(非公開)委託事業の研究開発成果
- 資料 6-1-3 プロジェクトの詳細説明資料(非公開) 実用化・事業化
- 資料 6-1-4 プロジェクトの詳細説明資料(非公開) 実用化・事業化
- 資料 6-1-5 プロジェクトの詳細説明資料(非公開) 実用化・事業化
- 資料 6-2-1 プロジェクトの詳細説明資料(非公開) 研究開発成果について
- 資料 6-2-2 プロジェクトの詳細説明資料(非公開) 実用化・事業化について
- 資料 7-1 事業原簿(公開)
- 資料 7-2 事業原簿(非公開)
- 資料8 今後の予定

以上

# 参考資料2 評価の実施方法

本評価は、「技術評価実施規程」(平成15年10月制定)に基づいて実施する。

国立研究開発法人新エネルギー・産業技術総合開発機構(NEDO)における研究評価では、 以下のように被評価プロジェクトごとに分科会を設置し、同分科会にて研究評価を行い、評 価報告書(案)を策定の上、研究評価委員会において確定している。

● 「NEDO 技術委員・技術委員会等規程」に基づき研究評価委員会を設置

● 研究評価委員会はその下に分科会を設置



1. 評価の目的

評価の目的は「技術評価実施規程」において

● 業務の高度化等の自己改革を促進する

● 社会に対する説明責任を履行するとともに、経済・社会ニーズを取り込む

● 評価結果を資源配分に反映させ、資源の重点化及び業務の効率化を促進する

としている。

本評価においては、この趣旨を踏まえ、本事業の意義、研究開発目標・計画の妥当性、計画を比較した達成度、成果の意義、成果の実用化の可能性等について検討・評価した。

2. 評価者

技術評価実施規程に基づき、事業の目的や態様に即した外部の専門家、有識者からなる委員会方式により評価を行う。分科会委員は、以下のような観点から選定する。

- 科学技術全般に知見のある専門家、有識者
- 当該研究開発の分野の知見を有する専門家
- 研究開発マネジメントの専門家、経済学、環境問題、国際標準、その他社会的ニー ズ関連の専門家、有識者
- 産業界の専門家、有識者

また、評価に対する中立性確保の観点から事業の推進側関係者を選任対象から除外し、また、事前評価の妥当性を判断するとの側面にかんがみ、事前評価に関与していない者を主体とする。

これらに基づき、委員を分科会委員名簿の通り選任した。

なお、本分科会の事務局については、国立研究開発法人新エネルギー・産業技術総合開発 機構評価部が担当した。

3. 評価対象

「次世代スマートデバイス開発プロジェクト」を評価対象とした。

なお、分科会においては、当該事業の推進部署から提出された事業原簿、プロジェクトの 内容、成果に関する資料をもって評価した。

4. 評価方法

分科会においては、当該事業の推進部署及び実施者からのヒアリング及び実施者側等との 議論を行った。それを踏まえた分科会委員による評価コメント作成、評点法による評価によ り評価作業を進めた。

なお、評価の透明性確保の観点から、知的財産保護の上で支障が生じると認められる場合 等を除き、原則として分科会は公開とし、実施者と意見を交換する形で審議を行うこととし た。

5. 評価項目·評価基準

分科会においては、次に掲げる「評価項目・評価基準」で評価を行った。これは、NEDO が定める「標準的評価項目・評価基準」をもとに、当該事業の特性を踏まえ、評価事務局が カスタマイズしたものである。

評価対象プロジェクトについて、主に事業の目的、計画、運営、達成度、成果の意義、実 用化に向けての取組や見通し等を評価した。

### 資料 4-2

# 「次世代スマートデバイス開発プロジェクト」に係る 評価項目・評価基準

# 1. 事業の位置付け・必要性について

(1) 事業の目的の妥当性

- 内外の技術動向、国際競争力の状況、エネルギー需給動向、市場動向、政策動向、国際貢献可能性等の観点から、事業の目的は妥当か。
- 上位の施策・制度の目標達成のために寄与しているか。

(2) NEDOの事業としての妥当性

- ・ 民間活動のみでは改善できないものであること又は公共性が高いことにより、NEDOの 関与が必要とされた事業か。
- 当該事業を実施することによりもたらされると期待される効果は、投じた研究開発費 との比較において十分であるか。

2. 研究開発マネジメントについて

- (1)研究開発目標の妥当性
- ・ 内外の技術動向、市場動向等を踏まえて、適切な目標であったか。
- (2) 研究開発計画の妥当性
- ・ 開発スケジュール(実績)及び研究開発費(研究開発項目の配分を含む)は妥当であったか。
- ・ 目標達成に必要な要素技術の開発は網羅されていたか。
- (3) 研究開発の実施体制の妥当性
- ・ 実施者は技術力及び事業化能力を発揮したか。
- ・ 指揮命令系統及び責任体制は、有効に機能したか。
- 目標達成及び効率的実施のために実施者間の連携が必要な場合、実施者間の連携は有効に機能したか。
- 大学または公的研究機関が企業の開発を支援する体制となっている場合、その体制は 企業の取組に貢献したか。

(4) 研究開発の進捗管理の妥当性

- ・ 研究開発の進捗状況を常に把握し、遅れが生じた場合に適切に対応したか。
- 社会・経済の情勢変化、政策・技術の動向等を常に把握し、それらの影響を検討し、 必要に応じて適切に対応したか。
- (5) 知的財産等に関する戦略の妥当性
- ・ 知的財産に関する戦略は、明確かつ妥当か。
- 知的財産や研究開発データに関する取扱についてのルールを整備し、かつ適切に運用したか。
- 国際標準化に関する事項を計画している場合、その戦略及び計画は妥当か。

3. 研究開発成果について

- (1) 研究開発目標の達成度及び研究開発成果の意義
- ・ 成果は、最終目標を達成したか。
- 最終目標未達成の場合、達成できなかった原因を明らかにして、最終目標達成までの 課題及び課題解決の方針を明確にしている等、研究開発成果として肯定的に評価でき るか。
- ・ 投入された研究開発費に見合った成果を得たか。
- ・ 成果は、競合技術と比較して優位性があるか。
- ・ 世界初、世界最高水準、新たな技術領域の開拓、汎用性等の顕著な成果がある場合、 積極的に評価する。
- ・ 設定された目標以外の技術成果がある場合、積極的に評価する。
- 成果が将来における市場の大幅な拡大又は市場の創造につながると期待できる場合、 積極的に評価する。

(2) 成果の普及

- ・ 論文等の対外的な発表を、実用化・事業化の戦略に沿って適切に行ったか。
- 成果の活用・実用化の担い手・ユーザーに向けて、成果を普及させる取組を実用化・ 事業化の戦略に沿って適切に行ったか。
- ・ 一般に向けて、情報を発信したか。

(3) 知的財産権等の確保に向けた取組

- 知的財産権の出願・審査請求・登録等を、実用化・事業化の戦略に沿って国内外で適切に行ったか。【基礎・基盤的技術の場合、「事業化」を削除】
- 国際標準化に関する事項を計画している場合、国際標準化に向けた見通しはあるか。
  【該当しない場合、この条項を削除】

4. 成果の実用化・事業化に向けた取組及び見通しについて

「実用化・事業化」の考え方

当該研究開発に係る試作品、サービス等の社会的利用(顧客への提供等)が開始される ことであり、さらに、当該研究開発に係る商品、製品、サービス等の販売や利用によ り、企業活動(売り上げ等)に貢献することをいう。

(1) 成果の実用化・事業化に向けた戦略

- ・ 成果の実用化・事業化の戦略は、明確かつ妥当か。
- ・ 想定する市場の規模・成長性等から、経済効果等を期待できるか。

(2) 成果の実用化・事業化に向けた具体的取組

- ・ 実用化・事業化に取り組む者が明確か。
- ・ 実用化・事業化の計画及びマイルストーンは明確か。

(3) 成果の実用化・事業化の見通し

- ・ 産業技術としての適用可能性は明確か。
- ・ 実用化・事業化に向けての課題とその解決方針は明確か。
- ・ 想定する製品・サービス等は、市場ニーズ・ユーザーニーズに合致しているか。
- ・ 競合する製品・サービス等と比較して性能面・コスト面等で優位を確保する見通しは あるか。
- ・ 量産化技術を確立する見通しはあるか。
- ・ 顕著な波及効果(技術的・経済的・社会的効果、人材育成等)を期待できる場合、積極的に評価する。

# 「プロジェクト」の事後評価に係る標準的評価項目・基準

※「プロジェクト」の特徴に応じて、評価基準を見直すことができる。

「実用化・事業化」の定義を「プロジェクト」毎に定める。以下に例示する。

「実用化・事業化」の考え方 当該研究開発に係る試作品、サービス等の社会的利用(顧客への提供等)が開始されることで あり、さらに、当該研究開発に係る商品、製品、サービス等の販売や利用により、企業活動(売 り上げ等)に貢献することをいう。

なお、「プロジェクト」が基礎的・基盤的研究開発に該当する場合は、以下のとおりとする。

・「実用化・事業化」を「実用化」に変更する。

・「4. 成果の実用化に向けた取組及び見通しについて」は該当するものを選択する。

・「実用化」の定義を「プロジェクト」毎に定める。以下に例示する。

「実用化」の考え方 当該研究開発に係る試作品、サービス等の社会的利用(顧客への提供等)が開始されることを いう。

1. 事業の位置付け・必要性について

- (1) 事業の目的の妥当性
  - ・内外の技術動向、国際競争力の状況、エネルギー需給動向、市場動向、政策動向、国際貢献可能性等の観点から、事業の目的は妥当か。

・上位の施策・制度の目標達成のために寄与しているか。

- (2) NEDO の事業としての妥当性
  - ・民間活動のみでは改善できないものであること又は公共性が高いことにより、NEDOの関与が必要とされた事業か。
  - ・当該事業を実施することによりもたらされると期待される効果は、投じた研究開発費との比較において
    十分であるか。
- 2. 研究開発マネジメントについて
- (1) 研究開発目標の妥当性
  - ・内外の技術動向、市場動向等を踏まえて、適切な目標であったか。
- (2) 研究開発計画の妥当性
  - ・開発スケジュール(実績)及び研究開発費(研究開発項目の配分を含む)は妥当であったか。
  - ・目標達成に必要な要素技術の開発は網羅されていたか。
- (3) 研究開発の実施体制の妥当性
  - ・実施者は技術力及び事業化能力を発揮したか。

・指揮命令系統及び責任体制は、有効に機能したか。

- ・目標達成及び効率的実施のために実施者間の連携が必要な場合、実施者間の連携は有効に機能した か。【該当しない場合、この条項を削除】
- ・目標達成及び効率的実施のために実施者間の競争が必要な場合、競争の仕組みは有効に機能したか。
  【該当しない場合、この条項を削除】
- ・大学または公的研究機関が企業の開発を支援する体制となっている場合、その体制は企業の取組に 貢献したか。【該当しない場合、この条項を削除】
- (4) 研究開発の進捗管理の妥当性
  - ・研究開発の進捗状況を常に把握し、遅れが生じた場合に適切に対応したか。
- ・社会・経済の情勢変化、政策・技術の動向等を常に把握し、それらの影響を検討し、必要に応じて適切
  に対応したか。
- (5) 知的財産等に関する戦略の妥当性
  - ・知的財産に関する戦略は、明確かつ妥当か。
  - ・知的財産に関する取扱(実施者間の情報管理、秘密保持及び出願・活用ルールを含む)を整備し、かつ 適切に運用したか。
  - ・国際標準化に関する事項を計画している場合、その戦略及び計画は妥当か。【該当しない場合、この条 項を削除】
- 3. 研究開発成果について
- (1) 研究開発目標の達成度及び研究開発成果の意義
  - ・成果は、最終目標を達成したか。
  - ・最終目標未達成の場合、達成できなかった原因を明らかにして、最終目標達成までの課題及び課題解
    決の方針を明確にしている等、研究開発成果として肯定的に評価できるか。
  - ・投入された研究開発費に見合った成果を得たか。
  - ・成果は、競合技術と比較して優位性があるか。
  - ・世界初、世界最高水準、新たな技術領域の開拓、汎用性等の顕著な成果がある場合、積極的に評価する。
  - ・設定された目標以外の技術成果がある場合、積極的に評価する。
  - ・成果が将来における市場の大幅な拡大又は市場の創造につながると期待できる場合、積極的に評価する。
- (2) 成果の普及
  - ・論文等の対外的な発表を、実用化・事業化の戦略に沿って適切に行ったか。
  - ・成果の活用・実用化の担い手・ユーザーに向けて、成果を普及させる取組を実用化・事業化の戦略に沿って適切に行ったか。
  - 一般に向けて、情報を発信したか。
- (3) 知的財産権等の確保に向けた取組
  - ・知的財産権の出願・審査請求・登録等を、実用化・事業化の戦略に沿って国内外に適切に行ったか。
  - 国際標準化に関する事項を計画している場合、国際標準化に向けた見通しはあるか。【該当しない場合、

この条項を削除】

- 4. 成果の実用化・事業化に向けた取組及び見通しについて【基礎的・基盤的研究開発の場合を除く】
- (1) 成果の実用化・事業化に向けた戦略
  - ・成果の実用化・事業化の戦略は、明確かつ妥当か。
  - ・想定する市場の規模・成長性等から、経済効果等を期待できるか。
- (2) 成果の実用化・事業化に向けた具体的取組
  - ・実用化・事業化に取り組む者が明確か。
  - ・実用化・事業化の計画及びマイルストーンは明確か。
- (3) 成果の実用化・事業化の見通し
  - ・産業技術として適用可能性は明確か。
  - ・実用化・事業化に向けての課題とその解決方針は明確か。
  - ・想定する製品・サービス等は、市場ニーズ・ユーザーニーズに合致しているか。
  - ・競合する製品・サービス等と比較して性能面・コスト面等で優位を確保する見通しはあるか。
  - ・量産化技術を確立する見通しはあるか。
  - ・顕著な波及効果(技術的・経済的・社会的効果、人材育成等)を期待できる場合、積極的に評価する。
- 4. 成果の実用化に向けた取組及び見通しについて【基礎的・基盤的研究開発の場合】
- (1) 成果の実用化に向けた戦略
  - ・成果の実用化の戦略は、明確かつ妥当か。
- (2) 成果の実用化に向けた具体的取組
  - ・実用化に向けて、引き続き、誰がどのように研究開発に取り組むのか明確にしているか。
  - ・想定する製品・サービス等に基づき、課題及びマイルストーンを明確にしているか。
- (3) 成果の実用化の見通し
  - ・想定する製品・サービス等に基づき、市場・技術動向等を把握しているか。
  - ・顕著な波及効果(技術的・経済的・社会的効果、人材育成等)を期待できる場合、積極的に評価する。

【基礎的・基盤的研究開発の場合のうち、知的基盤・標準整備等を目標としている場合】

- (1) 成果の実用化に向けた戦略
  - ・整備した知的基盤・標準の維持管理・活用推進等の計画は、明確かつ妥当か。
- (2) 成果の実用化に向けた具体的取組
  - ・知的基盤・標準を供給・維持するための体制を整備しているか、又は、整備の見通しはあるか。
  - ・実用化に向けて、引き続き研究開発が必要な場合、誰がどのように取り組むのか明確にしているか。 【該当しない場合、この条項を削除】
- (3) 成果の実用化の見通し
  - ・整備した知的基盤について、利用されているか。
  - ・顕著な波及効果(技術的・経済的・社会的効果、人材育成等)を期待できる場合、積極的に評価する。

本研究評価委員会報告は、国立研究開発法人新エネルギー・産業技 術総合開発機構(NEDO)評価部が委員会の事務局として編集して います。

# NEDO 評価部

部長 保坂 尚子 担当 前澤 幸繁

\*研究評価委員会に関する情報は NEDO のホームページに掲載しています。 (https://www.nedo.go.jp/introducing/iinkai/kenkyuu\_index.html)

> 〒212-8554 神奈川県川崎市幸区大宮町1310番地 ミューザ川崎セントラルタワー20F TEL 044-520-5160 FAX 044-520-5162